SU822336A1 - Селектор импульсных сигналов - Google Patents
Селектор импульсных сигналов Download PDFInfo
- Publication number
- SU822336A1 SU822336A1 SU792796208A SU2796208A SU822336A1 SU 822336 A1 SU822336 A1 SU 822336A1 SU 792796208 A SU792796208 A SU 792796208A SU 2796208 A SU2796208 A SU 2796208A SU 822336 A1 SU822336 A1 SU 822336A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- pulse
- output
- pulses
- trigger
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
Description
1
Изобретение относитс к импульсной технике и автоматике и может найти применение в декодирующих устройствах и системах автоматического регулировани .
Известен селектор импульсных сигналов , содержгиций элемент задержки, два элемента Й-НЕ и триггер .
Недостатком известного устройства вл етс то, что при поступлении на его вход импульса единичного уровн , длительность которого превышает врем задержки элемента задержки, на выходе устройства,где должны выдел тьс импульсы минимальной длительности , по вл етс ложный импульс, длительность которого равна времени Зсщержки входного элемента И-НВ. Это обсто тельство значительно снижает точность селекции. Кроме того, это устройство имеет недостаточную помехоустойчивость при наличии разрывов во входных сигналах.
Известно также устройство, содержащее два элемента И, два элемента НЕ, элемент ИЛИ, элемент задержки и триггер р.
Недостатком известного устройства - вл етс низка точность и недостаточна помехоустойчивость при наличии разрывов во входных сигналах.
Наиболее близким по технической сущности к предложенному вл етс селектор импульсных сигналов, содержащий два элемента И, первый вход первого из которых соединен с выходом генератора опорных импульсов, а
0 выход - с суммирующим входом счетчика импульсов, выходы соответствующих разр дов которого подключены ко входам дешифратора, формирователь стробирующих импульсов, выход которого соединен, с первым входом второго элемента И, формирователи импульсов переднего и заднего фронтов входного импульса, входы которых подключены ко входной шине, RS-триггер,
0 единичный вход которого соединен с выходом формировател импульсов переднего фронта входного импульса, а пр мой выход - со вторым входом первого элемента И, элемент задерж5 ки и элемент запрета, первый вход которого подключен через элемент задержки к выходу формировател импульсов заднего фронта входного импульса , а второй вход - ко входной ши0 не 3.
Недостатками известного устройства вл ютс ограниченные функциональные возможности, а также длительност импульсов на выходе устройства, определ ема временем задержки сигнала в счетчике импульсов и в дешифраторе/ недостаточна дл надежной работы последующих устройств.
Цель изобретени - расширение функциональных возможностей путем обеспечени возможности получени импульсов минимальной и максимальной длительности по раздельным каналам селектирбвани и восстановлени длительности входного сигнала при одновременном сохранении посто нства задержки и помехоустойчивости.
Поставленна цель достигаетс тем, что в селектор импульсных сигналов , содержащий два элемента И, первый вход первого из которых соединен с выходом генератора опорных импульсов, а выход - с суммирующим входом счетчика импульсов, выходы соответствующих разр дов которого подключены ко входам дешифратора, формирователь стробирующих импульсов , выход которого соединен с первым входом второго элемента И/ формирователи импульсов переднего и заднего фронтов входного импульса, входы которых подключены ко входной шине, RS-триггер, единичный вход которого соединен с выходом формировател импульсов переднего фронта входного импульса, а пр мой выход со вторым входом первого элемента И, элемент запрета, первый вход которого подключен через элемент задержки к выходу формировател импульсов заднего фронта, а второй эход - ко входной шине, введены два дополнительных RS-триггера, дешифра тор начального состо ни счетчика импульсов, элемент И-НЕ и третий элемент И, первый вход которого соединен с выходом генератора опорных импульсов, второй вход - с третьим входом первого элемента И и с выходом элемента И-НЕ, первый и второй входы которого подключены соответственно через формирователь стробирующих импульсов и непосредственно ко входной шине, третий вход - с вы дом формировател стробирующих импульсов , а четвертый вход - со вторым входом второго элемента И и с пр мым выходом первого дополнительнго RS-триггера, единичный вход которого подключен к выходу элемента запрета и к нулевому входу RS-триггра , а нулевой вход - к выходу дешифратора начального состо ни , входы которого соединены с выходами соответствующих разр дов счетчика импулсов , и к нулевому входу второго дополнительного RS-триггера, единичный вход которого соединен с выходо дешифратора, а инверсный выход - с
третьим входом второго элемента И, при этом вь1ход третьего элемента И подключен к вычитающему входу счетчика импульсов.
На фиг. 1 изображена структурна электрическа схема устройства; на фиг. 2 - временные диаграммы, иллюстрирующие его работу.
Селектор импульсных сигналов (фиг. 1) содержит элемент И 1, генератор 2 опорных импульсов, счетчик 3 импульсов, дешифратор 4, второй элемент И 5, формирователи б и 7 импульсов соответственно переднего и заднего фронтов входного импульса, RS-триггер 8, элемент 9 запрета, эоемент 10 задержки, третий элемент И 11, элемент И-НЕ 12, формирователь
13стробирующих импульсов, первый и второй дополнительные RS-триггеры
14и 15, дешифратор 16 начального состо ни счетчика импульсов, входную шину 17, -вызсодные шины 18 и 19.
Первый вход элемента И 1 соединен с выходом генератора 2, а выход с суммирующим входом счетчика 3 импульсов , выходы соответствующих разр дов которого подключены ко входам дешифратора 4. Входы формирователей 6 и 7 соединены со входной шиной 17. Единичный вход триггера 8 подключен к выходу формировател 6, а пр мой выход - ко второму входу элемента И 1. Первый вход элемента 9 запрета через элемент 10 задержки соединен с выходом формировател 7, второй вход - со входной шиной 17, а выход с нулевым входом триггера Вис единичным входом триггера 14. Йервый вход элемента И 11 подключен к выходу генератора 2, .второй вход - к третьему входу элемента И 1 и подключйн к выходу элемента И-НЕ 12, первый и второй входы которого соединены соответственно через формирователь 13 и непосредственно со входной шиной 17. Нулевой вход триггера 14 соединен с нулевым входом триггера 1 и с выходом дешифратора 16. Единичный вход триггера 15 подключен к выходу дешифратора 4, а инверсный выход - к третьему входу элемента И 5, второй вход которого соединен с пр мым выходом триггера 14. Первый вход элемента И 5 подключен к третьему входу элемента И 1 и к выходу формировател 13. Выход элемента И 11 соединен с вычитающим входом счетчика 3 импульсов, выходы соответствующих разр дов которого подключены ко входам дешифратора 16. Четвертый вход элемента И 11 соединен с пр мым выходом RS-триггера 14.
Селектор импульсных сигналов работает следующим образом.
В исходном состо нии все триггеры .наход тс в нулевом состо нии (низкий уровень напр жени на пр мом выходе триггера). При этом элементы И 1 и 11 закрыты соответственно по второму и четвертому входу и импуль сы с выхода генератора 2 на входы счетчика 3 импульсов не поступают, а элемент И 5 закрыт по второму вхо ду и сигналы на выходных шинах 18 и 19 отсутствуют. При поступлении на входную шину 17 импульсного сигнала (фиг. 2а) формирователь 6 выдает короткий отрицательный импульс (фиг. 26), перевод щий триггер 8 в единичное сос то ние (фиг. 2в), при этом формиров тель 13 формирует отрицательный импульс (фиг. 2г), длительность которого соответствует временному порогу устройства. Низким уровнем напр жени с выхода формировател 13 элемент И-НЕ 12 закрываетс по первому входу и на его выходе продолжает поддерживатьс высокий уровень напр жени (фиг. 2д). Таким образом элемент И 1 открываетс по второму и третьему входам, разреша , тем Сс1мым, поступление импульсов с выхода генератора 2 (фиг. 2 е) на сум мирующий вход счетчика 3 импульсов (фиг. 2ж). Если длительность входного импул са меньше временного порога устройства , то дешифратор 4 не формирует выходного импульса и поэтому тригге 15 продолжает находитьс в нулевом состо нии. В момент окончани импул ного сигнала на входной шине 17 фор мирователь 7 выдает короткий положи тельный импульс (фиг. 2 з), который задерживаетс элементом 10 задержки и через вpeм t,fJ(гRe(:,al - врем задержки элемента 10 задержки) пос тупает на вход элемента 9 запрета. При отсутствии на входной шине 17 импульсного сигнала элемент 9 запре открыт и на его выходе по вл етс отрицательный импульс (фиг. 2 и) которым триггер 8 возвращаетс в ну левое состо ние, а триггер 14 переводитс в единичное состо ние (фиг. 2 к). При этом блокируетс поступление опорных импульсов на суммирую щий вход счетчика импульсов 3, а элемент И 11 открываетс по четвертому входу, После окончани стробирующего импульса элемент И 11 откры ваетс и по третьему входу, что способствует прохождению опорных импульсов на вычитающий вход счетчика 3 импульсов (фиг. 2 д) и по влению импульса на выходной шине 19 (фиг. 2м). После считывани импульсов, поступивших ранее на суммирующий вход счетчика импульсов 3, дешифратор 16 выдает отрицательный импульс (фиг. 2 и), которым триггер 14 возвращаетс в нулевое состо ние. При этом блокируетс дальнейшее прохождение опорных импульсов на вычитающий вход счетчика 3 импульсов и происходит закрывание элемента И 5, что свидетельствует об окончании импульса. Если длительность входного импульса больше временного порога устройства , то когда количество импульсов зафиксированных счетчиком импульсов 3 достигает установленного дл устройства , дешифратор 4 выдает отрицательный импульс (фиг. 2 с), которым триггер 15 переводитс в единичное состо ние (фиг. 2 п). В момент срабатывани дешифратора 4 заканчиваетс и формирование стробирующего импульса , что приводит к по влению низкого урбвн напр жени на выходе элемента И-НЕ 12, так как он открыт по обеим входам. Низкий уровень напр жени с выхода логического элемента И-НЕ 12 блокирует поступление опорных импульсов на входы счетчика 3 импульсов. Это дает возможность ограничитьс количеством разр дов счетчика 3 импульсов независимо от максимальной величины длительности входных импульсов. С установкой триггера 15 в единичное состо ние на выходной шине 18 по вл етс выходной импульс (фиг. 2 р). В момент окончани входного импульса, как и в предьщущем случае, -триггер 8 возвращаетс в нулевое состо ние, а элемент И-НЕ 12 закрываетс по второму входу и на его выходе по вл етс высокий уровень напр жени . Это приводит к поступлению опорных импульсов на вычитающий вход счетчика 3 импульсов. После считывани импульсов , поступивших ранее на суммирующий вход счетчика 3 импульсов, дешифратор 16 выдает отрицательный импульс , которым триггеры 14 и 15 возвращаютс в нулевое состо ние. При этом блокируетс дальнейшее прохождение опорных импульсов на входы счетчика импульсов 3, а также происходит закрывание элемента И 5 по второму входу. Возвращение триггера 15 в нулевое, состо ние свидетельствует об окончании входного-импульса. При по влении во входном импульсном сигнале разрыва длительностью меньшесзад/ формирователь 7 выдает импульс, который после задержки элементом 10 задержки поступает на вход элемента 9 запрета, но к этому времени разрыв окончитс , и задержанный импульс не попадет на нулевой вход триггера 8 и сбо в работе устройства не произойдет. Введение двух RS-триггеров 14 и 15 элемента И 11, дешифратора 16 и элемента И-НЕ 12 обеспечивает возможность получени импульсов минимальной и максимальной длительности по аздельным каналам селектировани , осстановлени длительности входного игнсша.
Claims (3)
1.Авторское свидетельство СССР № 618845, кл. Н 03 К 5/18, 1978.
2.Авторское свидетельство СССР № 666637, кл. Н 03 К 5/18, 1979.
3.Авторское свидетельство СССР № 540365, кл. Н 03 К 5/18, 1977.
//
пар.
а
t tnof.
г
д
е
ж
3
и к л
м
н о п
и
t t
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792796208A SU822336A1 (ru) | 1979-07-17 | 1979-07-17 | Селектор импульсных сигналов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792796208A SU822336A1 (ru) | 1979-07-17 | 1979-07-17 | Селектор импульсных сигналов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU822336A1 true SU822336A1 (ru) | 1981-04-15 |
Family
ID=20840607
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU792796208A SU822336A1 (ru) | 1979-07-17 | 1979-07-17 | Селектор импульсных сигналов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU822336A1 (ru) |
-
1979
- 1979-07-17 SU SU792796208A patent/SU822336A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU822336A1 (ru) | Селектор импульсных сигналов | |
SU733096A1 (ru) | Селектор импульсов по длительности | |
SU1177901A1 (ru) | Временной селектор целых импульсов | |
SU822341A1 (ru) | Селектор интервалов между импульсами | |
SU1064450A1 (ru) | Селектор сигналов по длительности | |
SU1451840A1 (ru) | Устройство дл формировани импульсов | |
SU993465A1 (ru) | Селектор импульсов | |
SU1088114A1 (ru) | Программируемый преобразователь код-временной интервал | |
SU1128247A1 (ru) | Цифровой дискриминатор | |
SU1019619A1 (ru) | Селектор информационных сигналов | |
SU580649A1 (ru) | Устройство приема цифровой информации | |
SU966911A1 (ru) | Устройство формировани импульсной функции равнозначности | |
SU383218A1 (ru) | Устройство определения длительности элементарной посылки телеграфных сообщений с различными скоростями телеграфирования | |
SU1117633A1 (ru) | Сумматор по модулю два | |
SU618845A1 (ru) | Селектор-импульсов по длительности | |
SU875610A1 (ru) | Селектор импульсных сигналов | |
SU1325375A1 (ru) | Устройство допускового контрол периода сигнала | |
SU558273A1 (ru) | Двухканальное устройство дл временного разделени импульсов | |
SU930628A1 (ru) | Селектор импульсов | |
SU822333A1 (ru) | Селектор импульсов | |
SU1450099A1 (ru) | Селектор импульсов по длительности | |
SU917329A1 (ru) | Селектор пар импульсов | |
SU494843A1 (ru) | Формирователь импульсов | |
SU640627A1 (ru) | Кодирующее устройство | |
SU741445A2 (ru) | Селектор импульсов заданной длительности |