SU809637A2 - Стартстопно-синхронна системапЕРЕдАчи диСКРЕТНыХ СигНАлОВ - Google Patents

Стартстопно-синхронна системапЕРЕдАчи диСКРЕТНыХ СигНАлОВ Download PDF

Info

Publication number
SU809637A2
SU809637A2 SU792755370A SU2755370A SU809637A2 SU 809637 A2 SU809637 A2 SU 809637A2 SU 792755370 A SU792755370 A SU 792755370A SU 2755370 A SU2755370 A SU 2755370A SU 809637 A2 SU809637 A2 SU 809637A2
Authority
SU
USSR - Soviet Union
Prior art keywords
code
output
transmitter
decade
receiver
Prior art date
Application number
SU792755370A
Other languages
English (en)
Inventor
Евгений Матвеевич Громов
Наум Аврамович Спектор
Михаил Иосифович Страшный
Original Assignee
Предприятие П/Я А-1221
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1221 filed Critical Предприятие П/Я А-1221
Priority to SU792755370A priority Critical patent/SU809637A2/ru
Application granted granted Critical
Publication of SU809637A2 publication Critical patent/SU809637A2/ru

Links

Landscapes

  • Data Exchanges In Wide-Area Networks (AREA)

Description

Изобретение относится к .телеграфии и технике связи и может быть использовано в коммутируемых сетях и системах передачи двоичной информации с временным уплотнением по элементам.
По основному авт.св. № 649159 известна стартстопно-синхронная система передачи дискретных сигналов, содержащая передатчик, к информационно- , му входу которого подключены выходы канальных блоков стыка, к входам которых подключен информационный выход приемника, и блок памяти, соединенный цепями записи и считывания с приемником и передатчиком, а также форми- ‘ рователь декадного кода, опознаватель фазы установления соединения, коммутатор сигналов, определитель: телеграфного кода и определитель декадного кода, при этом информационный выход передатчика подключен к информационным входам формирователя декадного кода, определителя телеграфного кода и коммутатора сигналов, к другому информа-25 ционному входу которого подключен выход формирователя декадного кода, выход меток нормального цикла, передатчика соединен с соответствующим входом определителя телеграфного кода, вы-.
ход которого соединен с первым управляющим входом определителя декадного кода, выход которого соединен с управляющим входом коммутатора сигналов, к информационному входу определителя декадного кода подключен информационный выход приемника, а к второму управляющему входу подключены дополнительные выходы канальных согласующих блоков, формирователь декадного кода, определитель телеграфного кода и определитель декадного кода соединены цепями записи и считывания с блоком памяти, а установочными входами соединены с соответствующими выходами опознавателя фазы установления соединения , к входам которого подключены выходы индикации циклов передатчика и приемника и выход индикации сос* тояния формирователя декадного кода [1] .
Однако известное устройство обладает недостаточной помехоустойчивостью.
Цель изобретения - увеличение помехоустойчивости передачи информационных телеграфных сигналов.
Для достижения указанной цели в устройство стартетопно-синхронной системы передачи дискретных сигналов, содержащее передатчик, к информацион3
ΙΟ ному входу которого подключены выходы канальных- блоков с.тыка, к входам которых подключен информационный выход .приемника; и блок памяти, соединенный цепями записи и считывайия с приемником и передатчиком, а также формирователь декадного кода, опоэнаватель Фазы установления соединения, коммутатор сигналов, определитель телег- } рафного кода и определитель декадного кода, при этом информационный выход передатчика подключен к информационным входам формирователя декадного кода, определителя телеграфного кода и коммутатора сигналов, к другому информационному входу которого подключен выход формирователя декадного кода, выход меток нормального цикла передатчика соединен с соответствующим входом определителя телеграфного кода, выход которого соединен с первым управляющим входом определителя декадного кода, выход которого соединен с управляющим входом коммутатора сигналов, к информационному входу определителя декадного кода, подключен информационный выход приемника, а к второму управляющему входу подключены дополнительные выходы канальных согласующих блоков, формиро- . ватель декадного кода, определитель' телеграфного кода и определитель декадного кода соединены цепями записи и считывания с блоком памяти, а установочными входами соединены с соответствующими выходами опознавателя фазы установления соединения, к входам которого подключены выходы индикации циклов передатчика и приемника и выход индикации состояния формирователя декадного кода, введены анализатор и блок управления, выход которого подключен к дополнительному вхо-Ю ду коммутатора сигналов, при этом · выходы индикации циклов передатчика и приемника соединены со входом анализатора, выходы которого подключены ко входам блока управления.
На чертеже электрическая ус тройс тв а.
Устройство приведена структурная схема предлагаемого стартстопно-синхронной система передачи дискретных сигналов содержит передатчик 1, канальные блоки 2 стыка, приемник 3,блок 4 памяти формирователь декадного кода 5, опознаватель фазы 6 установления соединения, коммутатор 7 сигналов, определитель 8 телеграфного кода, определитель 9 декадного кода, анализатор 10, блок 11 управления.
Устройство работает следующим образом.
При установлении соединения, когда на выходах индикации циклов передатчика 1 и приемника 3 устанавливается нормальный цикл регенерации, анализатор 10 формирует на выходе сигнал, поступающий в блок 11 управления. Под действием этого сигнала в блоке ;11 управления осуществляется запоминание состояния Соединение установлено” .При этом,на выводе блока 11 управления действует сигнал блокировки, который удерживает коммутатор 7 сигналов в состоянии выключения формирователя декадного кода 5 из тракта пере дачи независимо от того,по какому циклу (нормальному или укороченному) обрабатываются сигналы.
При установлении соединения, когда на выходах индикации циклов передатчика 1 и приемника 3 устанавливается укороченный цикл регенерации, анализатор 10 формирует на выходе сигнал, под действием которого в блоке 11 управления осуществляется запоминание ’’Исходного состояния’При этом на выходе блока 11 управления сигнал блокировки снимается до следующего состояния '‘Соединение установлено’1.
Таким образом, предлагаемое устройство обеспечивает повышение помехоустойчивости за счет устранения ложных включений в тракт передачи формирователя декадного кода и позволяет снизить потери достоверности в передаче информационных сигналов в стартстопно-синхронных системах передачи.

Claims (1)

  1. Изобретение относитс  к .телеграфии и технике св зи и может быть использо вано в коммутируемых сет х и системах передачи двоичной информации с времен ным уплотнением по элементам. По основному авт.св. 649159 нзвестна стартстопно-синхронна  система передачи дискретных сигналов, содержаща  передатчик, к информационному входу которого подключены выходы канальных блоков стыка, к входам которых подключен информационный выход приемника, и блок пам ти, соединенный цеп ми записи и считывани  с приемником и передатчиком, а также формирователь декадного кода, опознаватель фазы установлени  соединени , коммутатор сигналов, определитель; телеграфного кода и определитель декадного кода, при этом информационный выход передатчика подклю чен к информационным входам формировател  декадного кода, определител  телеграфного кода и коммутатора сигналов, к другому информа ционному входу которого подключен вы ход формировател  декадного кода, вы ход меток нормального цикла, передатч ка соединен с соответствующим входом определител  телеграфного кода, вы-. ход которого соединен с первым управл ющим входом определител  декадного кода, выход которого соединен с управл ющим входом KONMyTaTOpa сигналов, к информационному входу определител  декадного кода подключен информационный выход приемника, а к второму управл ющему входу подключены дополнительные выходы канальных согласующих блоков, формирователь декадного кода, определитель телеграфного кода л определитель декадного кода соединены цеп ми записи и считывани  с блоком пам ти, а установочными входами соединены с соответствующими выходами опознавател  фазы установлени  соединени  , к входам которого подключены выходы индикации циклов передатчика и приемника и выход индикации состо ни  формировател  декадного кода 1 . Однако известное устройство обладает недостаточной помехоустойчивостью. Цель изобретени  - увеличение помехоустойчивости передачи информационных телеграфных сигналов. Дл  достижени  указанной цели в устройство стартстопно-синхронной системы передачи дискретных сигналов, содержащее передатчик, к информационному входу которого подключены выходы канальных блоков с.тыка, к входам которых подключен информационный выход .приемника и блок пам ти, соединенны цеп ми записи и считывайи  с приемни ком и передатчиком, а также формирователь декадного кода, опознаватель фазы установлени  соединени , KONMyтатор сигналов, определитель телеграфного кода и определитель декадног кода, при этом информационный выход передатчика подключен к информационным входам формировател  декадного кода, определител  телеграфного кода и коммутатора сигналов, к другому ин формационному входу которого подключен выход формировател  декадного кода, выход меток нор лального цикла передатчика соединен с соответствующим входом определител  телеграфного кода, выход которого соединен с первым управл квдим входом определител  декадного кода, выход которого соединен с управл ющим входом коммутатора сигналов, к информационному входу определител  декадного кода, подключен информационный выход прием ника, а к второму управл ющему входу подключены дополнительные выходы канальных согласующих блоков, формирователь декадного кода, определитель телеграфного кода и определитель декадного кода соединены цеп ми записи и считывани  с блоком пам ти, а уста новочными входами соединены с соответствующими выходами опознавател  фазы установлени  соединени , к входам Которого подключены выходы индикации циклов передатчика и приемника и выход индикации состо ни  формировател  декадного кода, введены анализатор и .блок управлени , вькод которого подключен к дополнительному в ду коммутатора сигналов, при этом выходы индикации циклов передатчика и приемника соединены со входом анализатора , выходы которого подключены ко входам блока управлени . На чертеже приведена структурна  электрическа  схема предлагаемого устройства. Устройство стартстопно-синхронной системь передачи дискретных сигналов содержит передатчик 1, канальные бло ки 2 стыка, приемник 3,блок 4 пам ти формирователь декадного кода 5, опо наватель фазы 6 установлени  соединени , коммутатор 7 сигналов, определитель 8 телеграфного кода, определитель 9 декадного кода, анализатор 10, блок И управлени . Устройство работает следующим обазом . При установлении соединени , когда на выходах индикации циклов передатика 1 и приемника 3 устанавливаетс  нормсшьный цикл регенерации, анализатор 10 формирует на выходе сигнал, поступающий в блок 11 управлени . Под действием этого сигнала в блоке 11 управлени  осуществл етс  запоминание состо ни  Соединение установлено . При этом, на вы;соде блока 11 управлени  действует сигнал блокировки, который удерживает коммутатор 7 сигналов в состо нии выключени  формировател  декадного кода 5 из тракта передачи независимо от того,по какому, циклу (нормальному или укороченному) обрабатываютс  сигналы. При установлении соединени , когда на выходах индикации циклов передатчика 1 и приемника 3 устанавливаетс  укороченный цикл регенерации, анализатор 10 формирует на выходе сигнал, под действием которого в блоке 11 управлени  осуществл етс  запоминание Исходного соетр ни . При этом на выходе блока 11 управлени  сигнал блокировки снимаетс  до следующего состо ни  Соединение установлено . Таким образом, предлагаемое устройство обеспечивает повышение помехоустойчивости за счет устранени  ложных включений в тракт передачи форжотровател  декадного кода и позвол ет снизить потери достоверности в передаче информационных сигналов в стартстопно-синхронных системах передачи. Формула изобретени  Стартстопно-синхронна  система передачи дискретных сигналов по авт.св. № 649159, отличающа с   тем, что, с целью повышени  помехоустойчивости , введены анализатор и блок управлени , выход которогр подключен к дополнительному входу коммутатора сигналов, при этом выходы индикации циклов передатчика и приемника соединены со входами анализатора , выходы которого подключены ко входам блока управлени . Источники информации, прин тые во внимание при экспертизе 1. Авторское свидетельство СССР № 649159/кл. Н 04 L 25/38, 1977 (прототип ) .
SU792755370A 1979-04-18 1979-04-18 Стартстопно-синхронна системапЕРЕдАчи диСКРЕТНыХ СигНАлОВ SU809637A2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792755370A SU809637A2 (ru) 1979-04-18 1979-04-18 Стартстопно-синхронна системапЕРЕдАчи диСКРЕТНыХ СигНАлОВ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792755370A SU809637A2 (ru) 1979-04-18 1979-04-18 Стартстопно-синхронна системапЕРЕдАчи диСКРЕТНыХ СигНАлОВ

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU649159 Addition

Publications (1)

Publication Number Publication Date
SU809637A2 true SU809637A2 (ru) 1981-02-28

Family

ID=20823129

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792755370A SU809637A2 (ru) 1979-04-18 1979-04-18 Стартстопно-синхронна системапЕРЕдАчи диСКРЕТНыХ СигНАлОВ

Country Status (1)

Country Link
SU (1) SU809637A2 (ru)

Similar Documents

Publication Publication Date Title
GB1018465A (en) Improvements in data transmission systems
SE9404476L (sv) Terminalstation som inte förorsakar ett kommunikationsavbrott vid ändring av ett kommunikationssystem
SU809637A2 (ru) Стартстопно-синхронна системапЕРЕдАчи диСКРЕТНыХ СигНАлОВ
US3903507A (en) Terminal selector interface between central processor and a plurality of terminals
KR880009499A (ko) 정보 전송 시스템
KR0154508B1 (ko) 전전자 교환기의 디지틀 중계선 라인 신호 추적 방법
SU1396255A1 (ru) Устройство дл формировани относительного биимпульсного сигнала
JPH03179836A (ja) 異速度データ伝送用受信装置
GB1317481A (en) Time division multiplex system for the transmission of signals by means of pulse code modulation
US3676593A (en) Demodulation apparatus for a time-divisional multiplex phase-shift keyed signal of burst mode
SU815950A1 (ru) Устройство дл контрол качестваРАбОТы ОКОНЕчНыХ пуНКТОВ ТЕлЕгРАфНОйСЕТи
SU628629A1 (ru) Устройство цикловой синхронизации
SU661543A1 (ru) Устройство дл св зи центральной и периферийных цифровых вычислительных машин
SU1210229A1 (ru) Многоканальна некогерентна система св зи
KR910011050A (ko) 데이타 전송방식
SU649159A1 (ru) Стартстопно-синхронна система передачи дискретных сигналов
JP2881788B2 (ja) 映像信号切替装置
SU748912A1 (ru) Избирательное устройство
JPS594253A (ja) 接点入力端末装置
JPS63166326A (ja) 通信装置の電源供給方式
GB726313A (en) Improvements in or relating to electric circuit arrangements for decoding pulse codemodulation signals
SU902267A2 (ru) Устройство дл контрол исправности супергетеродинного приемника
SU768016A1 (ru) Устройство передачи информации дл квазиэлектронной автоматической телефонной станции
SU1078651A2 (ru) Лини св зи цифровой аппаратуры
KR100379254B1 (ko) 분기 결합용 광 가입자 전송장치