SU809250A2 - Аналого-дискретный интегратор - Google Patents

Аналого-дискретный интегратор Download PDF

Info

Publication number
SU809250A2
SU809250A2 SU792784682A SU2784682A SU809250A2 SU 809250 A2 SU809250 A2 SU 809250A2 SU 792784682 A SU792784682 A SU 792784682A SU 2784682 A SU2784682 A SU 2784682A SU 809250 A2 SU809250 A2 SU 809250A2
Authority
SU
USSR - Soviet Union
Prior art keywords
input
trigger
capacitor
output
amplifier
Prior art date
Application number
SU792784682A
Other languages
English (en)
Inventor
Геннадий Константинович Дельфинов
Лев Васильевич Заходский
Original Assignee
Предприятие П/Я В-8644
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-8644 filed Critical Предприятие П/Я В-8644
Priority to SU792784682A priority Critical patent/SU809250A2/ru
Application granted granted Critical
Publication of SU809250A2 publication Critical patent/SU809250A2/ru

Links

Landscapes

  • Measurement Of Current Or Voltage (AREA)

Description

Изобретение относитс  к измерител ной технике и может быть использован например в цифровых измерител х пара метров хроматографа. По основному авт. св. № 415677 известен аналого-дискретный интегратор , который содержит последовательно соединенные интегрирующий усилитель , пороговое устройстве и счетчик импульсов, а также накопительйые конденсаторы, каждый из которых через соответствующую ключевую схему подключен ко входу интегрирующего усилител , триггер, счетный вхо которого подключен к выходу порогевого устройства, а к двум выходам триггера подключены первые входы ключевых схем, вто( входы которых соединены с источником опорного напр жени  fl . Недостатком известного интегратора  вл етс  невозможность его работы при сигналах положительной пол рности . Это объ сн етс  тем, что в момен включени  источника питани  из-за присутстви  емкостных цепей, на инвертирующем входе интегрирующего уси лител  формируетс  импульс переходно го процесса положительной пол рности с максимсшьной энергией,который зар  жает конденсатор обратной св зи до напр жени , превшиающего порог срабатывани  порогового ycTpcrflcTBa. К моменту переключени  порогового устройства накопительные конденсаторы еще не успевают зар дитьс  и первое срабатывание одной и-з ключевых схем происходит вхолостую, т.е. мгшый зар д накопительного конденсатора не разр жает конденсатор обратной св зи до уровн  обратного перекл1эчени  порогового устройства. Присутствующий на входе интегратора сигнгш положительной пол рности продолжает зар жать конденсатор обратной св зи до величины напр жени  насЕ цени  интегрирующего усилител , а так как пороговое устройство не переключаетс , то интегратсч оказываетс  в иерабочем режиме. Цель предлагаемого изобретени  расширение диапазона входных сигналов . Дл  этого в известный интегратор введены дополнительные ключевой элемент и накопительный конденсатор элемент 2И-НЕ, RS-триггер, D -триггер и эленюнт задержки, вход которого подключен к источнику опорного напр жени , а выход соединен с первым установочным входом RS-триггера, первым входом D -триггера и вторым входом элемента 2И-НЕ, второй вход которого подключен к выходу порогового устройства , выход элемента 2И-НЕ соединен со вторым установочным входом К8-,триг гера, выход которого подключен ко (второму входу D -триггера, соединенного третьим входом с выход.ом счетчика импульсов, а выходе - с управл ющим входом дополнительного ключевого элемента, сигнальный вход которого подключен к источнику опорного напр жени , а дополннтельшлй накопительный конденсатор через дополнительный ключевой элемент соединен со входом интегрирующего усилител . На чертеже приведена блок-схема аналого-дискретного интегратора. Он содержит масштабный усилитель I,интегрирук -ций усилитель 2 с конденсатором 3 в цепи обратной св зи, пороговое устройство 4 (которым может быть, например, триггер Шмитта), счетный триггер 5, три ключевых элемента 6-8 (например, типа диодный н сос), .управл ющие зар дом и разр дом накопительных конденсаторов 9 II ,счетное устройство 12, состо  Дее из формировател  13 измерительного интервала и счетчика 14 имульсов, эл мент 2И-НЕ 15, Я5 -триггер 16, J)-три гер 17, элемент 18 задержки. Интегратор работает следующим образом . При подключении интегратора к источнику питани  формирующийс  импульс переходного процесса положител ной пол рности на входе интегрирующе го усилител  зар жает конденсатор 3 до напр жени , превышающего уровень переключени  порогового устройства 4 Генерируемый на выходе- порогового устройства импульс поступает одновре менно на второй вход элемента .2И-НЕ 15 и счетный триггер 5. Переключающи с  счетный триггер управл ет ключевы ми элементами 6 и 7 таким образом, что один из накопительных конденсато ров 9 или 10 подключаетс  к источнику опорного напр жени  OQ , а другой на вход интегрирукхцего усилител  2, при этом его пол рность обратна пол  ности входного сигнала. Поскольку к моменту переключени  порогового устройства накопительный конденсатор не успевает зар дитьс  до напр жени  U , его подключение на вход Интегрирующего усилител  не приводит к разр ду- конденсатора 3 до уровн  обратного переключени  порого вого устройства, а поступгиощий на вход интегратора сигнал положительной пол рности продо} жает зар жать коидеи сатор 3. Напр же{;ие на выходе усилител  2 линейно растет вплоть до напр  жени  насыщени . Одновременно импульс, поступающий на второй вход элемента 2И-НЕ 15 не переключает RS-триггер, так как на первом входе элемента 2И-НЕ 15 и первых установочных входах триггеров 16 и 17 за счет элемента 18 задержки на врем  переходного процесса устанавливаетс  логический О. При этом с инверсного выхода RS -триггера на информационный вход D -триггера поступает логическа  1. По истечении времени згщержки элемента 18 на установочные входы триггеров, и первый вход элемента 2И-НЕ 15 поступает логическа  1 , котора  подготавливает эти элементы к работе. На счетный вход D -триггера с выхода формировател  13 поступают импульсы с периодом, равным одному циклу измерени . Приход первого импульса после окончани  времени, определ емого элементом 13, устанавливает В-триггер в единичное состо ние, это приводит к переключению включевого элемента 8. Зар женный накопительный конденсатор 11 с пол рностью, обратной пол рности входного сигнала, подключаетс  на вход усилител  2 и разр жает конденсатор 3, что приводит к переключению порогового устройства 4 в обратное состо ние . Входной сигнал продолжает зар жать конденсатор 3, выходное напр жение усилител  2 вновь увеличиваетс , срабатывает пороговое устройство 4 и генерируемый им импульс поступает на второй вход элемента 2И-НЕ 15 и счетныП триггер. Этот импульс формирует на выходе элемента 15 импульс отрицательного перепада, который переключает RS-триггер 16, с выхода которого на информационный вход D-триггера 17 поступает логический О. Приход второго импульса с формировател  13 на счетный вход D-триггера переводит последний в нулевое состо ние, а ключевой элемент 8, соответственно, переключает накопительный конденсатор 11 со входа усилител  2 на источник опорного напр жени  UQ,, . Одновременно счетный триггер переключает ключевые элементы 6 и 7, подключа  зар женный накопительный конденсатор 9 или 10 на вход усилител  2 и разр жа  тем самым конденсатор 3, а разр женный накопительный конденсатор подключает к источнику опорного напр жени  . Последующие циклы зар да конденсатора 3 входным сигналом и переключени  пор оговой cxewtj привод т к управлению только ключевых элементов 6 и 7, так как установленный логический О на информационном входеD-триггера удерживает последний в нулевом состо нии при всех последующих импульсах, поступаюсцих на его счетный вход. Таким образом, после разр да конденсатора 3 накопительным конденсатором 11 усилитель выходит из режима насыщени  ,и схема начинает генерировать импульсы , частота следовани  которых nPi)порциональна входному напр жениюсигнала , так как скорость зар да конденсатора 3 линейно зависит от величины входного напр жени . С выхода порогового устройства импульсы поступают на счетное устройство 12.

Claims (1)

1. Авторское свидетельство СССР 415677, кл. G 06 J 3/00, 1972 (прототип).
0
SU792784682A 1979-05-11 1979-05-11 Аналого-дискретный интегратор SU809250A2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792784682A SU809250A2 (ru) 1979-05-11 1979-05-11 Аналого-дискретный интегратор

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792784682A SU809250A2 (ru) 1979-05-11 1979-05-11 Аналого-дискретный интегратор

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU415677 Addition

Publications (1)

Publication Number Publication Date
SU809250A2 true SU809250A2 (ru) 1981-02-28

Family

ID=20835698

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792784682A SU809250A2 (ru) 1979-05-11 1979-05-11 Аналого-дискретный интегратор

Country Status (1)

Country Link
SU (1) SU809250A2 (ru)

Similar Documents

Publication Publication Date Title
US3419784A (en) Magnitude-to-frequency converters
SU809250A2 (ru) Аналого-дискретный интегратор
US5384554A (en) Voltage controlled oscillator circuit employing integrated circuit component ratios
KR940025160A (ko) 전기신호 지연회로
EP0415047B1 (en) Precision timing circuit
SU1571753A1 (ru) Преобразователь периода следовани импульсов в напр жение
SU1290244A1 (ru) Измеритель разности длительностей наносекундных интервалов
SU1226637A1 (ru) Селектор импульсов по длительности
SU1267438A2 (ru) Элемент с управл емой проводимостью
SU690503A1 (ru) Делительное устройство
SU1035793A2 (ru) Преобразователь двоичного кода во временной интервал
SU1562965A1 (ru) Нуль-орган
SU1190299A1 (ru) Цифровой измеритель сопротивлени
SU1370740A1 (ru) Формирователь треугольного напр жени
SU361462A1 (ru) 8СьСОЮ
SU1223181A1 (ru) Измеритель отношени интенсивностей двух случайных импульсных потоков
SU1335893A1 (ru) Коммутационный преобразователь фаза-код
SU1019625A1 (ru) Преобразователь напр жени в интервал времени
SU1372604A1 (ru) Генератор импульсов
SU1190426A1 (ru) Реле времени
SU1370647A1 (ru) Импульсное реле
SU533906A1 (ru) Нуль-оран
SU468081A1 (ru) Нуль-орган
SU739557A1 (ru) Устройство дл возведени в степень
SU1091334A1 (ru) Преобразователь напр жени в интервал времени