SU805482A1 - Controllable pulse generator - Google Patents

Controllable pulse generator Download PDF

Info

Publication number
SU805482A1
SU805482A1 SU782677358A SU2677358A SU805482A1 SU 805482 A1 SU805482 A1 SU 805482A1 SU 782677358 A SU782677358 A SU 782677358A SU 2677358 A SU2677358 A SU 2677358A SU 805482 A1 SU805482 A1 SU 805482A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
pulse
output
control
pulses
Prior art date
Application number
SU782677358A
Other languages
Russian (ru)
Inventor
Константин Григорьевич Самофалов
Яков Васильевич Мартынюк
Николай Андреевич Квитка
Original Assignee
Винницкий политехнический институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Винницкий политехнический институт filed Critical Винницкий политехнический институт
Priority to SU782677358A priority Critical patent/SU805482A1/en
Application granted granted Critical
Publication of SU805482A1 publication Critical patent/SU805482A1/en

Links

Landscapes

  • Investigating Or Analyzing Materials By The Use Of Ultrasonic Waves (AREA)

Description

. . 1. . one

Изобретение относитс  к импульсной технике и может быть использовано в радиотехнике и комбинированной вычислительной технике, а также в устройствах автоматики и дл  проведени  объективной аудиометрии слуховых органов.The invention relates to a pulse technique and can be used in radio engineering and combined computing, as well as in automation devices and for conducting objective audiometry of the auditory organs.

Известно устройство дл  генерации пачек импульсов, содержеицее генератор импульсов, коммутатор импульсов , элемент И, два триггера управлени и счетчик импульсов fl.A device for generating bursts of pulses, a pulse generator, a pulse switch, an And element, two control triggers and a pulse counter fl.

Недостатком этого устройства  вл етс  то, что в нем отсутствует возможность управлени  амплитудой . импульсов и их пол рностью. Кроме того, устройство не работает в ре-, жиме произвольного одиночного импульса из пачки, в режиме выдачи одно пачки.A disadvantage of this device is that it lacks the ability to control amplitude. pulses and their polarity. In addition, the device does not work in the mode of, an arbitrary single pulse from the pack, in the mode of issuing one pack.

Наиболее близким к предлагаемому по технической сущности  вл етс  устройство, содержгицее генераторы управл ющих импульсов и опорной частоты , два делител  частоты, два счетчика импульсов, элементы И и ИЛИ, вентили, дешифратор, в котором регулируютс  период, длительность импульсов и число импульсов в пачке f2.The closest to the proposed technical entity is a device that contains control pulse generators and a reference frequency, two frequency dividers, two pulse counters, AND and OR elements, valves, a decoder, in which the period, duration of pulses and the number of pulses in a packet f2 are controlled .

Недостатком данного устройства  вл етс  невозможность управлени  с(мплитудой и пол рностью выходных ,, импульсов.The disadvantage of this device is the impossibility of controlling the (pulse and polarity of the output pulses).

Цель изобретени  - управление сииплитудой и пол рностью импульсов генератора. The purpose of the invention is to control the polarity and polarity of the generator pulses.

Эта цель достигаетс  тем, что в управл емый генератор импульсов, This goal is achieved by the fact that in a controlled pulse generator,

0 содержащий генератор импульсов стабильной частоты, выход которого подключен к первому входу первого делител  частоты, генератор управл ющих импульсов, выход которого соединен с первым входом первого триггера управлени , первый выход которого подключен к первому входу элемента И, вторюй вход элемента И соединен с выходом второго делител  0 containing a stable frequency pulse generator whose output is connected to the first input of the first frequency divider, a control pulse generator whose output is connected to the first input of the first control trigger, the first output of which is connected to the first input of the And element, the second input of the And element is connected to the output of the second divider

0 частоты, а выход элемента И соединен с первым входом счетчика импульсов, второй триггер управлени , элемент И-ИЛИ, дополнительно введены коммутатор импульсов, блок анёшоговой пам ти , два усилител , два аналоговых ключа. Два делител  частоты и блок управлени , первый, второй, третий входы которого подключены соответственно к выходу первого делител  час0 тоты и к первому входу второго делител  частоты/ к выходу второго делител  частоты, ко второму выходу первого триггера управлени , а первый, второй, третий и четвертый выходы блока управлени  соответственно подключены к первому входу первого дополнительного делител  частоты, к первому входу второго дополнительного делител  частоты, к первому входу блока аналоговой пам ти и к первому входу второго триггера управлени , п тый выход блока управлени  соединен со вторьлми входами всех делителей частоты, причем выход генератора управл ющих ИМПУЛЬСОВ соединен с третьими входами всех делителей частоты и со вторыми входами счетчика импульсов и второго триггера управлени , третий вход которого подключен к выходу первого дополнительного делител  частоты, каждый выход второго триггера управлени  соединен с управл ющим входом аналогового ключа , выход второго дополнительного делител  частоты подключен к первому входу элемента И-ИЛИ, выход которого соединен со вторым входом первого триггера управлени , второй вход элемента И-ИЛИ подключен к первому выходу счетчика импульсов и к первому входу коммутатора импульсов, второй вход которого соединен со вторым выходом счетчика импульсов, а третий вход коммутатора импульсов подключен к выходу генератора импульсов стабильной частоты и ко входу генератора управл ющих импульсов, выход коммутатора импульсов подключен через последовательно соединенные блок аналоговой пам ти, первый усилитель и первый аналоговый ключ ко входу второго усилител  и к коммутирующему входу второго аналогового ключа.0 frequencies, and the output of the AND element is connected to the first input of the pulse counter, the second control trigger, the AND-OR element, the impulse switch, the aneshog memory unit, two amplifiers, two analog switches are additionally introduced. Two frequency dividers and a control unit, the first, second, third inputs of which are connected respectively to the output of the first frequency divider and to the first input of the second frequency splitter / to the output of the second frequency splitter, to the second output of the first control trigger, and the first, second, third and the fourth outputs of the control unit are respectively connected to the first input of the first additional frequency divider, to the first input of the second additional frequency divider, to the first input of the analog memory block and to the first input of the second trigger control stage, the fifth output of the control unit is connected to the second inputs of all frequency dividers, the output of the control pulses generator is connected to the third inputs of all frequency dividers and to the second inputs of the pulse counter and the second control trigger, the third input of which is connected to the output of the first additional frequency divider , each output of the second control trigger is connected to the control input of the analog switch, the output of the second additional frequency divider is connected to the first input of the AND-OR element, the output which is connected to the second input of the first control trigger, the second input of the AND-OR element is connected to the first output of the pulse counter and to the first input of the pulse switch, the second input of which is connected to the second output of the pulse counter, and the third input of the pulse switch is connected to the output of the stable frequency pulse generator and to the input of the generator of control pulses, the output of the switch of pulses is connected via serially connected block of analog memory, the first amplifier and the first analog key to the input v cerned amplifier and to the switching input of the second analog switch.

На чертеже представлена структурна  схема управл емого генератора импульсов.The drawing shows a block diagram of a controlled pulse generator.

Управл емый генератор импульсов .содержит генератор 1 управл ющих импульсов , генератор 2 импульсов стабильной частоты, делители 3-6 час -i тоты триггеры 7,8 управлени , блок 9 упр 1влени , элемент И 10, счетчик 11 импульсов, коммутатор 12 импульсов, элемент И-ИЛИ 13, блок 14 аналоговой пам ти, усилители 15, 16, аналоговые ключи 17,18, выходна  /циина 19. Блок 14 аналоговой пам т  выполнен на основе широкополосных сегнетопьезотрансформаторов, состо щих из секций возбуждени  и генераторной секции, разделенных экранирующим электродом.The controlled pulse generator contains a control pulse generator 1, a stable frequency pulse generator 2, dividers 3-6 hours -i triggers control triggers 7.8, control unit 9, control element 10, pulse counter 11, switch 12 pulses, element AND-OR 13, analog memory block 14, amplifiers 15, 16, analog switches 17.18, output 19. Analog memory block 14 is made on the basis of wideband piezo transformers consisting of excitation sections and a generator section, separated by a shield electrode .

Устройство работает в режиме генерировани  последовательности пачек импульсов, в режиме генерировани  одной пачки, в режиме выработки последовательности импульсов любого из импульсов пачки, в режиме генерировани  импульса (любого из пачки импульсов. Все режимы обеспечиваютс  блоком 9 управлени . Рассмотрим работу данного генератора в наиболее общем режиме - режиме генерировани  пачек импульсов. Работа начинаетс  с момента подачи импульса с генератора на делители частоты 3-6 и счетчик 11 дл  установки их в исходное состо ние, а также на триггер 7 управлени  дл  установки его в нулевое состо ние и триггер 8 управлени  дл  установки в состо ние логической единицы. Через врем  задержки , равное переходу счетчика 11 в нулевое состо ние и прохоз|{дение сигнала через элемент И-ИЛИ, импульс с инверсного выхода счетчика 11 перебросит триггер 8 управлени  в нулевое состо ние, закрыва  тем самым элемент И 10. Импульсы на счетчик 11 не поступают. Начинаетс  формирование паузы между пачками импульсов, длительность которой задает делительThe device operates in the mode of generating a sequence of bursts of pulses, in the mode of generating one batch, in the mode of generating a sequence of pulses of any of the pulses of the batch, in the mode of generating a pulse (any of the bursts of pulses. All modes are provided by the control unit 9. Consider the operation of this generator in the most general mode - the mode of generating bursts of pulses. The operation starts from the moment the pulse is fed from the generator to frequency dividers 3-6 and counter 11 to set them to their initial state, as well as control trigger 7 for setting it to the zero state and control trigger 8 for setting the state to a logical one. After a delay equal to the transition of the counter 11 to the zero state and passing the signal through the AND-OR element, the pulse from the inverse output the counter 11 transfers the control trigger 8 to the zero state, thereby closing the element AND 10. The pulses are not received at the counter 11. A pause between the bursts of pulses begins, the duration of which is set by the divisor

6частоты. А поскольку триггер 7 управлени  находитс  в нулевом состо нии , то аналоговый ключ 18 закорачивает на общую точку генератора входной сигнал усилител  16 и на выходе аналогового ключа 18 сигнал отсутствует, несмотр  на то, что импульсы возбуждени  с генератора6 frequencies. And since the control trigger 7 is in the zero state, the analog switch 18 short-circuits the input signal of the amplifier 16 to the common point of the generator and the signal at the output of the analog switch 18 is absent, despite the fact that the excitation pulses from the generator

2 через коммутатор 12 поступают на вход блока 14 аналоговой пам ти. По окончании паузы выходной импульс с делител  6 частоты через элемент И-ИЛИ 13 поступает на счетный вход триггера 8 управлени , устанавлива  его в единичное состо ние. При этом открываетс  элемент И 10, а триггер2 through the switch 12 is fed to the input of the analog memory block 14. At the end of the pause, the output pulse from the frequency divider 6 through the AND-OR 13 element is fed to the counting input of the control trigger 8, setting it to the one state. At the same time, the element And 10 opens, and the trigger

7управлени  устанавливаетс  в единичное состо ние, открыва  аналоговы ключ 17, Начина  с этого момента формируетс  первый импульс пачки. Период следовани  импульсов пачки обеспечиваетс  делителем 4 частоты, а их длительность - делителем 5 частот Учитыва  параллельное включение делителей частоты 4 и 5, необходимо всегда выбирать коэффициент делител 7, the control is set to one state by opening the analog key 17. Starting from this moment, the first pulse of the stack is formed. The period of the pulse of the packet is provided by a divider of 4 frequencies, and their duration by a divider of 5 frequencies. Taking into account the parallel connection of frequency dividers 4 and 5, it is necessary to always choose the divider factor

Claims (2)

1.Авторское свидетельство СССР 301349, кл. Н 03 К 17/00, 05.02.70.1. Author's certificate of the USSR 301349, cl. H 03 K 17/00, 05.02.70. 2.Авторское свидетельство СССР 598222, кл. Н 03 К 3/84, 02.03.76.2. Authors certificate of the USSR 598222, cl. H 03 K 3/84, 02.03.76.
SU782677358A 1978-10-24 1978-10-24 Controllable pulse generator SU805482A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782677358A SU805482A1 (en) 1978-10-24 1978-10-24 Controllable pulse generator

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782677358A SU805482A1 (en) 1978-10-24 1978-10-24 Controllable pulse generator

Publications (1)

Publication Number Publication Date
SU805482A1 true SU805482A1 (en) 1981-02-15

Family

ID=20790648

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782677358A SU805482A1 (en) 1978-10-24 1978-10-24 Controllable pulse generator

Country Status (1)

Country Link
SU (1) SU805482A1 (en)

Similar Documents

Publication Publication Date Title
SU805482A1 (en) Controllable pulse generator
SU1499447A1 (en) Pulser
SU752770A1 (en) Triangular pulse shaper
SU617808A1 (en) Controllable duration pulse generator
SU424163A1 (en) DEVICE FOR REPRODUCTION OF DELAY
SU718909A1 (en) Pulse-phase discriminator
SU822373A1 (en) Signal generator
SU744939A1 (en) Linearly-varying voltage shaper
SU660218A1 (en) Pulse stretcher
JPS5913672Y2 (en) Sawtooth wave sound source device for electronic musical instruments
SU1045360A2 (en) Linear-varying voltage former
SU853786A1 (en) Control voltage shaping device
SU482014A1 (en) "Variable dividers frequency divider
SU690438A1 (en) Device for computing the difference in time intervals of acoustic logging apparatus
SU788365A1 (en) Code-to-time interval converter
SU537425A1 (en) Device for changing frequency at a given speed
SU302719A1 (en) DEVICE FOR PLAYING BACK-UP OF RELAY ELEMENTS
SU845289A1 (en) Repetition rate scaler
SU1058039A1 (en) Pulse distributor
SU941904A1 (en) Device for determination of harmonic signal extremum moments
JPS5680952A (en) Subscriber monitoring circuit
SU377795A1 (en) DEVICE OF ADJUSTABLE LATE
SU590848A1 (en) Arrangement for automatic pass band middle tuning of a selective amplifier
SU712971A1 (en) Broadband amplifier of pulse repetition frequency
SU542336A1 (en) Pulse generator