SU801301A2 - Устройство дл коррел ционногопРиЕМА фАзОМАНипулиРОВАННыХ СигНАлОВ - Google Patents

Устройство дл коррел ционногопРиЕМА фАзОМАНипулиРОВАННыХ СигНАлОВ Download PDF

Info

Publication number
SU801301A2
SU801301A2 SU792748073A SU2748073A SU801301A2 SU 801301 A2 SU801301 A2 SU 801301A2 SU 792748073 A SU792748073 A SU 792748073A SU 2748073 A SU2748073 A SU 2748073A SU 801301 A2 SU801301 A2 SU 801301A2
Authority
SU
USSR - Soviet Union
Prior art keywords
subtractor
multipliers
inputs
outputs
phase
Prior art date
Application number
SU792748073A
Other languages
English (en)
Inventor
Виктор Филиппович Грачев
Original Assignee
Предприятие П/Я Г-4812
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4812 filed Critical Предприятие П/Я Г-4812
Priority to SU792748073A priority Critical patent/SU801301A2/ru
Application granted granted Critical
Publication of SU801301A2 publication Critical patent/SU801301A2/ru

Links

Landscapes

  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)

Description

Изобретение относится к радиотех-'. нике и может использоваться при передаче и приеме импульсной информации с повышенными скоростями по каналам связи тональных частот.
По основному авт. св. » 434612 известно устройство для корреляционного приема фазоманипулированных сигналов, состоящее из двух подканалов, синфазного и квадратурного, причем каждый из подканалов содержит последовательно соединенные перемножитель, интегратор, вспомогательный и· знаковый перемножители, а также последовательно соединенные выпрямитель, фильтр и компенсатор, выходы подканалов объединены через сумматор, к выходу которого подключен декодер, причем в каждом подканале между его выходом и выходом сумматора включены дополнительный перемножитель, соединенный со вторым входом знакового перемножителя через последовательно соединенные интегратор со сбросом, блокинг-генератор и счетный триггер, 25 а вторые входы перемножителей соединены с генератором опорного сигнала, причем перемножитель синфазного подканала соединен с генератором непосредственно, а перемножитель квадра2 турного подканала - через фазовращатель на 90° м·
Однако с помощью известного устрой ства невозможно осуществить прием фазоманипулированных сигналов с частично подавленной боковой полосой частот в связи с влиянием квадратурной составляющей.
Цель изобретения - обеспечение возможности приема фазоманипулированных сигналов с частично подавленной боковой полосой частот.
Указанная цель достигается тем, что в устройство для корреляционно15 го приема фазоманипулированных сигналов введен блок управления, в синфазный подканал введены вычитатель и перемножитель управления, а в квадратурный подканал - дополнительный сум20 матор и перемножитель управления, при этом выходы интеграторов подключены ко входам блока управления, выходы которого подключены к первым входам перемножителей управления, вторые входы и выходы которых соединены, соответственно, с выходами знаковых перемножителей и входами сумматора, а первые входы знаковых перемножителей соединены, соответст30 венно, с выходами вычитателя и допоц нительного сумматора, ко входам которого. подключены выходы вспомогательных перемножителей, которые соединены со входами вычитателя. При этом блок управления содержит последовательно соединенные сумматор, первый выпрямитель, первый фильтр, первый вычитатель, усилитель-ограничитель и инвертор и последовательно соединенные второй вычитатель, второй выпрямитель и второй фильтр, выход которого подключен ко второму входу первого вычитателя, причем входы сумматора и второго вычитателя являются входами блока управления, выходами которого являются выходы усилителя-ограничителя и инвертора.
На чертеже представлена структурная электрическая схема предлагаемого устройства.
Устройство корреляционного приема фаэоманипулированных сигналов сидержит синфазный и квадратурный подканалы 1 и 2, каждый из которых содержит, соответственно, перемножители 3 и 4, интеграторы 5 и 6, вспомогательный и знаковый перемножители 7-10, перемножители 11 и 12 управления , интеграторы 13 и 14 со сбросом, блокинг-генераторы 15 и 16, счетные триггеры 17 и 18, выпрямители 19 и 20, фильтры 21 и 22, компенсаторы 23 и 24 и дополнительные перемножители 25 и 26. Синфазный подканал 1 содержит вычитатель 27, а квадратурный подканал 2 - дополнительный сумматор 28. Кроме того, устройство содержит сумматор 29, декодер 30 и блок управления 31, состоящий из сумматора 32 первого и второго вычитателей 33 и 34, первого и второго выпрямителей 35 и 36, первого и второго фильтров 37 и 38, усилителя-ограничителя 39 и инвертора 40, генератор 41 опорных сигналов и фазовращатель 42 на 90°.
Устройство работает следующим образом.
Фазоманипулированный сигнал с частично подавленной боковой полосой поступает на первые входы перемножителей 3 и 4, на вторые входы которых подано напряжение от генератора 41. Напряжение генератора 41, поданное на перемножитель 4, сдвинуто по фазе на 90° с помощью фазовращателя 42. Напряжение на выходах перемножителей 3 и 4 пропорционально скалярному произведению принимаемого сигнала или сигнала генератора 41, сдвинутого по фазе на 90°. В синфазном подканале 1 сигнал с выхода перемножителя 3 проходит через интегратор 5, производящий оптимальную фильтрацию, после чего попадает на вспомогательный перемножитель 7, вслед за которым включен вычитатель 27, дающий разность сигналов синфазного и квадратурного подканалов 1 и
2. Сигнал с выхода вычитателя 27 поступает на знаковый перемножитель 8, инвертирующий знак напряжения с вычитателя 27, и далее на перемножитель 11, работающий в ключевом режиме. Кроме того, сигнал с интегратора 5 поступает на выпрямитель 19, осуществляющий снятие манипуляции, после чего он очищается от переменной составляющей шума фильтром 21. Постоянная составляющая шума и квадратурной составляющей отсекается компенсатором 23. Напряжение на выходе компенсатора 23 имеет вид постоянного тока, его амплитуда пропорциональна косинусу разности фаз несущей приходящего сигнала и сигнала генератора 41, а знак постоянен и определяется полярностью включения выпрямителя 19.
В квадратурном подканале 2 принимаемый сигнал обрабатывается идентичным образом с помощью интегратора 6 вспомогательного перемножителя 9, дополнительного сумматора 28, знакового перемножителя 10, перемножителя 12, выпрямителя 20, фильтра 22 и компенсатора 24 с той лишь разницей, что синфазная составляющая напряжения принимаемого сигнала на выходе вспомогательного перемножителя 9 пропорциональна мощности принимаемого сигнала, умноженной на квадрат синуса взаимной расстройки фаз. Напряжение с выходов перемножителей 11 и 12 складывается сумматором 29 и декодируется декодером 30.
Для осуществления сопряжения выходных напряжений обоих подканалов 1 и 2 служат дополнительные перемножители 25 и 26. Знаки их входных напряжений положительны при совпадении знаков напряжений соответствующих подканалов с суммарным и отрицательным при несовпадении. Напряжение с выходов дополнительных перемножителей 25 и 26 усредняется с помощью интеграторов 13 и 14, на выходе которых установлены блокинг-генераторы 15 и 16, срабатывающие от отрицательного напряжения. Срабатывание блокинг-генераторов 15 и 16 приводит к опрокидыванию счетных триггеров 17 и 18, которые управляют работой знаковых перемножителей 8 и 10. Одновременно блокинг-генераторы 15 и 16 осуществляют сброс интеграторов 13 и 14 в исходное положение для предотвращения повторного срабатывания.
Сигналы с выхода интеграторов 5 и 6 поступают на входы сумматора 32 , выход которого связан со вторыми входами перемножителей 11 и 12 через последовательно соединенные первый' выпрямитель 35, первый фильтр 37, первый вычитатель 33 и усилитель-ограничитель 39. Далее сигнал поступает на перемножитель 12, и после инвер5 тирования инвертором 40 сигнал подается на перемножитель 11, причем те же выходы интеграторов 5 и. 6 подсоединены ко входам второго вычитателя 34, выход которого соединен со вторым входом первого вычитателя 33 через последовательно соединенные второй выпрямитель 36 и второй фильтр 38.
Таким образом, предлагаемое устройство обеспечивает возможность приема фазоманипулированных сигналов с частично подавленной боковой полосой частот.

Claims (2)

  1. нительного сумматора, ко входам кот рого, подключены выходы вспомогатель ных перемножителей, которые соедине ны со входами вычитател . При этом блок управлени  содержит последовательно соединенные сумматор, первый выпр митель, первый фильтр, первый вычитатель, усилитель-ограничитель инвертор и последовательно соединен ные второй вычитатель, второй выпр  митель и второй фильтр, выход которого подключен ко второму входу пер вого вычитател , причемвходы сумматора и второго вычитател   вл ютс  входами блока управлени , выходами которого  вл ютс  выходы усилител -ограничител  и инвертора. На чертеже представлена структур на  электрическа  схема предлагаемо го устройства. Устройство коррел ционного приема фазоманипулированных сигналов сидержит синфазный и квадратурный . подканалы 1 и 2, каждый из которых содержит, соответственно, перемножители 3 и 4, интеграторы 5 и 6, вспомогательный и знаковый перемножители 7-10, перемножители 11 и 12 управлени  , интеграторы 13 и 14 со сбросом, блокинг-генераторы 15 и 16 счетные триггеры 17 и 18, выпр мители 19 и 20, фильтры 21 и 22, компенсаторы 23 и 24 и дополнительные перемножители 25 и 26, Синфазный подканал 1 содержит вычитатель 27, а квс1дратурный подканал 2 - цопопнк тельный сумматор 28, Кроме того, устройство содержит сумматор 29, декодер 30 и блок управлени  31, состо щий из сумматора 32 первого и второго вычитателей 33 и 34 , первого и второго выпр мителей 35 и 36, первого и второго фильтров 37 и 38, усилител -ограничител  39 и инвертора 40, генератор 41 опорных сигналов и фазовращатель 42 на 90, Устройство работает следующим об разом, Фазоманипулированный сигнал с частично подавленной боковой полосо поступает на первые входы перемножителей 3 и 4, на вторые входы которых подано напр жение от генератора 41, Напр жение генератора 41, поданное на перемножитель 4, сдвину то по фазе на 90 с помощью фазовра 42, Напрйжение на выходах перемножителей 3 и 4 пропорционально скал рному произведению принимае мого сигнала или сигнала генератора 41, сдвинутого по фазе на 90°, В синфазном подканале 1 сигнал с выхо да перемножител  3 проходит через интегратор 5, производ щий оптималь ную фильтрацию, после чего попадает на вспомогательный перемножитель 7, вслед за которым включен вычитатель 27, дающий разность сигналов синфаз ного и квадратурного подканалов 1 и 2, Сигнал с выхода вычитател  27 поступает на знаковый перемножитель 8, инвертирующий знак напр жени  с вычитател  27, и далее на перемножитель 11, работающий в ключевом режиме. Кроме того, сигнал с интегратора 5 поступает на выпр митель 19, осуществл ющий сн тие манипул ции , после чего он очищаетс  от переменной составл ющей шума фильтром 21, Посто нна  составл юща  шума и квадратурной составл к цей отсекаетс  компенсатором 23, Напр жение на выходе компенсатора 23 имеет вид посто нного тока, его амплитуда пропорциональна косинусу разности фаз несущей приход щего сигнала и сигнала генератора 41, а знак посто нен и определ етс  пол рностью включени  выпр мител  19, В квадратурном подканале 2 принимаемый сигнал обрабатываетс  идентичным образом с помощью интегратора 6 вспомогательного перемножител  9, дополнительного сумматора 28, знакового перемножител  10, перемножител  12, выпр мител  20, фильтра 22 и компенсатора 24 с той лишь разницей , что синфазна  составл юща  напр жени  принимаемого сигнала на выходе вспомогательного перемножител  9 пропорциональна мощности принимаемого сигнала, умноженной на квадрат синуса взаимной расстройки фаз, Напр жение с выходов перемножителей 11 и 12 складываетс  сумматором 29 и декодируетс  декодером 30, Дл  осуществлени  сопр жени  выходных напр жений обоих подканалов 1 и 2 служат дополнительные перемножители 25 и 26, Знаки их входных напр жений положительны при совпадении знаков напр жений соответствующих подканалов с суммарным и отрицательным при несовпадении. Напр жение с выходов дополнительных перемножителей 25 и 26 усредн етс  с помощью интеграторов 13 и 14, на выходе которых установлены блокинг-генераторы 15 и 16, срабатывающие от отрицательного напр жени . Срабатывание блокинг-генераторов 15 и 16 приводит к опрокидыванию счетных триггеров 17 и 18, которые управл ют работой знаковых перемножителей 8 и 10, Одновременно блокинг-генераторы 15 и 16 осуществл ют сброс интеграторов 13 и 14 в исходное положение дл  предотвращени  повторного срабатывани . Сигналы с выхода интеграторов 5 и 6 поступают на входы сумматора 32 , выход которого св зан со вт орыми входами перемножителей 11 и 12 через последовательно соединенные первый выпр митель 35, первый фильтр 37, первый вычитатель 33 и усилитель-ограничитель 39. Далее сигнал поступает на перемножитель 12, и после инвертировани  инвертором 40 сигнал пода етс  на перемножитель 11, причем те же вьоходы интеграторов 5 и. б под соединены ко входам второго вычитат л  34, выход которого соединен со вторым входом первого вычитател  33 через последовательно соединенны второй выпр митель 36 и второй фильтр 38. Таким образом, предлагаемое устройство обеспечивает возможность пр ма фазоманипулированных сигналов с частично подавленной боковой полосой частот. Формула изобретени  1. Устройство дл  коррел цирн- ного приема фазоманипулированнь1Х сигналов по авт. св. 434612, отл чающеес  тем, что, с целью обеспечени  возможности приема фазо манипулированных сигналов с частич но подавленной боковой полосой частот , в него введен блок управлени  в .синфазный подканал введены вычита тель и перемножитель управлени , а в квадратурный подканал - дополнительный сумматор и перемножитель управлени , при этом выходы интеграторов подключены ко входам блока управлени , выходы которого подключены к первым входам перемножителей управлени , вторые входы и выходы которых соединены, соответственно, с выходами знаковых перемножителей и входами сумматора, а первые входы знаковых перемножителей соединены , соответственно, с выходами вычитател  и дополнительного сумматора, ко входам которого подключены выходы вспомогательных перемножителей, которые соединены со входами вычитател .
  2. 2. Устройство по п. 1, отличающеес  тем, что блок управлени  содержит последовательно соединенные сумматор, первый выпр митель , первый фильтр, первый вычитатель , усилитель-ограничитель и инвертор и последовательно соединенные второй вычитатель, второй выпр митель и второй фильтр, выход которого подключен ко второму входу первого вычитател , причем входы сумматора и второго вычитател   вл ютс  входами блока управлени , выходами которого  вл ютс  выходы усилиГел -ограничител  и инвертора. Источники информации, прин тые во внимание при экспертизе 1. Авторское свидетельство СССР № 434612, кл. Н 04 L 27/18, 1972 (прототип).
SU792748073A 1979-03-29 1979-03-29 Устройство дл коррел ционногопРиЕМА фАзОМАНипулиРОВАННыХ СигНАлОВ SU801301A2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792748073A SU801301A2 (ru) 1979-03-29 1979-03-29 Устройство дл коррел ционногопРиЕМА фАзОМАНипулиРОВАННыХ СигНАлОВ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792748073A SU801301A2 (ru) 1979-03-29 1979-03-29 Устройство дл коррел ционногопРиЕМА фАзОМАНипулиРОВАННыХ СигНАлОВ

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU434612 Addition

Publications (1)

Publication Number Publication Date
SU801301A2 true SU801301A2 (ru) 1981-01-30

Family

ID=20820107

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792748073A SU801301A2 (ru) 1979-03-29 1979-03-29 Устройство дл коррел ционногопРиЕМА фАзОМАНипулиРОВАННыХ СигНАлОВ

Country Status (1)

Country Link
SU (1) SU801301A2 (ru)

Similar Documents

Publication Publication Date Title
US3101448A (en) Synchronous detector system
SU801301A2 (ru) Устройство дл коррел ционногопРиЕМА фАзОМАНипулиРОВАННыХ СигНАлОВ
US4061882A (en) Quadrature multiplying four-channel demodulator
RU2248097C2 (ru) Система передачи информации
SU434612A1 (ru) Устройство для корреляционного приема фазоманипулированных сигналов
US4088957A (en) Method and apparatus for synchronously detecting a differentially encoded carrier signal
US2992326A (en) Frquency translating circuitry
SU856034A1 (ru) Устройство дл коррел ционного приема фазоманипулированных сигналов
SU1035826A1 (ru) Устройство дл коррел ционного приема фазоманипулированных сигналов
SU443455A1 (ru) Устройство дл когерентного приема фазоманипулированных сигналов
NO800783L (no) Fremgangsmaate og apparat for overfoering av digitale data
SU663116A1 (ru) Устройство дл автоматического выбора каналов св зи
US5117369A (en) DTMF receiver
SU1040592A1 (ru) Частотный детектор сигналов с малым индексом модул ции
SU809643A1 (ru) Устройство дл приема сигналов сКОМбиНиРОВАННОй чАСТОТНОй и ОТНОСиТЕльНО- фАзОВОй МАНипул циЕй
US3665471A (en) Method of integration of phase, integrator-phasemeter and their applications
SU486486A1 (ru) Синхронный приемник фазоманипулированного сигнала
JP3658768B2 (ja) Fm受信装置
GB1206161A (en) Power spectrum analyser
RU2037878C1 (ru) Корреляционное устройство для обработки сигналов с доплеровским сдвигом частоты
SU978288A1 (ru) Устройство дл синхронного детектировани фазоманипулированных сигналов
SU1741273A1 (ru) Приемник однополосного сигнала с угловой модул цией, содержащего информацию о производной модулирующего сигнала
SU1187281A1 (ru) Система связи
RU2099894C1 (ru) Способ выделения несущей из сигнала с угловой модуляцией
RU2007886C1 (ru) Устройство для детектирования сигналов с двухкратной относительной фазовой манипуляцией