SU801269A1 - Digital adaptive corrector of intersymbol distortions in data signals - Google Patents

Digital adaptive corrector of intersymbol distortions in data signals Download PDF

Info

Publication number
SU801269A1
SU801269A1 SU782583478A SU2583478A SU801269A1 SU 801269 A1 SU801269 A1 SU 801269A1 SU 782583478 A SU782583478 A SU 782583478A SU 2583478 A SU2583478 A SU 2583478A SU 801269 A1 SU801269 A1 SU 801269A1
Authority
SU
USSR - Soviet Union
Prior art keywords
unit
output
input
data signals
signal
Prior art date
Application number
SU782583478A
Other languages
Russian (ru)
Inventor
Станислав Васильевич Стукалов
Леонид Григорьевич Израильсон
Анатолий Григорьевич Ткаченко
Original Assignee
Предприятие П/Я Р-6609
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Р-6609 filed Critical Предприятие П/Я Р-6609
Priority to SU782583478A priority Critical patent/SU801269A1/en
Application granted granted Critical
Publication of SU801269A1 publication Critical patent/SU801269A1/en

Links

Landscapes

  • Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)

Description

Изобретение относитс  к передаче сигналов и может использоватьс  дл  адаптивной коррекции межсимвольной интерференции в принимаемых сигналах данных, передаваемых в двух фазовых плоскост х многопоэиционными методами модул ции. Известен цифровой адаптивный корректор межсимвольных искажений в сиг налах данных, передаваемых в одной фазовой плоскости, содержащий аналого-цифровой преобразователь, состо щий из блока формировани  и хранени  выборок сигнала, выход которого подключен к первому входу компаратора, другой вход которого соединен с выходом цифроаналогового преобразовател , вход блока формировани  и хранени  выборок сигнала соединен с пер вьм входом программного блока, первый выход которого подключен к первы входам блока коррел ции, запоминающего блока коэффициентов передачи, запоминающего блока выборок сигнала и сумматора, другой вход которого соединен с выходом блока коррел ции через последовательно соединенные блок умножени  и запоминающий блок коэффициентов передачи, выход сумматора соединен со вторым входом блока коррел ции и с выходом устройства, выход блока запоминани  выборок сигнала соединен со вторым входом блока умножени  tl . Однако известный цифровой адаптивный корректор осуществл ет коррекцию только синфазной составл ющей межсимвольной интерференции при передаче сигналов данных в одной фазовой плоскости . Цель изобретени  - обеспечение возможности коррекции межсимвольных искажений в сигналах данных, передаваемых в двух фазовых плоскост х. Цель достигаетс  тем, что в цифровой адаптивный корректор межсимвольных искажений в сигналах данных, передаваемых в одной фазовой плоскости , содержащий аналого-цифровой преобразователь , состо щий из блока формировани  и хранени  выборок сигнала , выход которого подключен к первому входу компаратора, другой вход которого соединен о выходом цифроаналогового преобразовател ,вход блока формировани  и хранени  выборок сигнала соединен с первым входом программного блока, первый выход которого подключен к первым входам . блока коррел ции, запоминающего блока коэффициентов передачи, запоминающего блока выборок сигнала и сумматора, другой вход которого соединен с выходом блока коррел ции через последовательно соединенные блок умножени  и запоминающий блок коэффициентов передачи, выход сумматора соединен со вторым входом блока коррел ции; и с выходом устройства , выход блока запоминани  выборок сигнала соединен со вторым вхо дом блока умножени , введены коммута тор и блок управлени , дополнительны блок формировани  и хранени  выборок сигнала, компаратор и сумматор, при этом выход дополнительного блока фор мировани  и хранени  выборок сигнала подключен через дополнительный компаратор , другой вход которого соединен с другим входом компаратора, к одному из входов коммутатора, друrofi вход которого соединен с выходом компаратора, выход коммутатора под-, ключен через блок управлени  ко входу цифроаналогового преобразовател  второй и третий выходы блока управл ни  соединены соответственно со вто входами программного блока и блока запоминани  выборок сигнала, а другой выход блока умножени  и выход программного блоха подключены ко входам дополнительного сумматора , выходам которого подключены к другому входу блока коррел ции и к другому выходу устройства. На чертеже представлена структурна  электрическа  схема предложенного цифрового адаптивного корректора Цифровой адаптивный корректор меж символьных искажений содержит аналого-цифровой преобразователь 1, состо  щий из блока 2 формировани  и хране НИН выборок сигнала и компаратора 3, коммутатор .4, цифроаналоговый преобразователь 5, дополнительный блок 6 формировани  и хранени  выбо рок сигнала дополнительный компаратор 7, блок 8 управлени , запоминающий блок 9 выборок сигнала, программный блок 10, блок 11 коррел ци запоминающий блок 12 коэффициентов передачи сумматор 13, дополнительны сукматор 14 и блок 15 умножени . Устройство работает следуюгцим об разом. Входные сигналы, представл кнаие собой аналоговые сигналы, с выходов синфазного и квадратурного демодул торов приемника поступают на вход блоков 2 и б формировани  и храие ни  выборок сигнала,, где осуществл е с  стробирование демодулированных аналоговых сигналов-в отсчетные моменты времени, запоминание и хранен амплитуды полученного напр жени  выборки. Напр жение выборки сигнала с выходов блоков 2 и 6 поступает на входы компараторов 3 и 7, выходы которых подключены ко входам коммутатора 4 . Преобразование напр жени  выборки в п-разр дное кодовое число осуществл етс  посредством блока 8 управлени  и цифроаналогового преобразовател  5, на выходе которого формируетс  напр жение, пропорциональное п-разр дному коду. Это напр жение поступает на вторые входы компараторов 3 и 7, на выходах которых вырабатываетс  сигнал, свидетельствующий о неравенстве амплитуд напр жений на его входах. Коммутатор 4 осуществл ет подключение одного из компараторов 3 или 7 к блоку 8 управлени . Сначала преобразуют сигнал выборки с синфазного демодул тора (к блоку 8 управлени  через коммутатор 4 подключен компаратор 3), а затем - сигнал выборки с квадратурного демодул тора приемника (к блоку 8 управлени  через коммутатор 4 подключен компаратор 7). в такой же очередности осуществл етс  запись в запоминак днй блок 9 выборок сигнала двух п-разр дных кодовых чисел выборок , полученных в результате преобразовани . Импульсные последовательности, необходимые дл  работы блоков 2 и 6 . формировани  и хранени  выборок сих- нала и блока 8 управлени , поступают с выхода приемника. Точность преобразовани  выборок, т.е. число разр дов п выбираетс , исход  из требуемой ТОЧНОСТИ компенсации межсимвольной интерференции. По окончании формировани  двух п-разр дных кодовых чисел блок 8 управлени  вырабатывает команду Пуск дл  nporpaiMMHoro блока 10. Програьв 1ный блок 10 вырабатывает сигналы, необходимые дл  работы блока 11 коррел ции, запоминающих блоков 9 и 12 выборок сигнала и коэффициентов передачи соответственно и сумматоров 13 и 14. В блоке коррел ции 11 на основании выбранного алгоритма работы по результатам анализа двоичных сигналов о пол рности и отклонении цифровых сигналов на выходах сумматора 13 и 14 от их неискаженного значени  вырабатываютс  управл ющие сигналы, производитс  их интегрирование и формирование п-разр дного кодового числа, соответствующего коэффициенту передачи корректора. В каждом такте работы программного блока 10 .из запоминающих блоков 9 и 12 в блок 15 умножени  поступают два п-разр дных кодовых числа, соответствующие модул м и пол рност м кодов выборки и коэффициента передачи. Причем сначала в блок умножени  поступает код выборки с синфазного демодул тора, а затем код выборки с квадратурного демодул тора приемника дл  умножени  на один и тот же код коэффициента передачи регул тора,. Полученные произведени  двух пар п-разр дных кодовых чисел записываютс  по командам , поступающим из программного блока 10, в соответствующие сумматоры 13 и 14 (в дополнительный сумматор 14 записываютс  произведени  синфазных выборок, а в сумматор 13 квадратурных).The invention relates to signal transmission and can be used for adaptive correction of intersymbol interference in received data signals transmitted in two phase planes by multi-element modulation methods. A digital adaptive intersymbol distortion corrector in data signals transmitted in one phase plane is known, containing an analog-to-digital converter consisting of a block for forming and storing samples of a signal whose output is connected to the first input of a comparator, the other input of which is connected to the output of a digital-analog converter, the input of the block for forming and storing samples of the signal is connected to the first input of the program block, the first output of which is connected to the first inputs of the correlation block that stores the of a transmission coefficient, a storage unit of signal samples and an adder, another input of which is connected to the output of a correlation unit through serially connected multiplication unit and a storage unit of transmission coefficients; the output of an adder is connected to the second input of the correlation unit and the output of the signal sampling unit connected to the second input of the multiplier tl. However, the known digital adaptive equalizer corrects only the in-phase component of the inter-symbol interference when transmitting data signals in the same phase plane. The purpose of the invention is to provide the possibility of correcting intersymbol distortions in data signals transmitted in two phase planes. The goal is achieved by the fact that in a digital adaptive corrector of intersymbol distortions in data signals transmitted in one phase plane, there is an analog-to-digital converter consisting of a unit for generating and storing samples of a signal whose output is connected to the first input of a comparator, the other input of which is connected the output of a digital-to-analog converter; the input unit of the formation and storage of signal samples is connected to the first input of the program block, the first output of which is connected to the first inputs. a correlation unit, a storage unit of transmission coefficients, a storage unit of signal samples and an adder, another input of which is connected to the output of the correlation unit through serially connected multiplication unit and a storage unit of transmission coefficients, the output of the adder is connected to the second input of the correlation unit; and with the output of the device, the output of the signal sample memory unit is connected to the second input of the multiplication unit, a switch and a control unit are introduced, an additional signal sample formation and storage unit, a comparator and an adder, and the output of the additional fortimating and sample signal storage unit is connected via an additional comparator, the other input of which is connected to another input of the comparator, to one of the inputs of the switch, the drui input of which is connected to the output of the comparator, the output of the switch is connected to, connected via a control unit The second and third outputs of the control unit are connected to the input of the digital-to-analogue converter, respectively, to the second inputs of the software unit and the signal sample storage unit, and the other output of the multiplication unit and the software flea output are connected to the inputs of an additional adder, whose outputs are connected to another input of the correlation unit and to another output device. The drawing shows the structural electrical circuit of the proposed digital adaptive equalizer. The digital adaptive inter-symbol corrector comprises an analog-to-digital converter 1 consisting of a shaping unit 2 and storing the NIN signal samples and a comparator 3, switch .4, a digital-analogue converter 5, an additional shaping unit 6 and storing signal samples additional comparator 7, control unit 8, storage unit 9 signal samples, program unit 10, correlation unit 11 memory unit 12 coe The transfer factors are the adder 13, the additional sukmator 14 and the multiplier 15 are added. The device works the following way. Input signals, which are analog signals, from the outputs of the in-phase and quadrature demodulators of the receiver arrive at the input of blocks 2 and b of the formation and store no signal samples, where the gating of the demodulated analog signals is carried out at reference points of time, and the amplitudes are stored and stored. received voltage sampling. The voltage of the signal from the outputs of blocks 2 and 6 is fed to the inputs of Comparators 3 and 7, the outputs of which are connected to the inputs of the switch 4. The conversion of the sampling voltage into an n-bit code number is carried out by means of a control unit 8 and a digital-analogue converter 5, the output of which produces a voltage proportional to the n-bit code. This voltage is fed to the second inputs of the comparators 3 and 7, the outputs of which produce a signal indicating the inequality of the amplitudes of the voltages at its inputs. The switch 4 connects one of the comparators 3 or 7 to the control unit 8. First, the sampling signal from the in-phase demodulator is converted (a comparator 3 is connected via switch 4 to the control unit 8), and then a sampling signal from the receiver demodulator is connected to the control unit (a comparator 7 is connected to the control unit 8 through switch 4). In the same order, the first block of 9 signal samples of two n-bit code numbers of samples obtained as a result of the conversion is recorded in the memory. The impulse sequences required for operation of blocks 2 and 6. the formation and storage of samples of the so-called and control unit 8 are received from the output of the receiver. The accuracy of the sample conversion, i.e. The number of bits n is selected based on the required ACCURACY of intersymbol interference compensation. Upon completion of the formation of two n-bit code numbers, control unit 8 generates a start command for nporpaiMMHoro unit 10. Program 1 unit 10 generates signals necessary for operation of correlation unit 11, storage units 9 and 12 signal samples and transmission coefficients, respectively, and adders 13 and 14. In the correlation unit 11, on the basis of the selected operation algorithm, the control signals are generated by the results of the analysis of the binary polarity signals and the deviation of the digital signals at the outputs of the adder 13 and 14 from their undistorted values. chasing, produced their integration and formation of n-bit code number corresponding to the transmission coefficient of the equalizer. In each cycle of operation of the program unit 10. From the storage units 9 and 12, the multiplication unit 15 receives two n-bit code numbers corresponding to the modules and fields of the sampling codes and transmission coefficient. And first, the sample code from the in-phase demodulator, and then the sample code from the receiver's quadrature demodulator for multiplying by the same controller gain code, enters the multiplication unit. The resulting products of two pairs of p-bit code numbers are written by commands from program block 10 to the corresponding adders 13 and 14 (the additional in-common samples are written to the additional adder 14, and the quadrature 13 to the adder).

В следующем такте работы программного блока 10 из запоминающих блоков 9 и 12 на входы блока 15 умножени  подаютс  другие разр дные числа, соответствующие коэффициенту передачи корректора. Результаты умножени  алгебраически суммируютс  в сумматорах 13 и 14 с кодовыми числами, хран щимис  в них от предыдущего такта работы программного блока 10. Этот процесс продолжаетс  до тех пор, пока в сумматорах 13 и 14 не будут записаны суммы, полученные в результате суммировани  произведений кодов выборок и коэффициентов передачи корректора дл  заданного числа тактов работы. Кодовые числа с выходом cyfe«iaTopOB 13 и 14 поступают в решающее устройство приемника, где осуществл етс  их декодирование.In the next cycle of operation of the program unit 10 from the storage units 9 and 12, other bit numbers corresponding to the transfer coefficient of the corrector are fed to the inputs of the multiplication unit 15. The multiplication results are algebraically summed in adders 13 and 14 with the code numbers stored in them from the previous cycle of operation of the program block 10. This process continues until the sums obtained as a result of the sum of the products of the sample codes are recorded in the adders 13 and 14 and equalizer transfer coefficients for a given number of work cycles. The code numbers with the cyfe ' iaTopOB 13 and 14 output go to the receiver decider where they are decoded.

В процессе настройки цифрового адаптивного корректора в запоминающем блоке 12 коэффициентов передачи записываютс  такие кодовые числа коэффициентов передачи, при которых величина межсимвольной интерференции будет минимальна.In the process of setting up a digital adaptive equalizer, in the storage unit 12 of transmission coefficients such code numbers of transmission coefficients are recorded at which the amount of intersymbol interference will be minimal.

Емкость запоминакжцих блоков 9 и 12 выбираетс  в зависимости от необходимой точности корректировани  и величины исходных искажений в канале св зи.The storage capacity of the blocks 9 and 12 is selected depending on the required correction accuracy and the magnitude of the initial distortion in the communication channel.

В предложенном адаптивном корректоре обеспечена возможность коррекции межсимвольных искажений в сигналах данных, передаваемь ос в двух фазовых плоскост х.The proposed adaptive equalizer provides the possibility of correcting intersymbol distortions in the data signals transmitted by the OS in two phase planes.

Claims (1)

1.Патент США 3633105, кл. 325-42, опублик. 1974.1. US Patent 3,633,105, cl. 325-42, published. 1974.
SU782583478A 1978-02-27 1978-02-27 Digital adaptive corrector of intersymbol distortions in data signals SU801269A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782583478A SU801269A1 (en) 1978-02-27 1978-02-27 Digital adaptive corrector of intersymbol distortions in data signals

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782583478A SU801269A1 (en) 1978-02-27 1978-02-27 Digital adaptive corrector of intersymbol distortions in data signals

Publications (1)

Publication Number Publication Date
SU801269A1 true SU801269A1 (en) 1981-01-30

Family

ID=20750562

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782583478A SU801269A1 (en) 1978-02-27 1978-02-27 Digital adaptive corrector of intersymbol distortions in data signals

Country Status (1)

Country Link
SU (1) SU801269A1 (en)

Similar Documents

Publication Publication Date Title
EP0583927B1 (en) Dynamically adaptive equalizer system and method
US5414732A (en) Adaptive equalizer and method for operation at high symbol rates
US4097807A (en) Automatic equalizing method and system
US4237554A (en) Coefficient tap leakage for fractionally-spaced equalizers
US4455661A (en) Dual processor digital modem apparatus
US4327440A (en) Signal detector for use in digital communication
JPH0125250B2 (en)
US4048572A (en) Adaptive correction of phase errors in noncoherent demodulation of carrier asymmetrically modulated with digital signals
GB2070361A (en) Gain control
US3573624A (en) Impulse response correction system
SU801269A1 (en) Digital adaptive corrector of intersymbol distortions in data signals
SU832733A1 (en) Digital adaptive signal corrector
JP2518690B2 (en) Transversal filter control circuit
SU1043830A1 (en) Discrete signal digital adaptive corrector
SU794735A1 (en) Adaptive signal corrector
US3242462A (en) Transmission systems
SU921099A2 (en) Digital adaptive corrector of intersymbol distortions in data signals
SU862366A1 (en) Digital corrector of signals
EP1453265A1 (en) Information transfer methods
SU1256213A1 (en) Linear device for correcting intersymbol interference
US4651131A (en) Apparatus for converting an analogue input signal of narrow bandwidth to digital form
SU951725A1 (en) Device for intercharacter distortion adaptive correction
SU1417196A1 (en) Adaptive digital corrector
SU1083374A1 (en) Adaptive digital corrector of intersymbol interference
SU951724A1 (en) Device for intercharacter interference adaptive correction