SU798778A1 - Устройство дл сопр жени - Google Patents
Устройство дл сопр жени Download PDFInfo
- Publication number
- SU798778A1 SU798778A1 SU782635252A SU2635252A SU798778A1 SU 798778 A1 SU798778 A1 SU 798778A1 SU 782635252 A SU782635252 A SU 782635252A SU 2635252 A SU2635252 A SU 2635252A SU 798778 A1 SU798778 A1 SU 798778A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- group
- inputs
- data
- input
- elements
- Prior art date
Links
Landscapes
- Information Transfer Systems (AREA)
Description
чем группа выходов первого регистра сдвига соединена с первой группой входов элементов И-ИЛИ загрузки группы, выходы которых подключены к группе информационных входов первого регистра сдвига , втора группа входов элементов И-ИЛИ загрузки группы вл етс первой группой информационных входов устройства, треть группа входов - второй группой информационных входов устройства, четверта группа входов - первой группой управл ющих входов устройства, выходы элементов И-ИЛИ группы разгрузки подключены к соответствующим информационным входам из группы информационных входов второго регистра сдвига, выходы которого соединены с информационными входами соответствующих элементов И. группы переключени направлени , с соответствующими входами первой группы входов элементов И-ИЛИ группы разгрузки и с соответствующими информационными выходами второй группы информационных выходов устройства, втора и треть группы входов элементов И-ИЛИ разгрузки группы соединены соответственно с третьей группой информационных входов устройства и группой выходов элементов И группы переключени передачи, один из выходов группы первого регистра сдвига соединен с пр мым входом элемента И и входом элементов И-ИЛИ разгрузки группы, четверта группа входов которой вл етс второй группой управл ющих входов устройства, входы элементов И-ИЛИ загрузки группы подключены к соответствукзщему выходу из группы выходов второго регистра сдвига, синхронизирующие входы которого вл ютс соответствующими входами из третьей группы управл ющих входов устройства, управл ющий вход второго регистра сдвига соединен с выходом элемента И, инверный вход которого вл етс управл ющим входом устройства,,синхронизирующие входы первого регистра сдвига вл ютс соответствующими входами четвертой группы управл ющих входов устройства, управл ющие входы элементов И группы переключени передачи соединены с первым входом из второй группы управл ющих входов устройства.
На фиг. 1 представлена блок-схема устройства; на фиг. 2 - функциональна cxQMa первого регистра сдвига с элементами И-ИЛИ первой группы; на фиг. 3 - функциональна схема второго регистра сдвига с элементами И-ИЛИ второй группы и элементами И группы переключени передачи; на фиг. 4 - логическа схема регистра сдвига; на фиг, 5 - пример структуры системы, использукндей устройство дл сопр жени внешнего устройства , и оперативной пам ти.
Устройство содержит блок 1 состо ни и блок 2 пам ти, содержащие группы элементов И-ИЛИ загрузки 3 и разгрузки 4, регистры 5 и 6 сдвига, элемент И 7, группу 8 элементов И переключени передачи, управл ющие входы 9, 10 и 11 первой группы устройства, управл ющие входы 12 четвертой группы устройства, управл ющий вход 13 устройства, управл кщие входы 14 третьей группы устройства , управл ющие входы 15 и 16 второй группы устройства, информационные входы 17 и 18 первой группы устройства, выходы 19-22 элементов
И-ИЛИ группы загрузки 3, выходы 2326 элементовИ-ИЛИ группы разгрузки 4, выходы 27-30 элементов И группы 8 переключени передачи, информационные выходы 31-34 первой группы устройства, информационные выходы 35-38 второй группы устройства, выход 39 элемента И 7, информационные входы 40-42 второй группы устройства и информационные входы 43-46
третьей группы устройства.
Группа элементов И-ИЛИ загрузки (узел загрузки) 3 содержит элементы И-ИЛИ 47-50 и входы 51-53, составл юQ щие четвертую группу управл ющих
входов устройства и вл ющиес синхронизирующими входами регистра 5. Группа 8 элементов И переключени передачи содержит (фиг. 3) элементы
r И 54-57, подключенные первыми входами к соответствующим выходам 35-38 регистра 6, вторыми входами - к управл ющему входу 15, а выходами 27-30 к соответствующим входам третьей группы элементов И-ИЛИ 58-62
0 группы разгрузки 4, выходы 23-26 которых соединены с информационными входами регистра 6, входы 63-65 синхронизации которого составл ют управл нлцие входы 14.
5 Блок пам ти условно разбит на восемь подблоков 66-73, каждый из которых содержит один разр д информации (фиг. 5)„
Устройство работает следующим
Q образом.
Работа устройства ориентируетс восьмью байтами (фиг. 5). Его используют в канале ввода-вывода при обмене данными с оперативной пам тью словами по четыре байта.
В канале устройство обеспечивает согласование скоростей работы оперативной пам ти и устройства вводавывода во врем выполнени операций передачи данных.
0 . Устройство может работать в трех режимах, т.е. запись, считывание и. обратное считывание.
Claims (2)
- При выполнении операции записи на внешнее устройство данные из оперативной пам ти поступают в подблоки 69-72 словами по 4 байта. В конце и в начале передачи блока данных может происходить передача неполным словом (один, два, три байта). Есл передаетс неполное слово,то некоторые из управл ющих сигналов на входах 10 приема данных в узел 3 загрузки отсутствуют. Выдача данных на внешнее устройство производитс из подблока 68. Прием данных осуществл етс через элементы И-ИЛИ загрузки блока 2 пам ти (фиг. 2) по информационным входам 17 и по управл ющим сигналам на входах 10. Блок 1 состо ни управл ет работой блоков пам ти и при приеме данных в блоки пам ти на информационные входы 17 подаютс управл ющие сигналы загрузки такие же как и на управл квдий вход 10. Байты данных через элементы И-ИЛ загрузки 3 блока 2 пам ти передаютс на входы 19-22, с которых по синхросигналу 52 и при наличии сигнала 53 принимаютс в первый регист сдвига (фиг. 2).Затем эти байты дан ных сдвигаютс по управл ющим сигналам 51-53, 63-65. Байт данных может быть сдвинут на одну позицию од новременно в первом 5 и втором 6 ре гистрах сдвига по управл ющим сигна лам 51 и 63 (при отсутствии сигнало 53 и 65). Эти сигналы возникают, ко да сигнал 38 в блоке 1 состо ни отсутствует, т.е. когда подблок 68 в буферной пам ти не заполнен, или когда он заполнен, на байт данных из него уже прин т внешним устройством и его нужно сбросить. Кроме того, байты данных могут быть сдвинуты на одну позицию только в первы 5 регистрах сдвига буферной пам ти по сигналу 51, который возникает в случае, когда подблок 70 буферной цам ти не заполнен (сигнал 34 блока 1 состо ни отсутствует). При сдвиге байт данных, выдвинутый из подблока 70, через элемент И 7 и элементы И-ИЛИ разгрузки 4 принимаетс в подблок 73 по сигналу на входе 63, а выдвинутый из подблока 68 бай пропадает (он уже прин т внешним устройством). В каждом машинном такте в устрой ство при выполнении операции записи на внешнее устройство по входам 52 и 64 поступают управл ющие сигна лы, по которым осуществл етс перезапись байтов данных из каждого под блока буферной пам ти либо в соседний (если он не заполнен), либо в эту же позицию через элементы И-ИЛИ загрузки и разгрузки. При выполнении операции считывани с внешнего устройства байты дан ных из внешнего устройства по одном байту последовательно поступают в подблок 71. Выдача байтов данных производитс через подблоки 66-68 и 73 в оперативную пам ть по 4 байта . В начале и в конце передачи блока данных может производитьс выдача из канала неполным словом (1, 2 и 3 байта). Прием байтов данных от внешнего устройства осуществл етс по информационному входу 18 и управл ющему сигналу на входе 9. Прием и сдвиг байтов данных в регистре 5 при операции считывани с внешнего устройства аналогичен приему и сдвигу данных при выполнении операции записи. В регистре 6 сдвига при выполнении операции считывани сдвиг байтов данных ведетс только по управл ющему сигналу на входе 63. Этот сигнал в операции считывани не вьвдаетс , а включаетс только тогда, когда подблок 70 заполнен . По сигналу на входе 63 (при отсутствии сигнала на входе 65) производитс сдвиг байтов данных, наход щихс в регистре 6 сдвига на одну позицию и прием вьщвинутого из регистра 5 байта данных в регистр 6 через элемент И 7 по управл ющему сигналу на входе 13. Элемент и 7 разрешает прием байтов данных в регистр 6 сдвига до тех пор, пока нужное число байтов (1, 2, 3, 4) не сдвинетс из регистра 5 в регистр 6. После этого сигнал запрещени сдвига на входе 13 устанавливаетс и сдвиг байтов данных из регистра 5 в регистр 6 запрещаетс , но сдвиг байтов данных в регистре 6 может продолжатьс (при -передаче неполным словом) по сигналу на входе 63, чтобы расположить прин тые байты данных нужным образом в оперативную пам ть. При выполнении операции обратного считывани устройство работает так же как и при операции считывани , только после размещени байтов данных в подблоках 73, 66-66 по специальному сигналу на входе 15 осуществл етс передача накрест байтов данных в подблоках 73, 66-68 через элементы И-ИЛИ разгрузки 4 и группу 8 элементов И (фиг. 3) таким образом, чтобы они размещались в пор дке убывани адресов оперативной пам ти. Известное и предлагаемое устройства выполн ют одни и те же функции и дл своего управлени требуют два синхроимпульса. В кансшьном буфере известного устройства каждому регистру буфера соответствует два триггера , которые служат дл управлени сдвигом буфера. Одни триггеры вл ютс основными и фиксируют состо ние буферных регистров (полный, пустой). Другие триггеры вл ютс вспомогательными и ИСПОЛЬЗУЮТСЯ дл хранени состо ни триггеров фиксировани . Сдвиг информации за один такт происходит либо в соседний регистр, либо через один. Копирование основных триггеров в вспомогательные производитс по одному синхроимпульсу , а установка новых состо ний основных триггеров по другому . В известном устройстве буферные регистры, в которые производитс запись данных из оперативной пам ти , освобождаютс значительно поз же, следовательно данное устройство может загружатьс из оперативной пам ти раньше, поскольку оно сдвигает данные быстрее, то возможно его применение в более быстродействующих каналах- ввода-вывода, раб тающих с более быстродействующей o ративной пам тью. В операци х считы вани предлагаемое устройство рабо тает быстрее, чем известное, так как ему достаточно одного такта сд га, чтобы освободить подблок, в ко торый производитс прием байта дан ных от внешнего устройства. Группа элементов И переключени передачи осуществл ет передачу накрест в логическом блоке и позвол ет устройству (каналу) считывать байты данных в оперативную пам ть носител информации движущегос и в обратном направлении, например, с накопител на магнитной ленте. В каналах ввода-вывода известного устройства дл записи данных в опе ративную пам ть через устройство и пользуетс ассемблер считывани (обратного считывани ), требукхций больших затрат оборудовани дл передачи одного бита информации в оперативную пам ть. Формула изобретени Устройство дл сопр жени , соде жащее первый.регистр сдвига, групп выходов которого вл етс первой группой информационных выходов уст ройства, отличающеес тем, что, с целью увеличени быстродействи , в него введены группа элементов И-ИЛИ загрузки, группы элементов И-ИЛИ разгрузки, группы элементов И переключени направлени передачи, второй регистр сдвига и элемент И, причем группа выходов первого регистра сдвига соед нена с первой группой входов элементов И-ИЛИ загрузки группы, выхо ды которых подключены к группе информационных входов первого регистра сдвига, втора группа входов элементов И-ИЛИ загрузки группы вл етс первой группой информационных входов устройства, треть группа входов вл етс второй группой информационных входов устройства, четверта группа входов - первой группой управл ющих входов устройства , выходы элементов И-ИЛИ разгрузки группы подключены к соответствующим информационным входам из группы информационных входов регистра сдвига, выходы которого соединены с информационными входами соответствующих элементов И группы переключени направлени , с соответствующими входами первой группы входов элементов И-ИЛИ разгрузки группы и с соответствукщими информационными выходами второй группы информационных выходов устройства, втора и треть группы входов элементов И-ИЛИ разгрузки группы соединены соответственно с третьей группой информационных входов устройства и группой выходов элементов И группы переключени передачи, один из выходов группы выходов первого регистра сдвига соединен с пр мым входом элемента И и входом элементов И-ИЛИ разгрузки группы, четверта группа входов которой вл етс второй группой управл ющих входов устройства, входы элементов И-ИЛИ загрузки группы подключены к соответствуквдему выходу из группы выходоввторого регистра сдвига, синхронизирукнцие входы которого вл ютс соответствующими входами из третьей группы управл ющих входов устройства, управл ющий вход второго регистра сдвига соединен с выходом элемента И, инверсный вход которого вл етс управл нвдим входом устройства, синхронизирующие входы первого регистра сдвига вл ютс соответствующими входами четвертой группы управл ющих входов устройства, управл ющие входы элементов И группы переключени передачи соединены с первым входом из второй группы управл ющих входов устройства. Источники информации, прин тые во внимание при экспертизе 1.Каналы ввода-вывода ЭВМ ЕС-1020, М., Статистика 1975, гл. 6.
- 2.Авторское свидетельство СССР по за вке № 2433806/24, кл. G 06 F 3/04, 1976 (прототип).
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782635252A SU798778A1 (ru) | 1978-06-28 | 1978-06-28 | Устройство дл сопр жени |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782635252A SU798778A1 (ru) | 1978-06-28 | 1978-06-28 | Устройство дл сопр жени |
Publications (1)
Publication Number | Publication Date |
---|---|
SU798778A1 true SU798778A1 (ru) | 1981-01-23 |
Family
ID=20772976
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU782635252A SU798778A1 (ru) | 1978-06-28 | 1978-06-28 | Устройство дл сопр жени |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU798778A1 (ru) |
-
1978
- 1978-06-28 SU SU782635252A patent/SU798778A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5463591A (en) | Dual port memory having a plurality of memory cell arrays for a high-speed operation | |
US4858110A (en) | Parallel data processor with shift register inter-processor transfer | |
KR102224768B1 (ko) | 쓰기-바이패스부를 갖는 메모리 회로 | |
US4642797A (en) | High speed first-in-first-out memory | |
US3798607A (en) | Magnetic bubble computer | |
KR100275182B1 (ko) | 순차 메모리 | |
GB1573661A (en) | Digital logic circuit | |
JPH0391188A (ja) | Fifoメモリ | |
US5084839A (en) | Variable length shift register | |
SU798778A1 (ru) | Устройство дл сопр жени | |
US3274559A (en) | Apparatus for transferring data | |
US5262997A (en) | Extendable FIFO | |
US4090256A (en) | First-in-first-out register implemented with single rank storage elements | |
GB1344362A (en) | Integrated circuit devices | |
US5255242A (en) | Sequential memory | |
JPS58170117A (ja) | 直列並列・並列直列変換回路 | |
US3268819A (en) | Electrical apparatus for the shifting of digital data | |
SU982089A1 (ru) | Оперативное запоминающее устройство на динамических элементах пам ти | |
SU1084896A1 (ru) | Буферное запоминающее устройство | |
SU1167658A1 (ru) | Устройство дл сдвига информации | |
JPS5947394B2 (ja) | 可変長二次元シストレジスタ | |
SU941978A1 (ru) | Устройство дл обмена информацией | |
SU1536366A1 (ru) | Устройство дл ввода-вывода информации | |
RU1817135C (ru) | Реверсивный регистр сдвига | |
SU1399751A1 (ru) | Устройство дл сопр жени двух ЭВМ |