SU782136A1 - Генератор серии импульсов - Google Patents
Генератор серии импульсов Download PDFInfo
- Publication number
- SU782136A1 SU782136A1 SU792709434A SU2709434A SU782136A1 SU 782136 A1 SU782136 A1 SU 782136A1 SU 792709434 A SU792709434 A SU 792709434A SU 2709434 A SU2709434 A SU 2709434A SU 782136 A1 SU782136 A1 SU 782136A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- code
- counter
- group
- control inputs
- block
- Prior art date
Links
Landscapes
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Description
(54).ГЕНЕРАТОР СЕРИИ ИМПУЛЬСОВ
1
- Изобретение относитс к импульсной технике и может быть использовано в микромощной цифровой аппара-гуре на интегральных схемах в измерительной технике, в радиолокации и в радионавигации в каналах синхронизации. Известен генератор серии импульсов на интегральных схемах у которого периоды между импульсами в серии измен ютс под воздействием, двоичных V кодов, поступающих из блока программ, содержащий опорный reHepiarop, блок программ, регистр, блок сравнени двоичных кодов и двоичный счетчик L1J .
Недостатком известного генератора 15 вл етс больша потребл ема мощность , обусловленна большим числомпереключений логических элементов в схеме, котора затрачиваетс при формировании очередного периода между 20 импульсами в пачке.
Наиболее близким техническим решением к данному изобретению вл етс генератор серии импульсов, со- держащий генератор, программный блок, регистр, блок сравнени кодов и два счетчика. Разр дные выходы двоичного счетчика соединены с первой группой управл ющих входов блока сравнени кодов, втора группа управл ющих вхо-3(
доз которого поразр дно соединена с группой выходов старших разр дов регистра , управл ющие входы которого соединены с кодовыми входами программного блока 2 .
Недостатком известного генератора вл етс больша затрачиваема мощность и низка надежность работы генератора .
Цель изобретени - уменьшение потребл емой мощности и повышение надежности .
Поставленна цель достигаетс тем, что в генератор серии импульсов, содержащий опорный генератор, подключенный к синхронизирующему С-вход .первого счетчика,второй счетчик, кодовые выходы которого соединены с первой группой управл ющих входов блока сравнени двоичных кодов, программный блок, кодовые выходы которого подключены к управл ющим входам регистра, кодовые выходы которого соединены со второй группой управл ющих входов блока сравнени двоичных кодов , введен блок сравнени двоичного и избыточного кодов, перва группа управл ющих входов которого соединена с кодовыми : выходами первого счетчика , счетный выход которого подключен к синхронизирующему С-входу второго счетчика, при этом группа кодовых выходов младших разр дов регистра соединена со второй- труппой управл кхцих входов блока сравнени двоичного и избыточного кодов, вход разрешени которого подключен к выходу блока.сравнени двоичных кодов.
Первый счетчик выполнен по схеме избыточного кодировани , например, по схеме с использованием кода ЛибауКрейга .
На чертеже представлена блок-схеме генератора серии импульсов.
Генератор серии импульсов содержит опорный генератор 1, программный блок 2, регистр 3, блок 4 сравнени двоичных кодов. Первый двоичный счетчик 5, счетчик б с избыточным кодированием , блок 1 сравнени двоичного и избыточного кода. Счетчик 6 с избыточным кодированием в коде Либау-Крей га с коэффициентом пересчета 2 , где - количество каскадов, содержит дваJD -триггера. Блок 7 содержит дешифратор кода Либау-Крейга в единичный позиционный код, дешифратор двоичного- кода в единичный позиционный код и блок сравнени единичных позиционных кодов.
Генератор работает следующим образом .
На синхронизирующий С-вход первого счетчика 6 поступает периодичес ка последовательность пр моугольных импульсов с выхода опорного генератора 1 с периодом Т. На счетном выходе счетчика 6 формируетс последовательность импульсов с периодом , , где . Счетчик 6 при изменении содержимого на единицу затрачивает одно переключение триггеров. Например, в исходном состо нии на счетчике 6 имеем код 00, первый счетный импульс устанавливает его в состо ние 10, второй - в состо ние 11, Т1ретий - в 01, четвертый - в 00.
Сигналами с периодом Tj синхронизируетс работа счетчика 5. Например , из программного блока 2 в регистр 3 записываетс код 000 000 000 1 числа 512. В этом случае счетчик 6 повтор ет 128 раз цикл пересчета. Каждый из двух его триггеров затрачивает по 256 переключений. Таким образом,генератор затратит на 256 переключений триггеров меньше по сравнению с известным На С-вход счетчик 5 поступает 128 бчеТных импульсов. После чего на его кодовых выходах получим код 000 000 01, который сравниваетс с кодом стариих разр дов регистра 3. В результате на выходе блока 4 формируетс сигнал, поступа;Ющий на V-вход блока 7 и разрешающий проходить управл ющим сигй1лам с выходов счетчика 6 на блок 7. В момент совпадени сигнгшов со счетчика 6 и
с выходов младших разр дов регистра 3 формируетс выходной импульс.
.Таким образом, за врем формировани периода в блоке 7 срабатывает в среднем только 5 логических элементов .
Следовательно, общее число переключений только триггеров в счетчиках 5 и б сокращаетс на 256, что эквивалентно уменьшению потребл емой мсодности генератором дл данного случа на 25%. Одновременно улучшаетс и другой, не менее важный, параметр, а-именно, за счет более равномерного распределени по локальной зоне кристалла рассеиваемой мощности повышаетс надежность работы генератора. При этом общие аппаратурные затраты практически не измен ютс .
Следует отметить, что с увеличением М до трех т.е. повысив коэффициент пересчета счетчика б до восьми потребл ема мощность генератором уменьшаетс практически в 2 раза. Рассеиваема мощность в триггерах группы младших разр дов сокращаетс в 4 раза, а равномерность ее распределени еще более увеличиваетс . Однако в этом случае незначительно (.и 5% ) возрастают аппаратурные затраты . Если учесть, что дл устройств на современной элементной базе с использованием интегральных схем это не имеет существенного значени , то становитс очевидным преимущество данного генератора.
Claims (2)
- Формула изобретениГенератор серии импульсов, содержащий опорный генератор, подключенный к синхронизирукнцему С-входу первого счетчика, второй счётчик, кодовые выходы которого соединены с первой группой управл ющих входов блока сравнени двоичных кодов, программный блок, кодовые выходы которого подключены к управл ющим вхо- . дам регистра, кодовые выходы которого соединены со второй гру пой управл ющих входов блока сравнени двоичных кодов, отличающийс тем, что, с целью уменьшени потребл емой мощности и повышени надежности , в него введен блок сравнени двоичного и избыточного кодов, перва Группа управл ющих входов которого соединена с кодовыми выходами первого счетчика, счетный выход которого подключен к синхронизирующему С-входу второго счетчика, при этом группа кодовых выходов младших разр дов регистра соединена со второй группой управл ющих входов блока сравнени двоичного и избыточного кодов , вход разрешени которого подключен к выходу блока сравнени двоиных кодов.Источники информации, прин тые во внимание при экспертизе. 1. Авторское свидетельство СССР425330, кл. Н 03 К 3/84,. 06.06.72.
- 2. Авторское свидетельство СССР 433627 кл. Н 03 К 3/84, 16.06.72.Квшод6П202/f3/т п1К,wЧЯ-Н
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792709434A SU782136A1 (ru) | 1979-01-05 | 1979-01-05 | Генератор серии импульсов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792709434A SU782136A1 (ru) | 1979-01-05 | 1979-01-05 | Генератор серии импульсов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU782136A1 true SU782136A1 (ru) | 1980-11-23 |
Family
ID=20803814
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU792709434A SU782136A1 (ru) | 1979-01-05 | 1979-01-05 | Генератор серии импульсов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU782136A1 (ru) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
RU2759439C1 (ru) * | 2021-02-17 | 2021-11-12 | Федеральное государственное бюджетное образовательное учреждение высшего образования «Юго-Западный государственный университет» (ЮЗГУ) (RU) | Генератор прямоугольных импульсов |
-
1979
- 1979-01-05 SU SU792709434A patent/SU782136A1/ru active
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
RU2759439C1 (ru) * | 2021-02-17 | 2021-11-12 | Федеральное государственное бюджетное образовательное учреждение высшего образования «Юго-Западный государственный университет» (ЮЗГУ) (RU) | Генератор прямоугольных импульсов |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5361290A (en) | Clock generating circuit for use in single chip microcomputer | |
US4041403A (en) | Divide-by-N/2 frequency division arrangement | |
KR890017866A (ko) | 필터회로 | |
US4608706A (en) | High-speed programmable timing generator | |
SU782136A1 (ru) | Генератор серии импульсов | |
US3284715A (en) | Electronic clock | |
US6725245B2 (en) | High speed programmable counter architecture | |
US4471310A (en) | Pulse generator having variable pulse occurrence rate | |
SU1290282A1 (ru) | Устройство дл синхронизации вычислительной системы | |
SU978356A1 (ru) | Счетное резервированное устройство | |
SU714383A1 (ru) | Устройство дл формировани импульсов заданной длительности | |
SU1401585A1 (ru) | Устройство формировани временных интервалов | |
RU2024186C1 (ru) | Устройство для задержки сигналов | |
SU692095A1 (ru) | Двоичный п-разр дный счетчик импульсов | |
SU1265975A1 (ru) | Устройство дл формировани временных интервалов | |
SU1213525A1 (ru) | Формирователь длительности импульсов | |
SU1275438A1 (ru) | Устройство дл делени временного интервала | |
SU1471188A1 (ru) | Устройство дл ввода информации | |
SU1471310A2 (ru) | Резервированный делитель частоты | |
SU1431070A2 (ru) | Делитель частоты следовани импульсов | |
SU1541586A1 (ru) | Датчик времени | |
SU1730713A1 (ru) | Цифровой частотный детектор | |
SU1584121A1 (ru) | Устройство дл формировани импульсов синхронизации и гашени | |
KR960000814Y1 (ko) | N분주 클록발생 회로 | |
SU641658A1 (ru) | Многопрограмный делитель частоты |