SU777816A1 - Устройство контрол цифро-аналогового преобразовател - Google Patents

Устройство контрол цифро-аналогового преобразовател Download PDF

Info

Publication number
SU777816A1
SU777816A1 SU782697516A SU2697516A SU777816A1 SU 777816 A1 SU777816 A1 SU 777816A1 SU 782697516 A SU782697516 A SU 782697516A SU 2697516 A SU2697516 A SU 2697516A SU 777816 A1 SU777816 A1 SU 777816A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
pulses
inputs
input
dac
Prior art date
Application number
SU782697516A
Other languages
English (en)
Inventor
Семен Самуилович Коган
Сергей Евгеньевич Кюн
Владимир Николаевич Соколов
Original Assignee
Предприятие П/Я М-5619
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я М-5619 filed Critical Предприятие П/Я М-5619
Priority to SU782697516A priority Critical patent/SU777816A1/ru
Application granted granted Critical
Publication of SU777816A1 publication Critical patent/SU777816A1/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Description

третий вход блока объединени  соединен с выходом сумматора по модулю два, выход датчика цифровых сигналов подключен ко входам п первых элементов И, другие входы которых соединены с соответствующими выходами распределител  импульсов, выходы п первых элементов И подключены ко входам элемента ИЛИ, дополнительно введены дешифратор, п вторых схем И, полосовой фильтр, два модул тора, инвертор , вход которого соединен с выходом элемента ИЛИ и управл ющим входом первого модул тора, выход инвертора подключен :К управл ющему входу второго модул тора, входы дешифратора соединены с выходами распределител  импульсов, выходы дешифратора подключены к первым входам п вторых элементов И, вторые входы которых соединены с выходами датчика цифрового сигнала, а выходы п вторых элементов И подключены че.рез ЦАП к входам полосового фильтра, выход которого через первый модул тор соединен с первым, а через второй модул тор - со вторым входом сумматора по модулю два.
На фиг. 1 приведена функциональна  схема устройства контрол  ЦАИ; на фиг. 2 - временные диаграммы, по сн ющие его работу.
Выходы разр дов датчика цифрового сигнала / через соответствующие вторые элементы И , ЦАП 3, полосовой фильтр 4 соединены со входами первого 5 и второго 6 щиротно-импульсных модул торов (ШИМ), выходы которых через сумматор по модулю два 7 и блок объединени  5 подключены ко входу видеосигнала ВКУ 9. Выход разр дов датчика цифрового сигнала / через соответствующие пер.вые элементы И 10,-10„, схему ИЛИ // соединены с управл ющим входом первого ШИМ 5 непосредственно и с управл ющим входом второго ШИМ 6 через инвертор /2. Вход строчных синхроимпульсов «Вх. строк соединен со входом блока объединени  8, со входом датчика цифрового сигнала / и через делитель частоты 13, распределитель импульсов М - со входами соответствующих первых элементов И lOi- 10„, а также через дещифратор 15 - со входами соответствующих вторых элементов И 2i-2„. Вход кадровых синхроимпульсов «Вх. кадров соединен со входом кадровой синхронизации ВКУ 9 с управл ющими входами делител  частоты 13 и распределител  импульсов 14 и, через формирующий блок 16 - со входом блока объединени  8.
Устройство работает следующим образом .
Импульсы с частотой строк телевизионной развертки подаютс  на вхо.д делител  частоты 13. Его коэффициент делени  выбираетс  так, чтобы за цикл контрол  можно было проконтролировать все разр ды ЦАП 3 на экране ВКУ 5. Например, при числе строк в полукадре телевизионной развертки Лп.к 312, и числе разр дов кода контроль каждого разр да должен осуществл тьс  в течение не более
N
чем -39 строк. Пусть контроль каждого разр да производитс  в течение 32 строк полукадра. Каждые 32 строки на выходе делител  частоты 13 по вл етс  импульс , который поступает на распределитель импульеов 14. Распределитель 14 управл ет первыми элементаМи И lOi-10,i таким образом, чтобы на выход элемента
ИЛИ // поочередно (например, каждые 32 строки) проходили сигналы с выходов разр дов датчика цифрового сигнала /.
Кроме того, распределитель 14 через дешифратор 15 управл ет вторыми элементами И таким образом, чтобы на входы разр дов ЦАП 3 подавалось монотонно увеличивающеес  число разр дов с выхода датчика цифрового сигнала 1. Например , первые 32 строки подаетс  1-й разр д , вторые 32 строки - 1-й и 2-ой разр ды и т. д., последние 32 строки - все восемь разр дов. Такой цифровой сигнал на входе ЦАП 3 соответствует последовательному (например, каждый 32 строки) удвоеПИЮ числа ступенек пилообразиого напр жени  на выходе ЦАП 5. Сигнал с выхода ЦАП 3 поступает на вход полосового фильтра (ПФ) 4. На выходе ПФ 4 в моменты перехода аиалогового сигнала на выходе
ЦАП 3 с одного уровн  квантовани  на другой по вл етс  импульс, амплитуда которого пропорциональна величине интервала между соответствующими уровн ми амплитудного квантоваии . Сигнал с выхода
ПФ 4 поступает на входы соответственно первого 5 и второго 6 ШИМ, где производитс  преобразование амплитудно-модулнрованного импульса в широтно-модулированный , причем ШИМ 5 обрабатывает четные импульсы с выхода ПФ 4, а ШИМ 6- нечетные. Временное положение импульсов на входах ШИМ 5 н 6 определ етс  моментом смены кодовых комбинаций, подаваемых с выхода датчика цифрового сигнала / на входы ЦАП 3, а амплитуда определ етс  числом разр дов, подключаемых на входы ЦАП 3 кодовых комбинаций. Число разр дов измен етс , например, каждые 32 строки. Таким образом, амплитуда импульсов на выходе ПФ 4 должна сохран тьс  посто нной в течение каждых 32 строк. Она соответствует величине кванта младшего коммутируемого разр да ЦАП 3. Изменение амплитуды импульсов
на выходе ПФ 4 в течепие данных, например 32, строк свидетельствует о погрешност х в работе ЦАП 3, св занных с отклонени ми уровней амплитудного квантовани  ЦАП 3 от своих номинальных положеНИИ . Передний фронт широтно-модулированных импульсов на выходе преобразовател  5(6) определ етс  мо.ментами пост плени  четных (нечетных) амплнтудномодулирозанных импульсов с выхода ПФ 4 на вход преобразовател  5(6) (фиг. 2). Задний фронт шнротно-модулированных импульсов на выходе преобразовател  5(6) определ етс  амплитудой четных (нечетных ) амплитудно-модулированных нмпульсов с выхода ПФ 4 на входе ШИМ 5(6) (фиг. 2). Если амплитуда импульсов на входе преобразователей 5 и 6 точно соответствует величине интервала между соответствующими уровн ми амплитудного квантовани , то длительность импульсов на выходах преобразовател  5 и б равна периоду поступлени  импульсов с выхода ПФ 4 на входы ШИМ 5 и б. В этом случае на выходе сумматора по модулю два 7, ко входу которого подключены выходы ШИМ 5 и 6, отсутствует сигнал ошибки. В противном случае возникает сигнал ошибки в виде широтно-модулированных импульсов, временное положение переднего фронта которых соответствует моменту по влени  импульсов на выходе ПФ 4, а заднего фронта - величине отклонени  интервала между соответствующими уровн ми амплитудного квантовани  ЦАП 3 от номинальной величины. Этот сигнал через блок объединени  8 подаетс  на ВКУ 9. На блок объединени  8, кроме того, подаютс  импульсы кадровой частоты от клеммы «вх. кадров через формирующий блок 16 и импульсы строчной частоты от клеммы «вх. строк. Блок объединени  8 замешивает три сигнала: сигнал ошибки с выхода сумматора но модулю два 7, строчные синхроимпульсы и кадровые гас щие импульсы, поступающие от формирующего блока 16. На выходе блока объединени  8 образуетс  телевизионный видеосигнал. Кроме того , импульсы кадровой частоты подаютс  непосредственно от клеммы «вх. кадров на ВКУ 9 дл  обеспечени  кадровой синхронизации .

Claims (1)

1. Кислицкий Н. Т., Коган С. С. Способы контрол  аналого-цифровых и цифроаналоговых преобразователей сигналов изображени . Вопросы радиоэлектроники. Сер. ТПС, 1974, вып. 6, с. 58, рис. 3 (прототип ) .
SU782697516A 1978-12-18 1978-12-18 Устройство контрол цифро-аналогового преобразовател SU777816A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782697516A SU777816A1 (ru) 1978-12-18 1978-12-18 Устройство контрол цифро-аналогового преобразовател

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782697516A SU777816A1 (ru) 1978-12-18 1978-12-18 Устройство контрол цифро-аналогового преобразовател

Publications (1)

Publication Number Publication Date
SU777816A1 true SU777816A1 (ru) 1980-11-07

Family

ID=20798906

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782697516A SU777816A1 (ru) 1978-12-18 1978-12-18 Устройство контрол цифро-аналогового преобразовател

Country Status (1)

Country Link
SU (1) SU777816A1 (ru)

Similar Documents

Publication Publication Date Title
EP0601201A1 (en) Waveform a/d converter and d/a converter
SU777816A1 (ru) Устройство контрол цифро-аналогового преобразовател
JPS63246928A (ja) D/a変換装置
KR930002134B1 (ko) 병렬 데이타 전송 처리회로
WO1994015401B1 (en) Digitally controlled phase shifter
SU1125776A1 (ru) Генератор телевизионных измерительных сигналов
SU790289A1 (ru) Устройство контрол аналого-цифрового преобразовател
SU1415465A1 (ru) Формирователь видеосигнала наклонных линий
JP2572656B2 (ja) D/a変換回路
SU1439526A1 (ru) Устройство дл формировани сигналов рассогласовани
JPH0373034B2 (ru)
SU1538278A1 (ru) Генератор сигнала строчной частоты
US5055917A (en) Output apparatus for image signals
SU1254518A1 (ru) Устройство дл кодировани изображени
SU1282358A1 (ru) Устройство дл контрол черно-белого изображени
JPS632488B2 (ru)
SU457188A1 (ru) Устройство дл воспроизведен изображени
SU1525874A1 (ru) Генератор ступенчато-измен ющегос напр жени развертки
SU1054800A1 (ru) Устройство дл измерени нелинейности пилообразного напр жени
SU1092752A1 (ru) Генератор сигнала сетчатого пол
KR0132889B1 (ko) 비데오 칼라바 발생방법과 그 장치
SU434619A1 (ru) Устройство контроля аналого-цифрового преобразователя сигналов изображения
SU1219982A1 (ru) Цифровой усредн ющий фазометр
SU1553990A1 (ru) Функциональный генератор
SU1394464A1 (ru) Устройство отображени телевизионной информации