SU773734A1 - Аналоговое запоминающее устройство - Google Patents
Аналоговое запоминающее устройство Download PDFInfo
- Publication number
- SU773734A1 SU773734A1 SU792726519A SU2726519A SU773734A1 SU 773734 A1 SU773734 A1 SU 773734A1 SU 792726519 A SU792726519 A SU 792726519A SU 2726519 A SU2726519 A SU 2726519A SU 773734 A1 SU773734 A1 SU 773734A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- zero
- source follower
- key
- Prior art date
Links
Landscapes
- Amplifiers (AREA)
Description
I
Изобретение относитс к устройствам запоминани аналоговой информации и может быть использовано в аналого-цифровых преобразовател х.
Известно устройство, предназначенное дл запоминани аналоговых сигналов, в котором дл уменьшени тока разр да запоминающей емкости в режиме зфанени в качестве выходного каскада используетс нстоковый повторитель и рв-« шаетс задача компенсации напр жени смещени затвор-исток полевого транзистора дл повышени точности передачи сигнала fl7.
Недостатком этого устройства, вл етс то, что компенсаци напр жени смешени затвор-исток осуществл етс при помощи операционного усилител , что ограничивает диапазон входных сигналов полосой пропускани операционного усилител .
Наиболее близким по технической сущности к предлагаемому вл етс устройство , содержащее входной каскад, по-
строенный на переключател х тока и совмещающий функции входного усилител и ключа, основной запоминаюохий конденсатор , выходной истоковый повторитель с управл емым генератором тока в кстоковой цепи и схему стабилизации дл уменьшени погрешности передачи сигнала при изменении температуры. Схема стабилизации (схема установки нул ) состоит из операционного усилител , ключа
10 и коррект1фующего запоминающего конденсатора , который управл ет базовым потенциалом транзистора управл емого генератора тока 2.
Устройство работает в режимах уста15 новки нул , выборки, }фанени .
В режиме устешрвкн нул на вход устройства подаетс нулевое напр жение, ключи во входном каскаде и в схеме стабилизации замкнуты. Ток управл емого
20 генератора тока устанавливаетс таким, что напр жение на выходе всего устройства равно нулю, таким образом устран етс смещение выходного сигнала относительно входного, вносимое всем устройством . В режимах выборки и хранени ключа в схеме стабилизации закрыт , напр жение на базе транзистора управл емого генератора тока, установленное за врем установки нул , сохран етс на корректирующем запоминающем конденсаторе.
Недостатки устройства заключаютс в том, что схема стабилизации может быть использована лишь при регистрации редко повтор ющихс сигналов, а в режиме установки нул необходимо наличие нулевого напр жени на входе устройства .
Цель изобретени - расширение области применени устройства за счет обеспечени возможности регистрации непрерывных высокочастотных сигналов.
Поставленна цель достигаетс тем, что в аналоговое запоминающее устройство , содержащее входной каскад, вход которого вл етс .входом устройства, первый ключ, вход которого подключен к выходу входного каскада, истоковый повторитель, выход которого вл етс выходом устройства, первый накопительный элемент, например конденсатор, одна- из обкладок которого подключена к выходу первого ключа и входу истокового повторител , друга обкладка подключена к шине нулевого потенциала, управл емый генератор тока, выход которого подключен к истоковому повторителю , второй накопительный элемент, например конденсатор, одна из обкладок которого подключена к шине нулевого потенциала, друга подключена ко входу управл емого генератора тока и выходу второго ключа, операционный усилитель, выход которого подключен ко входу второго ключа, блок управлени , выходы кО торого подключены ко входам первого и второго ключей, введены два фильтра, причем вход Первого фильтра подключен ко входу входного каскада, выход подключен к инвертирующему входу операционного усилител , вход второго фильтра подключен к выходу истокового повторител , а выход подключен к неинвертирующему входу операционного усилител На чертеже предсавлена функциональна схема аналогового запоминающего устройства.
Аналоговое запоминающее устройство содержит клемму 1 входного сигнала , входной каскад 2, первый ключ 3 первый накопительный элеме1гг - конденсатор 4, клемму 5 источника питани , истоковый повторитель 6, управл емый генератор 7 тока, второй накопительный элемент - конденсатор 8,
второй ключ 9, операционный усилитель 10, выходна клемма 11 устройства, блок 12 управлени , первый и втордй фильтры 13 и 14.
Устройство работает следующим образом .
В режиме выборки первый и второй ключиЗи9 замкнуты, входной сигнал с клеммы 1 через входной каскад 2 поступает на первый накопительный кодаенсад-ор 4 и Через истоковый повторитель 6 на выход устройства - клемму 11. Фильтры 13 и 14 выдел ют посто нные составл ющие входного и выходного сиг )Налов Посто нна составл юща , вьщел ема фильтром 14, отличаетс от посто нной составл ющей, вьщел емой фильтром 13, на величину смещени , вносимую всем устройством. При помощи опирадионного усилител 1О напр жение на втором
накопительном конденсаторе 8 и управл ющем входе управл емого генератора 7 тока устанавливаетс так, что ток через генератор тока соответствует такому смещению аатвор-исток истокового повторител 6, при котором выполн етс равенство посто нных составл ющих сигнала на входе и выходе устройства, т.е. устран етс смещение, вносимое всем устройством в целом. На врем хранени сигнала первый
и второй ключи 3 и 9 размыкаютс , на первом Яакопительном конденсаторе 4 хранитс сигнал, присутствовавший там в момент запирани ключей, второй накопительный конденсатор 8 хранит напр жение , выставленное на нем за врем выборки.
Блок 12 управлени обеспечивает работу ключей 3 и 9, замыкает их на врем выборки и размыкает на врем хранени .
Claims (2)
- Таким образом, в предложенном устройстве отсутствует режим установки нул и необходимость подачи нулевого напр жени дл коррекции величины смещени схемы, что необходимо было дл работы известного устройства. В предложенном устройстве режим коррекции не выдел етс специально, он совмещаетс с режимом выборки, благодар чему предложенное усрройство, сохран быс- . тродействие известного, обеспечивает возможность регистрации не только редко повтор ющихс импульсов, но и высокочастотных переодических сигаалов. Формула изобретени Аналоговое запоминающее устройство , содержащее входной каскад, вход которого вл етс входом устройства, первый ключ, вход которого подключен к выходу входного каскада, истоковый повторитель, выход которого вл етс выходом устройства, первый накопительный элемент, например конденсатор, одн из обкладок которого подключена к выходу первого ключа и входу истокового повторител , друга обкладка подключена к шине нулевого потенциала, управл емый генератор тока, выход которого подключен к истоковому повторителю, второй накопительный элемент, например конденсатор, одна из обкладок которого подключена к шине нулевого потенциала, друга подключена ко входу управл емог генератора тока и выходу второго ключа d операционный усилитель, выход которого подключен ко входу второго ключа, блок управлени , выходы которого подключены ко входам первого и второго ключей, отличающеес тем, что, с целью расширени области применени за счет обеспечени запоминани непрерывных высокочастотных сигналов в него введены два фильтра, причем вход первого фильтра подключен ко входу входного каскада, выход подключен к инвертирующему входу операционного усилител , вход второго фильтра подключен к выходу истокового повторител , а выход подключен к неинвертирующему входу операилонного усилител . Источники информации, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР № 424235, кл.а11 С 27/ОО, 1972.
- 2.Белоносов Ю. И. и др. Быстродействующее устройство выборки,и хранени величины напр жени .-Приборы и техника эксперимента, 1977, N 4 (прототип).
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792726519A SU773734A1 (ru) | 1979-02-12 | 1979-02-12 | Аналоговое запоминающее устройство |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792726519A SU773734A1 (ru) | 1979-02-12 | 1979-02-12 | Аналоговое запоминающее устройство |
Publications (1)
Publication Number | Publication Date |
---|---|
SU773734A1 true SU773734A1 (ru) | 1980-10-23 |
Family
ID=20810972
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU792726519A SU773734A1 (ru) | 1979-02-12 | 1979-02-12 | Аналоговое запоминающее устройство |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU773734A1 (ru) |
-
1979
- 1979-02-12 SU SU792726519A patent/SU773734A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4066919A (en) | Sample and hold circuit | |
US4760345A (en) | Charge amplifier circuit | |
US4396890A (en) | Variable gain amplifier | |
SU773734A1 (ru) | Аналоговое запоминающее устройство | |
JPS6081685A (ja) | オ−ト・ゼロ積分器 | |
US4484177A (en) | Analog-to-digital converter apparatus for condition responsive transducer | |
JPH1084232A (ja) | オフセット補償のための回路装置 | |
SU920756A1 (ru) | Интегратор | |
SU896633A1 (ru) | Аналоговый интегратор | |
SU1005191A1 (ru) | Аналоговое запоминающее устройство | |
SU756483A1 (ru) | Аналоговое запоминающее устройство | |
SU1251125A1 (ru) | Интегрирующее устройство | |
SU794669A2 (ru) | Аналоговое запоминающее устройство | |
SU830584A1 (ru) | Аналоговое запоминающее устройство | |
SU734811A1 (ru) | Аналоговое запоминающее устройство | |
SU830585A1 (ru) | Аналоговое запоминающее устройство | |
SU590830A1 (ru) | Аналоговое запоминающее устройство | |
SU805417A1 (ru) | Аналоговое запоминающее устройство | |
SU611256A1 (ru) | Аналоговое запоминающее устройство | |
US4184125A (en) | Analog tuning voltage circuit with analog signal multiplexing | |
SU641352A1 (ru) | Устройство дл определени экстремумов | |
SU1741176A1 (ru) | Аналоговое запоминающее устройство | |
SU752495A1 (ru) | Аналоговое запоминающее устройство | |
JPH06334483A (ja) | スイッチトキャパシタサンプルホールド回路 | |
RU2157586C1 (ru) | Автоматический корректор нулевого уровня аналогового прибора |