SU767779A1 - Устройство дл умножени - Google Patents

Устройство дл умножени Download PDF

Info

Publication number
SU767779A1
SU767779A1 SU762392283A SU2392283A SU767779A1 SU 767779 A1 SU767779 A1 SU 767779A1 SU 762392283 A SU762392283 A SU 762392283A SU 2392283 A SU2392283 A SU 2392283A SU 767779 A1 SU767779 A1 SU 767779A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
adder
discrete
accuracy
Prior art date
Application number
SU762392283A
Other languages
English (en)
Inventor
Александр Михайлович Косолапов
Original Assignee
Куйбышевский политехнический институт им. В.В.Куйбышева
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Куйбышевский политехнический институт им. В.В.Куйбышева filed Critical Куйбышевский политехнический институт им. В.В.Куйбышева
Priority to SU762392283A priority Critical patent/SU767779A1/ru
Application granted granted Critical
Publication of SU767779A1 publication Critical patent/SU767779A1/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Description

(54) УСТЮЙСТВО ДЛЯ УМНОЖЕНИЯ

Claims (2)

  1. Изобретение относитс  к области вычислительной и измерительной техники, может быть применено в измерительных устройствах дл  измерени  мощности, расхода газа, в коррелометрах . Известно устройство дл  умножени , содержащее реверсивные счетчики, цифроаналоговые преобразователи, нуль-органы, переключатели 1 Это устройство отличаете больщой сложностью . Наиболее близким техническим решением к изобретению  вл етс  устройство, содержаще узкодиапазонный блок умножени  2. Такое устройство не обеспечивает достаточной точности. Цель изобретени  - повышение точности устройства. Поставленна  цель достигаетс  тем, что уст . ройство содержит амплитудный анализатор, ист ник опорного напр жени , дискретно-измен емые резисторы, сумматоры, причем первый вход устройства соединен со входом амплитуд ного анализатора и первым входом первого сумматора, второй вход которого через первы дискретно-измен емый резистор св зан с источником опорного напр жени , второй вход устройства - с первым входом, узкодиапазонного блока умножени , второй вход которого соединен с выходом первого сумматора, а выходс первым входом второго сумматора, второй вход которого через второй дискретно-измен емый резистор соединен со вторь1м входом устройства, а выход второго сумматора  вл етс  выходом устройства, выход амплитудного анализатора подключен к управл емым входам дискретно-измен емых резисторов. На чертеже приведена структурна  схема устройства. Преобразователь содержит амплитудный анализатор Г, источник 2 опорного напр жени , дискретно-измен емые рез1нсторы 3 и 4, сумматорь 5 и 6, узкодиапазонный блок 7 умножени , входные 8 и 9 и выходную 10 клеммы. Принцип действи  предложенного устройства следующий. Входной сигнал и з ,поступающий на клемму 8, вызывает по вление на его выходе соответствующих сигналов. Вследствие этого устанавливаютс  определенные значени  дискретно измен емых резистороЬ 3 и 4. На выходе сумматора 5 формируетс  разность входного сигнала Ug.j и сигаала, поступающего от опо ного источника 2 . . U,--Ue,x -UonK, где Uj-сигнал на выходе сумматора 5; сигнал на выходе источника 2; коэффициент передачи сумматора д сигнала от источника 2, завис щий от значени  дисректно-измен емо . го резистора 3. Узкодиапазонный блок умножени  перемно жает сигналы с выхода сумматора 5 и с клем мы 9 (второй входной сигнал что на выходе второго сумматора 6 получаетс  сигнал в соответст1вии с выражением ., где К л-коэффициент передачи су1йматора 6, определ емый значением дискретноизмен емого резистора 4; К -коэффициент передачи множительног блока 7. Если выбрать соотношени  между коэффициентами такими, чтобы то 2 BX-i в а ; следовательно, выполн етс  операци  умножени  без методической погрешности. Предложенное устройство позвол ет существенно повысить точность по сравнению с испол зуемым простейшим блоком умножени . Так при погрешности блока 7 10-1% и и -5 пороговых элементов в амплитудном aHajfasaторе 1 погрешность предложенного устройства получаетс  соответственно 2-0,2% ( -22 ) Погрешность устройства практически не зависит от стабильности характеристик пороговых элементов, что  вл етс  существенным преиму ществом предложенного устройства по сравнению с известным, где уровни квантовани , задаваемые с помощью преобразователей коднапр жение , должны устанавливатьс  с высокой степенью точности. Дл  достижени  еще более высокой точност выполнени  операции умножени  осуществл етс  каскадное включение устройств, выполнен ных по предложенной схеме. При этом первое из НИХ строитс  с применением известного простейшего множительнрго блока, а дл  второго в качестве множительного блока примен етс  первое. При каскадном включении точность повышаетс  в .-И,где И Via Ио, ис ло пороговых элементов в первом, втором и 4 третьем устройствах дл  умножени  дл  трехкаскадной схемы построени . При каскадном включении требуетс  меньшее число пороговых элементов (в анализаторе), чем дл  однокаскаддюй схемы той же точности. Дл  изменени  входных сигналов в широком диапазоне на обоих входах множительного устройства целесообразно такое соединение каскадов, когда на каждом входе включаетс  амплитудный анализатор и дискретно-измен емое сопротивление. Например, дл  двухкаскадной схемы выход первого сумматора первого каскада подключаетс  к дискретно-измен емому сопротивлению и одному входу множительного устройства низкой точности второго каскада, а вход первого каскада, соединенный с дискретно-измен емым сопротивлением первого каскада, к амплитудному анализатору и первому сумматору второго каскада. Предложенное устройство позвол ет; повысить точность в 10 и более раз по сравнению с известными быстродействующими множительными устройЬтвами, также, как прототип, оно может быть реализовано методами интегральной технологии . Формула изобретени  Устройство дл  умножени , содержащее узкодиапазонный блок умножени , отличающеес  тем, что, с целью повышени  точности, оно содержит амплитудный анализатор, источник опорного напр жени , дискретно-измен емые резисторы, сумматоры, причем первый вход устройства соединен с входом амплитудного анализатора и первым входом первого сумматора, второй вход которого через первый дискретно-измен емый резистор соединен с источником опорного напр жени , второй вход устройства соединен с первым входом узкодиапазонного блока умножени , второй вход которого соединен с выходом первого сумматора , а вь1ход - с первым входом второго сумматора, второй вход которого через второй дискретно-измен емый резистор соединен со вторым входом устройства, а выХод второгб сумматора  вл етс  выходом устройства, выход амплитудного анализатора соединен с управл емыми входами дискретно-измен емых резисторов . Источники информации, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР № 435530, кл. G 06 G 7/16, 1973.
  2. 2.Шило В. Л. Линейные интегральные схемы. Советское радио, 1974, с. 162-163 (прототип ).
SU762392283A 1976-08-01 1976-08-01 Устройство дл умножени SU767779A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU762392283A SU767779A1 (ru) 1976-08-01 1976-08-01 Устройство дл умножени

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU762392283A SU767779A1 (ru) 1976-08-01 1976-08-01 Устройство дл умножени

Publications (1)

Publication Number Publication Date
SU767779A1 true SU767779A1 (ru) 1980-09-30

Family

ID=20672674

Family Applications (1)

Application Number Title Priority Date Filing Date
SU762392283A SU767779A1 (ru) 1976-08-01 1976-08-01 Устройство дл умножени

Country Status (1)

Country Link
SU (1) SU767779A1 (ru)

Similar Documents

Publication Publication Date Title
US3500213A (en) Sinewave synthesizer for telegraph systems
US4754226A (en) Switched capacitor function generator
US4061909A (en) Variable waveform synthesizer using digital circuitry
SU767779A1 (ru) Устройство дл умножени
Liu et al. A class of time-varying digital filters
GB1008862A (en) An oscillator circuit for producing an output frequency according to a logarithmiclaw
US4157494A (en) Controlled multidigit resistance box
SU661565A1 (ru) Функциональный преобразователь
SU875362A1 (ru) Двухпол рный источник напр жени
RU2022359C1 (ru) Устройство для извлечения квадратного корня из разности квадратов двух величин
US4464637A (en) Semi-active notch filter
SU670901A1 (ru) Измеритель отношени токов
KR910021016A (ko) 전기적 제어가능한 전달 특성을 갖는 회로 장치
SU799107A1 (ru) Активный -фильтр
SU800988A1 (ru) Генератор случайного процесса
SU767782A1 (ru) Функциональный преобразователь с кусочно-нелинейной аппроксимацией
JPS592350B2 (ja) デイジタルレベル検出装置
SU1098008A1 (ru) Интегратор с экспоненциальным разр дом интегрирующего конденсатора
SU1372339A1 (ru) Цифроуправл емый резистор
SU1741257A1 (ru) Устройство с регулируемым усилением
SU940182A1 (ru) Логарифмический преобразователь
SU807481A1 (ru) Дробный фильтр нижних частотТРЕТьЕгО пОР дКА
JPS573421A (en) Pulse width control circuit
RU1803961C (ru) Имитатор больших сопротивлений
SU888140A1 (ru) Множительно-делительное устройство