SU765975A1 - Устройство дл управлени трехфазным мостовым выпр мителем - Google Patents
Устройство дл управлени трехфазным мостовым выпр мителем Download PDFInfo
- Publication number
- SU765975A1 SU765975A1 SU782621391A SU2621391A SU765975A1 SU 765975 A1 SU765975 A1 SU 765975A1 SU 782621391 A SU782621391 A SU 782621391A SU 2621391 A SU2621391 A SU 2621391A SU 765975 A1 SU765975 A1 SU 765975A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- node
- pulse
- output
- input
- delay
- Prior art date
Links
Landscapes
- Pulse Circuits (AREA)
Description
I
Изобретение относитс к электротехнике , в частности к преббразова-; тельной технике.
Известны устройства дл управлени техфазным мостовым выпр мителем, в ко-5 торых имеетс три или шесть формирующих усилителей, работгиощих в ключевом , режиме, такое же количество генераторов пилообразного напр жени , компараторов дл сравнени пилообразных р жений с напр жением управлений, формирующих каскадов дл зажигани управл емых вентилей и блок распределени импульсов fll.
Недостатком этих устройств . вл ет-15 с то, что интервалы между импульсами зажигани получаютс сравнением управл ющего напр жени с независимыми генераторами пилообразного напр жени / что требует одинаковость наклонов 20 всех пилообразных напр жений,как и их стабильность во времени.
Известно устройство дл упр.авлени трехфазным мостовым выпр мителем с одним генератором пилообразного 25 напр жени и одним компаратором дл сравнени пилообразного напр жени с управл кицим напр жением, которое наиболее близко по технической сущности к данному 2.
Известное устройство содержит узел синхронизации, узел логического суммировани , узел управл емой задержки, узел стробировани , распределитель импульсов.
Недостатком этого устройства вл етс то, что оно позвол ет осуществл ть регулировку момента зажигани тиристоров только в интервале 0-60 или 60-120.
Цель изобретени - расширение функциональных возможностей путем осуществлени регулировки момента зажигани тиристоров в интервале 0-180 .
Поставленна цель достигаетс тем, что в устройство , содержёцдее узел синхронизации , узел логического суммировани , первый узел управл емой задержки , узел стробировани и распределитель импульсов, снабжена вторым и третьим узлами управл емой задержки , элементом ИЛИ-НЕ, двум R-S-триг;герами , узлом выделени заднего фронта импульса и счетчиком импульсов, причем входы управлени второго и третьего узлов управл емой задержки св заны с входом управлени первого узла управл емой задержки, выход первого узла управл емой задержки подключен к входу второго узла управл емой задержки, выход второго узла управл емой задержки подключен к входу третьего узла управл емой задержки , и к входу R первого R-S-триггера, выход третьего узла управл емой задежки подключен к входу узла стробировани и ко второму входу элемента ИЛИ-НЕ, выход узла ст4хзбировани подключен к счетному входу счетчика импульсов и к третьему входу элемента ИЛИ-НЕ; инверсный выход первогоR-Sтриггера подключен к первому входу элемента ИЛИ-НЕ, вход в первого R-5триггера подключён к выходу узла синхронизации и к входу S второго R-S-триггера, к входу К которого подключен выход элемента ИЛИ-НЕ, пр мой выхйд которого подключен к блоку вы делени заднего фронта импульса, вы ,хрд которого св зан с входом сброса счетчика импульсов, выходы которого подключены к входам распределител импульсов.
На фиг. 1 приведена .блок-|схема устройства; на фиг, 2, 3 и4 - временные диаграммы, по сн ющие его работу. Устройство состоит из узла 1 синхронизации , узла 2 логического суммировайи , первого узла 3 управл емой задержки узла 4 стробировани ; расцределител 5 импульсов; второго узла б управл емой згщержки; третьего узла 7 управл емой задержки, элемента 8 ИЛИНЕ; первого R-S-триггера 9, второго R-S триггера Ю, состойщего из элеметов 10а и 10{Г, узла 11 вьщелени зад него фронта импульса, счетчика 12 импульсов .
Устройство работает следующим образом .
В блоке 1 формируютс импульсы при каждом переходе через ноль фаз.овых напр жений. Выходные импульсы, соответствующие переходам через ноль (шесть за период), через узел 2 л6-. гического суммировани поступают на вход первого узла 3 управл емой задержки , задержки которого регулируютс входным напр жением в интервале от О до 7f/Э радиан. Задержанный импульс запускает второй узел 6 управл емой задержки с тем же интервалом регулировани . Задержанный импульс с выхода блока 6 запускает блок 7, выходной импульс которого запускает узел .4 стробировани . При этом суммарна задержка с момента по влени импульса на выходе блока 4 измен етс управл ющим напр жением в интервале от О до 1ц
Импульс стробировани опрашивает распределитель 5 импульсов и в зави1 симости от состо ни счетчика 12 им пульсов на соответствующем выходе распределител 5 импульсов по вл етс импульс запуска. Задним фронтом .имйульса стробирозаани блока 4 перёключаетс счетчик 12 импульсов. Дл получени однозначности по влени импульсов 3ianycKa использованы блоки 8 - 11.
Если суммарна задержка с момента по влени импульса на выходе блока 2 до окончани импульса стробировани блока 4 меньше К1ъ радиан {рис.2) в момент по влени импульса прив зки в точке В, в точке Н элемента 10а-низкий потенциал, так как блоки 4, 7 и 9 наход тс в исходном состо нии, следовательно , на втором входе логического элемента будет высокий потенциал . При понижении потенциала в точке Б на выходе элемента lOd (точка О) потенциал повыситс . Поскольку в точке Н остаетс низкий потенциал, то потенциал на выходе lOd не изменитс . Когда в точке В восстановитс высокий потенциал, оба входа lOd будут имэть высокие потенциалы и на выходе (3) потенциал основани станет низким,т.е. на выходе lOtf получитс инвертированный импульс входа В. Поскольку блок 11 выдел ет имлульс при переходе с высокого на низкий потенциал, получим импульс.сдвинутый на длительность импульса 3. Этот импульс сбрасывает : счетчик 12 в нулевое состо ние.
Потенциалы в точках. L ,М , N получены после дешифрировани блоком S двоичного позиционного кода на выходе блока 12 (рис о 1) . { азрешаюище потенциалы в этих точках управл ют схемги«с И в блоке 5, на выходах которого по вл ютс импульсы управлени зажиганием тиристоров моста трехфазного выпр мител (X, Y , Z) .
Отрицательные импульсы на выходах С, О, Е соответствуют временным интервалам с момента запуска соответствующего генератора пилообразного напр жени до момента равенства его выходного напр жени управл квдему напр жению Uo
; При рассмотрении прин то, что счетчик 12 имеет шесть стабильных состо ний .
Если суммарна задержка с момента по влени импу)1ьса на выходе блока 2 находитс в интервале (Tt|5 - 2itf) (фиг. 3) в момент по влени импульса прив зки в точке В, в точке Н элемента 1 Оа--вьюокий потенциал, поскольку в точке Е низкий потенциал (блок 8 рассматриваетс в тексте как логический элемент ИЛИ-НЕ при отрицательной логике, что равносильно элементу И-НЕ в положительной логике).
Импульс опрокинет триггеры lOcI, 106 в единичное состо ние. Когда ни н рдном из входов логического элемента 8 не низкого потенциала, низкий потенциал по витс на его выходе Н t который вернет триггер в нулевое состо ние. При этом в точке D получитс переход с высокого на низкий потенциал и на выходе К по витс 5 иМпульс сброса счетчика 12.
В остальном работа устройства не отличаетс от работы в первом интервале задержек.
Если суммарна задержка с момента по влени импульса на выходе блока 2. находитс в интервале (21Г|г - Л: ) (фиг. 4) в момент по влени импульса прив зки в точке В/ в точке И элемента lOd - высокий потенциал, поскольку в точках С, D, Е низкие потенциалы Потенциал в точке С становитс высоким при повышении потёнциаша в точке D, но в Н останетс высоким поскольку в Е, а потом в F имеетс низкий потенциал. После повышени потенциала в точке F ни на одном из входов; логического элемента 8 не будет низкого потенциала, следовательно, на его выходе будет низкий потенциал, который вернет триггеры Юа, ЮсГ в исходное состо ние (диаграмма 3) и через блок 11 сбросит счетчик импульсов 12 в нулевое состо ние.
В остальном работа устройства в этом режиме не отличаетс от работы в случае 1-го диапазона интервала задержек .
Таким образом, itj-j -радисшьные интервалы между импульсами запуска тиристоров определ ютс только одним блоком задержки 3, а остальные два блока задержки применены только дл увеличени диапазона управлени сдвига импульсов зажигани тиристоров.
Claims (2)
1.Екчевич И.Б. и др. Сообщение ОИЛИ, 13-9419, Дубна, 1975.
2.Аликов Б.А. и др. Препринт ОИЛИ, 13-9844, Дубна, 1976,
D
М N X
Y
Z
fr
inФиг , 2
В
с
D Е F 6 Н J К L М N X Y
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782621391A SU765975A1 (ru) | 1978-06-01 | 1978-06-01 | Устройство дл управлени трехфазным мостовым выпр мителем |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782621391A SU765975A1 (ru) | 1978-06-01 | 1978-06-01 | Устройство дл управлени трехфазным мостовым выпр мителем |
Publications (1)
Publication Number | Publication Date |
---|---|
SU765975A1 true SU765975A1 (ru) | 1980-09-23 |
Family
ID=20767068
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU782621391A SU765975A1 (ru) | 1978-06-01 | 1978-06-01 | Устройство дл управлени трехфазным мостовым выпр мителем |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU765975A1 (ru) |
-
1978
- 1978-06-01 SU SU782621391A patent/SU765975A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
GB2036496A (en) | Pulse delay circuit | |
US3757230A (en) | Cosinusoidal pulse generator with integrator stage | |
SU765975A1 (ru) | Устройство дл управлени трехфазным мостовым выпр мителем | |
US2906869A (en) | Electrical pulse generator chain circuits and gating circuits embodying such chain circuits | |
EP0087510B1 (en) | Single shot multivibrator | |
CA1231478A (en) | Constant-percent break pulse corrector | |
SU1265983A1 (ru) | Селектор импульсов по частоте следовани | |
SU1173548A1 (ru) | Устройство выбора каналов | |
SU514423A1 (ru) | Генератор тактовых импульсов | |
SU1343516A1 (ru) | Устройство дл управлени тиристорным преобразователем | |
SU984009A2 (ru) | Генератор пилообразного напр жени | |
SU498723A1 (ru) | Широтно-импульсный модул тор бинарного кода | |
SU851732A1 (ru) | Устройство дл управлени вентильнымпРЕОбРАзОВАТЕлЕМ | |
SU896738A1 (ru) | Устройство дл управлени многофазным преобразователем | |
SU1117820A1 (ru) | Одноканальное устройство дл управлени @ -фазным вентильным преобразователем | |
EP0373601A3 (en) | Reactive power compensation apparatus with improved gate circuit | |
SU1100709A1 (ru) | Устройство дл управлени тиристорным инвертором | |
SU1626343A1 (ru) | Устройство дл формировани серий импульсов | |
SU1361527A1 (ru) | Распределитель импульсов | |
SU930225A1 (ru) | Сравнивающее устройство | |
SU1283952A1 (ru) | Формирователь импульсов | |
SU1083325A1 (ru) | Устройство дл одноканального фазового управлени вентильным преобразователем | |
SU1257849A1 (ru) | Дельта-модул тор | |
SU1297243A1 (ru) | Устройство тактовой синхронизации сигналов с расщепленной фазой | |
SU1345195A1 (ru) | Многоканальное устройство дл подключени абонентов к общей магистрали |