SU1343516A1 - Устройство дл управлени тиристорным преобразователем - Google Patents

Устройство дл управлени тиристорным преобразователем Download PDF

Info

Publication number
SU1343516A1
SU1343516A1 SU853944799A SU3944799A SU1343516A1 SU 1343516 A1 SU1343516 A1 SU 1343516A1 SU 853944799 A SU853944799 A SU 853944799A SU 3944799 A SU3944799 A SU 3944799A SU 1343516 A1 SU1343516 A1 SU 1343516A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
output
counter
synchronization
elements
Prior art date
Application number
SU853944799A
Other languages
English (en)
Inventor
Владимир Александрович Кардиваренко
Вячеслав Григорьевич Петренко
Геннадий Иванович Шепенков
Original Assignee
Предприятие П/Я А-1845
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1845 filed Critical Предприятие П/Я А-1845
Priority to SU853944799A priority Critical patent/SU1343516A1/ru
Application granted granted Critical
Publication of SU1343516A1 publication Critical patent/SU1343516A1/ru

Links

Landscapes

  • Rectifiers (AREA)

Abstract

Изобретение относитс  к электротехнике и может быть использовано в тиристорных преобразовател х. Целью изобретени   вл етс  повышение быстродействи . В данном устройстве счетчики 2 и 3, синхронизируемые синхронизатором 1, работают в диапазоне 120 эл. град. Смена угла регулировани  в устройстве происходит в каждой точке (через 60 эл. град), т.е. с максимально возможной частотой. В данном устройстве нет необходимости в блоке переключени  диапазонов. 3 ил. КупраВпе- уиию длектпосгпооово тиристор- нога преобразовател  00

Description

11
Изобретение относитс  к электротехнике и может быть применено дл  управлени  многофазными управл емыми вентильными преобразовател ми.
Цель изобретени  - повышение быстродействи  устройства дл  им- пульсно-фазного управлени  тиристор- ным преобразователем.
На фиг.1 приведена функциональна  схема предлагаемого устройства; на , фиг.2 - схема блока синхронизации; на фиг.З - временные диаграммы, по сн ющие работу устройства.
Устройство содержит блок 1 сии- хронизации, входы которого предназначены дл  подключени  к источнику сетевого напр жени , первый выход тактовой синхронизации подключен к установочному входу первого счетчика 2, второй выход тактовой синхронизации - к установочному входу второго счетчика 3, а выходы синхронизации к входам синхронизации распределител  4 импульсов, выхода которого пред назначены дл  подк.ттючени  к управл ющим электродам тиристоров мостового преобразовател , счетные входы первого 2 и второго 3 сч.етчиков предназначены дл  подключени  к генера- тору тактовых импульсов, а соответствующие входы портов установки кодов объединены и предназначены дл  подключени  к задатчику управл ющего кода.
Блок синхронизации содержит первый 5, второй 6 и третий 7 компараторы ,, входы которых предназначены дл  подключени  к источнику сетевого напр жени , логические элементы И 8 - 13 и трехвходовые логические элементы ИЛИ 14 и 15, причем пр мой выход первого компаратора 5 подключен к первым входам элементов И 8 и 13, а инверсный выход - к вторым вхо дам элементов И 10 и 11, пр мой выход второго компаратора 6 подключен к первым входам элементов И 9 и I1, а инверсный выход - к вторым входам элементов И 8 и 12, пр мой выход третьего компаратора 7 подключен к первым входам элементов И 10 и 12, а инверсный - к вторым входам элементов И 9 и 13. Входы логического элемента ИЛИ 14 подключены к выхо- дам элементов И 8 - 10, а выход - к установочному входу первого счетчика 2, входы логического элемента ИЛИ 15 подключегш к выходам логических
элементов И 11 - 13, а выход - к установочному входу второго счетчика 3 Распределитель 4 импульсов содержит логические элементы И 16-21 и логические элементы ИЛИ 22-21, Первые входы логических элементов И 16- 21 подключены соответственно к выходам логических элементов И 8-13 блока 1 синхронизации, а вторые входы логических элементов И 16-18-к выходу первого счетчика 2, вторые входы логических элементов И 19 - 21 подключены к выходу второго счетчика 3, выход логического элемента И 16 - к первым входам логических элементов ИЛИ 22 и 26, выход логического элемента И 17 к первым входам логических элементов ИЛИ 23 и 27, выход ло- гш-геского элемента И 1 8 - к первым входам логических элементов ИЛИ 25 и 24, выход логического элемента И 19 к вторым входам логических элементов ИЛИ 23 и 25 i, выход логического элемента И 20 - к вторым входам логических элементов ИЛИ 24 и 26, выход логического элемента И 21 - к вторым входам логических элементов ИЛИ 22 и 27, а выходы логических элементов ИЛИ 22-27 предназначены дл  подключени  к управл ющим электродам тиристоров вентильного преобразовател .
Устройство работает следующим образом .
На входы блока 1 синхронизации поступает напр жение сети (фиг.2, крива  и/) А,.В, С. Лри этом на выходе компараторов 5-7 образуютс  пр  моугольньш импульсы (фиг.3, кривые А, А, В, В и С, С), фронты которых соответствуют моментам равенства мгновенного значени  синусоидального напр жени  сети и напр жени  порога срабатывани  компаратора. Напр жение с пр мых и инверсных выходов компараторов 5-7 поступает на входы логических элементов И 8-13, которые реализуют логические функции , Y В+С, ., , , (фиг.З). Напр жение с выходов логических элементов И 8-13 поступает на входы синхронизации распределител  4 импульсов. На входы трахвходового элемента ИЛИ 14 поступают напр жени  с выходов элементов И 8 - 10, а на входы трехвходового элемента ИЛИ 15- напр жени  с выходов элементов И 11 - 13.
При этом на выходе элемента ИЛИ 14 образуетс  напр жение (фиг.З, крва  и, ), нулевые уровни которой соответствуют моментам переходов через нуль фаз сетевого напр жени  из отрицательной области в положительную , а на выходе элемента ИЛИ 15 - напр жение (фиг.З, крива  U,, ), нулевые уровни которой соответствуют моментам перехода через нуль фаз сетевого напр жени  из положительной области в отрицательную. Ширина импульсов нулевого уровн  зависит от величины напр жени  порога срабатывани  компараторов и может быть выбрана достаточно малой, рассто ние между фронтами импульсов нулевого уровн  равно 120 эл. град.
В моменты положительных полуволн сетевого напр жени  Лроитами импульсов (фиг.З, крива  и,) в счетчик 2 записываетс  с информационной шины Q значение кода, равное требуемому углу регулировани  в инверсном коде в анодной группе вентилей тиристор- ного преобразовател .
После прохождени  на счетный вход счетчика 2 требуемого количества импульсов с тактового генератора на выходе счетчика по вл етс  импульс переполнени  (фиг.2, крива  U), который соответствует заданному углу регулировани  ot , отсчитываемому от момента перехода линейного напр жени  сети через нуль. Импульсы с выхода счетчика 2 поступают на вторые входы элементов И 16 - 18 распреде- .лител  4 и распредел ютс  на анодную группу тиристоров преобразовател .
В моменты отрицательных полуволн сетевого напр жени  фронтами импульсов (фиг.З, крива  U(5 ) в счетчик 3 записываетс  с информационной шины Q значение кода, равное требуемому углу регулировани  в инверсном коде в катодной группе вентилей тиристор- ного преобразовател .
После прохождени  на счетный вход счетчика 3 требуемого количества импульсов с тактового генератора на выходе счетчика по вл етс  импульс переполнени  (фиг. 2, крива  Uj), который поступает на вторые входы элементов И 19-21 распределител  4 и распредел ютс  на катодную группу тиристоров преобразовател . Логические элементы ИЛИ 22-27 служат дл  получени  сдвоенных управл ющих импульсов , основного и дополнительного, сдвинутых один относительно другого на 60 эл. град.
0 Так как информаци  записьгааетс  в каждый счетчик через 120 эл. град, а сдвиг моментов записи в счетчики 2 и 3 составл ет 60 эл. град, что угол регулировани  тиристорами может изме5 н тьс  с максимально возможной частотой через каждые 60 эл. град, при этом диапазон изменени  угла управлени  составл ет 120 эл. град.
0 Таким образом, использование изобретени  позвол ет повысить быстродействие устройства управлени  и расширить полосу пропускани  при работе в замкнутой системе управлени .
5

Claims (1)

  1. Формула изобретени 
    Устройство дл  управлени  тирис- торным преобразователем, содержащее Q блок синхронизации, входы которого предназначены дл  подключени  к источнику сетевого напр жени , первый счетчик, вход тактовой синхронизации которого соединен с первым выходом тактовой синхронизации блока синхронизации , счетный вход предназначен . дл  подключени  к выходу тактового генератора, а входы порта установки кода предназначены дл  подключени  к задатчику управл ющего кода, второй счетчик, распределитель импульсов, входы синхронизации которого соединены с синхронизирующими выходами блока синхронизации, а управл ющие входы соединены с выходом первого и выходом второго счетчиков, отличающеес  тем, что, с целью повышени  быстродействи , портов установки кода счетчиков объединены , счетный вход второго счетчика соединен со счетным входом первого, а вход тактовой синхронизации соединен с вторым выходом тактовой синхронизации блока синхронизации.
    5
    0
    5
    0
SU853944799A 1985-08-19 1985-08-19 Устройство дл управлени тиристорным преобразователем SU1343516A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU853944799A SU1343516A1 (ru) 1985-08-19 1985-08-19 Устройство дл управлени тиристорным преобразователем

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853944799A SU1343516A1 (ru) 1985-08-19 1985-08-19 Устройство дл управлени тиристорным преобразователем

Publications (1)

Publication Number Publication Date
SU1343516A1 true SU1343516A1 (ru) 1987-10-07

Family

ID=21194419

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853944799A SU1343516A1 (ru) 1985-08-19 1985-08-19 Устройство дл управлени тиристорным преобразователем

Country Status (1)

Country Link
SU (1) SU1343516A1 (ru)

Similar Documents

Publication Publication Date Title
US3523236A (en) Circuit to control inverter switching for reduced harmonics
SU1343516A1 (ru) Устройство дл управлени тиристорным преобразователем
ES8302968A1 (es) "perfeccionamientos en los circuitos conmutadores selectivos para inversores".
US4670831A (en) Method and apparatus for generating a control power delivered to a load by a polyphase power line
RU2014707C1 (ru) Устройство для автоматической синхронизации синхронных генераторов
SU1069104A1 (ru) Преобразователь частоты
SU1339821A1 (ru) Способ комбинированного управлени тиристорным преобразователем частоты
SU1464267A1 (ru) Устройство дл управлени тиристорами
SU1064388A1 (ru) Устройство дл синхронизации преобразовател с трехфазной сетью
SU997224A1 (ru) Устройство дл управлени @ -фазным вентильным преобразователем
SU1410223A1 (ru) Устройство дл синхронизации системы управлени вентил ми @ -фазного преобразовател
SU1573518A1 (ru) Устройство дл несимметричного управлени вентильным коммутатором
SU866647A1 (ru) Устройство дл автоматической синхронизации генераторов переменного тока
SU1244767A1 (ru) Устройство дл управлени статическим преобразователем
SU830631A1 (ru) Устройство дл управлени автономнымиНВЕРТОРОМ
SU1003293A1 (ru) Устройство дл управлени мостовым преобразователем
SU1089753A1 (ru) Устройство дл управлени @ -фазным автономным инвертором напр жени
SU1365297A1 (ru) Устройство дл управлени реверсивным преобразователем
SU955510A1 (ru) Устройство дл управлени многофазным выпр мителем
SU1372544A1 (ru) Способ управлени трехфазным непосредственным преобразователем частоты
SU989743A1 (ru) Цифровое устройство дл управлени тиристорным преобразователем
SU1555762A2 (ru) Импульсный синхронизатор
SU1436220A1 (ru) Одноканальное устройство дл управлени многофазным тиристорным преобразователем
SU811485A1 (ru) Многоканальное устройство дл упРАВлЕНи ВЕНТильНыМ пРЕОбРАзОВАТЕлЕМ
SU1102008A1 (ru) Устройство дл одноканального синхронного фазового управлени многофазным вентильным преобразователем