SU754676A1 - Четырехразрядный кольцевой реверсивный распределитель 1 - Google Patents

Четырехразрядный кольцевой реверсивный распределитель 1 Download PDF

Info

Publication number
SU754676A1
SU754676A1 SU782621161A SU2621161A SU754676A1 SU 754676 A1 SU754676 A1 SU 754676A1 SU 782621161 A SU782621161 A SU 782621161A SU 2621161 A SU2621161 A SU 2621161A SU 754676 A1 SU754676 A1 SU 754676A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
channel
trigger
additional
Prior art date
Application number
SU782621161A
Other languages
English (en)
Inventor
Vagan Sh Arutyunyan
Manya M Manukyan
Original Assignee
Vagan Sh Arutyunyan
Manya M Manukyan
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Vagan Sh Arutyunyan, Manya M Manukyan filed Critical Vagan Sh Arutyunyan
Priority to SU782621161A priority Critical patent/SU754676A1/ru
Application granted granted Critical
Publication of SU754676A1 publication Critical patent/SU754676A1/ru

Links

Landscapes

  • Bus Control (AREA)

Description

Изобретение относится к агтоматике и вычислительной технике.
Известны четырехразрядные кольцевые реверсивные распределители,содержащие в каждом канале 8-5(-триггер и два элемента 2И-2ИЛИ-НЕ [ΐ] .
Недостаток устройства- низкая надежность функционирования.
Наиболее близким по технической сущности к предлагаемому является четырехразрядный кольцевой реверсивный распределитель, содержащий в каждом канале К-5[-триггер и два элемента 2И-2ИЛИ-НЕ, причем первый вход первого элемента 2И-2ИЛИ-НЕ данного канала соединен с нулевым входом 8 - 5[-триггера предыдущего канала, второй вход - с первой шиной управления, третий вход - с нулевым выходом 8-5[-триггера последующего канала, четвертый вход - со второй шиной управления, а выход подключен к единичному·входу соответствующего 8-5[-триггера, первый вход второго элемента 2ИД-2ИЛИ-НЕ данного канала соединен с единичным выходом 8-5[-триггера предыдущего канала, второй вход - с первой шиной управления, третий вход -с ели
2
ничным выходом 8 - 5 ί-триггера после·1·· дующего канала, четвертый вход - со второй шиной управления, а выход под5 ключей к нулевому входу соответствующего 8-5[-триггера, тактовый вход которого соединен с шиной тактирования, а единичный выход подключен к соответствующей выходной шине [2} .
10 Недостаток этого устройства - также низкая надежность функционирования.
Цель изобретения - повышение надежности четырехразрядцого кольцево^5 го реверсивного распределителя.
Указанная цель достигается за счет
того, что в четырехразрядном кольцевом реверсивном распределителе, содержащем в каждом канале 8-5(-триг20 гер и два элемента 2И-2ИЛИ-НЕ,причем первый вход первого элемента 2И-2ИЛИНЕ данного канала соединен с нулевым входом 8-5[-триггера предыдущего канала, второй вход- с первой шиной уп25 равления, третий вход - с нулевым выходом 8-5[-триггера последующего канала, четвертый вход - со второй шиной управления, а выход подключен , к единичному входу соответствующего
30 8-5ΐ-триггера, первый вход второго
3
754676
4
элемента 2И-2ИЛИ-НЕ данного канала соединен с единичным выходом Κ-5ίчгриггера предыдущего канала, второй вход - с первой шиной управления, третий вход - с единичным выходом й-5{-триггера последующего канала, г
четвертый вход - со второй шиной уп- 3 равнения, а выход подключен к нулевому входу соответствующего К-5{-триггера, тактовый вход которого соединен с шиной тактирования, а единич- . ный выход подключен к соответствую- υ щей выходной шине, введены элемент ЗИ-2ИЛИ, два дополнительных элемента 2И-2ИЛИ-НЕ, два элемента 2И-ЗИЛИ-ΗΞ,элемент И-НЕ,два инвертора и две дополнительные шины управления,при ^5
этом первый,второй и третий входы элемента ЗИ-2ИЛИ соединены соответственно с единичными выходами Κ-5ίтриггеров первого, второго и третьего каналов, четвертый, пятый и шее- 20 той входы - соответственно с нулевыми выходами К-51-триггеров второго, третьего и четвертого каналов, прямой выход элемента ЗИ-2ИЛИ подключен к первым входам первого до- 25 полнительного элемента 2И-2ИЛИ-НЕ и элемента И-НЕ и первому и третьему входам элементов 2И-ЗИЛИ-НЕ, а инверсный выход соединен с нулевым входом К-5е-триггера первого канала и единичным входом К - 5{-триггера 130
четвертого канала, второй и четвертый входы первого дополнительного
элемента 2И-2ИЛИ-НЕ,первый вход второго дополнительного элемента 2И-2ИЛИ-НЕ, пятый вход первого элемента 2И-ЗИЛИ- 35 -НЕ и второй-и пятый входы второго элемента 2И-ЗИЛИ-НЕ через первый инвертор подключены к первой дополнительной шине управления, третьи входы дополнительных элементов 2И-2ИЛИ-НЕ40 и чертвертые и шестые входы элементов 2И-ЗИЛИ-НЕ через второй инвертор соединены со второй дополнительной шиной управления, выход первого дополнительного. элемента 2И-2ИЛИ-НЕ подключен к единичному входу К-5{-триггера второго канала, второй и четвертый входы второго дополнительного элемента 2И-2ИЛИ-НЕ соединены соответственно со второй и первой дополнительными шинами управления, а выход подключен ко второму входу элемента и-не, выход которого соединен с нулевым входом Н-5{-триггера третьего канала, второй вход первого элемента 2И-ЗИЛИ-НЕ подключен к первой дополнительной 55
шине управления, а выход соединен с нулевым входом К-5{-триггера второго канала, а выход второго элемента 2И-ЗИЛИ-НЕ- подключен к единичному, входу К-5 ι-триггера третьего канала. ¢0
Функциональная схема четырехразоядного кольцевого реверсивного распределителя представлена на чертеже.
Она содержит к-5г-триггеры 1,2,3, первые элементы 5 2И-2ИЛИ-НЕ, вто- ^5
рые элементы 6 2И-2ИЛИ-НЕ,первый вход первого элемента 5 2И-2ИЛИ-НЕ данного канала соединен с нулевым входом Κ-5ίтриггера 1,2,3,4 предыдущего канала, второй вход - с первой шиной 7 управления, третий вход - с нулевым выходом К - 5{-триггера 1,2,3,4 последующего канала, четвертый вход - со второй шиной 8 управления, а выход подключен к единичному входу соответствующего К-5(-триггера 1,2,3,4, первый вход второго элемента 6 2И-2ИЛИНЕ данного канала соединен с единичным выходом К-5{-триггера 1,2,3,4 предыдущего канала, второй вход - с первой шиной 7 управления, третий вход - с единичным выходом К-5{-триггера 1,2,3,4 последующего канала, четвертый вход - со второй шиной 8 управления, а выход подключен к нулевому входу соответствующего К-5стриггера 1,2,3,4,тактовый вход которого соединен с шиной 9 тактирования,а единичный выход подключен к соответствующей выходной шине 10,11,12,13;элемент 14 ЗИ-2ИЛИ, первый, второй и третьи входы которого соединены соответственно с единичными выходами К - 5 (-триггеров 1, 2 и 3, четвертый пятый и шестой входы - соответственно с нулевыми выходами К-5(-триг^геров 2, 3 и 4 прямой выход элемента 14 ЗИ-2ИЛИ подключен к первым входам первого дополнительного элемента 15 2И-2ИЛИ-НЕ и элемента 16 И-НЕ, и первому и третьему входам элементов 17, 18,2И-ЗИЛИ-НЕ, а инверсный выход соединен с нулевым входом К-5(-триггера 1 и единичным входом К-5{-триггера 4, второй и четвертый входы первого дополнительного элемента 15 2И-2ИЛИ-НЕ, первый вход второго дополнительного элемента 19 2И-2ИЛИ-НЕ, пятый вход первого элемента 17 2И-ЗИЛИ-НЕ и второй и пятый входы второго элемента 18 2И-ЗИЛИ-НЕ через первый инвертор 20 подключены к первой дополнительной шине 21 управления; третьи входы дополнительных элементов 15, 19 2И-2ИЛИНЕ и четвертые и шестые входы элементов 17, 18 2И-ЗИЛИ-НЕ, через второй инвертор 22 соединены со второй дополнительной шиной 23 управления; выход первого дополнительного элемента 15 2И-2ИЛИ-НЕ подключен к единичному входу К-5{-триггера 2, второй и четвертый входы второго дополнительного элемента 19 2И-2ИЛИ-НЕ соединены соответственно со второй 23 и первой 21 дополнительными шинами управления, а выход подключен ко второму входу элемента 16 И-НЕ, выход которого соединен с нулевым входом К - 5{-триггера 3, второй вход первого элемента 17 2И-ЗИЛИ-НЕ подключен к первой дополнительной шине 21 управления, а выход соединен с нулевым входом К-5(.триггера 2, а выход второго элемента
• 754676
18 2И-ЗИЛИ-НЕ подключен к единичному входу К-5ΐ-триггера 3.
Функционирование четырехразрядного кольцевого реверсивного распределителя осуществляется следующим образом.
Для реализации каждого из режимов к шинам 7,8,21, 23 управления прикладываются соответствующие кодовые наборы логических уровней (см. таблицу,
- логические уровни на шине 7 уп—
равления, уг - то же. на шине 8 уп—
равления, уа - то же, . на шине 21 уп—
равления, ул - то же, на шине 23 уп-
равления ).
№№ п/п Порядок переключений Коды переключения каналов Коды управления
У4
Прямой 0001 - 0010 - 0100 - 1000 - 0001 - ... 1 0 1 1
1 Обратный 0001 - 1000 - .0100 - 0010 - 0001 - ... 0 1 1 1
2 Прямой ООН - ОНО - 1100 - 1001 - ООН - . . . 1 0 1 0
Обратный ООН - 1001 - 1100 - ОНО - ООН - . . . 0 1 1 0
Прямой 0111 - 1110 - 1101 - 1011 - 0111 - ... 1 0 0 1
Обратный 0111 - 1011 - 1101 - 1110 - 0111 - . .. 0 1 0 1
еОбнаружение и исключение избыточных и ложных состояний К-51-триггеров 1, 2, 3, 4 осуществляется при помощи элемента 14 ЗИ-2ИЛИ, а исправление состояний к-5г-триггеров 1,2,
3, 4 - при помощи элементов 15 и 19 2И-2ИЛИ-НЕ, 16 И-НЕ, 17 и 18 2И-ЗИЛИ-НЕ и инверторов 20 и 22. При возникновении какого-либо из избыточных или ложных состояний Κ-δϊ-триггеров 1, 2, 3, 4 на инверсном выходе элемента 14 ЗИ-2ИЛИ возникает нулевой логический уровень, который устанавливает К - 5ί-триггер 4 в единичное состояние, а Κ-51-триггер 1 - в нулевое состояние. В зависимости от логических уровней на шинах 21 и 23 управления К-5е-триггеры 2 и 3 устанавливаются в нулевое либо единичное состояние.

Claims (4)

  1. Формула изобретения
    Четырехразрядный кольцевой реверсивный распределитель, содержащий в каждом канале К-5ί-триггер и два элемента 2И-2ИЛИ-НЕ, причем первый вход первого элемента 2И-2ИЛИ-НЕ данного канала соединен с нулевым выходом К-5ι-триггера предыдущего канала, второй вход - с первой шиной управления, третий вход - с нулевым выходом К-5 1-триггера последующего канала, четвертый вход - со второй шиной управления, а выход подключен к единичному входу соответствующего К-51-триггера, первый вход второго элемента 2И-2ИЛИ-НЕ данного канала соединен с единичным выходом К-5 г-триггера предыдущего ка- ,
    нала, второй вход - с первой шиной управления, третий вход - с единичным выходом К-5ι-триггера последующего канала, четвертый вход - со
    30 второй шиной управления, а выход подключен к нулевому входу соответствущего К-5с-триггера, тактовый вход которого соединен с шиной тактирования, а единичный выход подключен к
    35 соответствующей выходной шине, отличающийся тем, что, с целью повышения надежности, в него введены элемент ЗИ-2ИЛИ, два дополнительных элемента 2И-2ИЛИ-НЕ, два элемента 2И-ЗИЛИ-НЕ, элемент И-НЕ, два инвертора и две дополнительные шины управления, при этом первый, второй и третий входы элемента ЗИ-2ИЛИ соединены соответственно с
    дд единичными выходами К-5 ι-триггеров первого, второго и третьего каналов, четвертый, пятый и шестой входы соответственно с нулевыми выходами К-51-триггеров второго, третьего и четвертого каналов, прямой выход элемента ЗИ-2ИЛИ подключен к первым входам первого дополнительного элемента 2И-2ИЛИ-НЕ и элемента И-НЕ и перво му и третьему входам элементов 2ИЗИЛИ-НЕ, а инверсный выход соединен
    55 с нулевым входом К-51-триггера первого канала и единичным входом К-51триггера четвертого канала, второй и четвертый входы первого дополнительного элемента 2И-2ИЛИ-НЕ, первый вход
    60 второго дополнительного элемента
  2. 2И-2ИЛИ-НЕ, пятый вход первого элемента 2И-ЗИЛИ-НЕ и второй и пятый входы второго элемента 2И-ЗИЛИ-НЕ через первый инвертор подключены к пер65 вой дополнительной шине управления,
    7
    754676
  3. 3
    третьи входа дополнительных элементов 2И-2ИЛИ-НЕ, и четвертые и шестые входы элементов 2И-ЗИЛИ-НЕ через второй инвертор соединены со второй дополнительной шиной управления, выход первого дополнительного элемента 2И-2ИЛИ-НЕ подключен к единичному входу К-5 I-триггера второго канала, второй и четвертый входы второго дополнительного элемента 2И-2ИЛИ-НЕ соединены соответственно со второй и первой дополнительными шинами управления, а выход подключен ко второму .входу элемента И-НЕ, выход которого соединен с нулеьым входом Κ5ί-триггера третьего канала, второй вход
    первого элемента 2И-ЗИЛИ-НЕ подключен к первой дополнительной шине управления, а выход соединен с нулевым входом К-5ϊ-триггера второго канала, а выход второго элемента 2И-ЗИЛИ-НЕ
  4. 5 подключен к единичному входу К - 5ίтриггера третьего канала.
SU782621161A 1978-06-01 1978-06-01 Четырехразрядный кольцевой реверсивный распределитель 1 SU754676A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782621161A SU754676A1 (ru) 1978-06-01 1978-06-01 Четырехразрядный кольцевой реверсивный распределитель 1

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782621161A SU754676A1 (ru) 1978-06-01 1978-06-01 Четырехразрядный кольцевой реверсивный распределитель 1

Publications (1)

Publication Number Publication Date
SU754676A1 true SU754676A1 (ru) 1980-08-07

Family

ID=20766970

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782621161A SU754676A1 (ru) 1978-06-01 1978-06-01 Четырехразрядный кольцевой реверсивный распределитель 1

Country Status (1)

Country Link
SU (1) SU754676A1 (ru)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112865756A (zh) * 2021-01-15 2021-05-28 宁波大学 一种可异步置数的可逆双边沿d触发器
CN112910454A (zh) * 2021-01-15 2021-06-04 宁波大学 一种可异步置数的可逆单边沿jk触发器

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112865756A (zh) * 2021-01-15 2021-05-28 宁波大学 一种可异步置数的可逆双边沿d触发器
CN112910454A (zh) * 2021-01-15 2021-06-04 宁波大学 一种可异步置数的可逆单边沿jk触发器
CN112910454B (zh) * 2021-01-15 2022-03-29 宁波大学 一种可异步置数的可逆单边沿jk触发器
CN112865756B (zh) * 2021-01-15 2022-03-29 宁波大学 一种可异步置数的可逆双边沿d触发器

Similar Documents

Publication Publication Date Title
US3757308A (en) Data processor
GB1101851A (en) Generalized logic circuitry
GB1042464A (en) Apparatus for transferring a pattern of data signals
SU754676A1 (ru) Четырехразрядный кольцевой реверсивный распределитель 1
US4435782A (en) Data processing system with high density arithmetic and logic unit
US5043934A (en) Lookahead adder with universal logic gates
KR870009552A (ko) 논리회로
US3454310A (en) Boolian connective system
GB1536933A (en) Array processors
GB1378143A (en) Data processors
US3535544A (en) Multistable circuit arrangements responsive to clock pulses (jk flip-flops)
GB1169849A (en) Bistable Circuit
GB1203730A (en) Binary arithmetic unit
US3571615A (en) Logic circuit
GB1454190A (en) Logical arrays
SU947970A1 (ru) Кольцевой счетчик
US4852022A (en) Instructions seqencer for microprocessor with matrix for determining the instructions cycle steps
SU758156A1 (ru) Многоканальное устройство приоритета
JPS55153188A (en) Memory unit
SU1128251A1 (ru) Устройство дл сравнени двоичных чисел
US4525851A (en) Frequency generator circuit
SU726523A1 (ru) Устройство дл ввода информации
US3484701A (en) Asynchronous sequential switching circuit using a single feedback delay element
SU932619A1 (ru) Кольцевой сдвиговый регистр
SU1451691A2 (ru) Устройство дл сложени и вычитани чисел по модулю @