Изобретение относитс к измерительной технике и может найти применение при автоматизированном анализе качества квазиопериодических структур электронных приборов, штриховых мер, прецизионных микрометрических винтов и т.д. Известно электронное устройство, состо щее из Пересчетных декад с предварителйной установ кой, переключателей предварительной установки и схемы совпадени , позвол ющее автоматически измер ть частоты и периоды электрических колебаний, отношени частот 1 . Однако это устройство не позвол ет осущест вл ть непрерьтный автоматический контроль каждого интервала между импульсами, так как конец каждого предыдущего периода йЛ ётс началом каждого последующего, а его величина может иметь значени , большие,, и равные заданному эталонному значению. Известно также электронное устройство дл непрерывного измерени периода следовани импульсов , содержащее счетчик, генератор эталонной частоты, две схемы совпадени , ждущий . мультивибратор, триггер и регистр сдвига 2. Это устройство позвол ет производить вычислени периода квазиперйодической структуры, но вычисл ть погрешности периода или шага квазипериодической структуры с его помощью невозможйо. Наиболее близким к изобретению по технической сущности вл етс устройство контрол периодов импульсной последовательности, содержащее коммутатор, генератор счетных импульсов , выход которого соединен со счетным выходом коммутатора, и два счетных блока, каждый из которых состоит из последовательно соединенных переключател предварительной установки , счетчика по установочному входу и схемы совпадени , счетчик каждого счетног о блока соединен счетным входом с соответствующим вь1ходом коммутатора, выход схемы совпадеии первого счетного блока соединен с управл ющим входом коммутатора, агенератор подключен к счетному входу коммутатора 3. Однако это устройство не позвол ет вьпшслить погрешности, величина которых превышает половину эталонного периода, а также опреде 374 п ть превышение погрешности периода над заданным допуском. Целью изобретени вл етс контроль периодов квазипериодических и функциональных последовательностей погрешность периода которых превышает половину эталонного. Поставленна цель достигаетс тем, что устройство снабжено схемой запрета, первый вход которой соединен с выходом схемы совпад,ени первого счетного блока, другой вход - с тактовым выходом коммутатора, выход - с входами управлени переключателей предварительной установки, а выход счетчика первого счетного блока соедииен с информащ1онным входом переключател предварительной установки второго счетного блока. На чертеже изображена структурна схема устройства. Устройство содержит два счетных блока 1 и 2, коммутатор 3 и схему 4 запрета. Счетные блоки состо т из переключателей 5 и 6 предварительной установки, счетчиков J7 и 8 ,и схем 9 и 10 совпадени . Выход счетчика 7 соединен с информационным входом переключател 6 предварительной установки. Первый вход схемы 4 запрета соединен с выходом схемы 9 совпадени , второй - с тактовым входом коммутатора 3, а выход - с управл ющими входами переключателей 5 и 6 предварительной установки . Генератор 11 счетных импульсов подкслючен к счетному входу коммутатора 3. . , Устройство контрол периодов импульсов осуществл ет как вычисление значений погрешностей периодов, так и вычисление значени каждого периода последовательности импульсов В режиме вычислени значений погрешностей периодов устройство работает следующи образом. Перед началом работы осуществл етс пред . варительное обнуление счетчиков и установка всех схем в исходное состо ние. Исходное состо ние схем следующее: на переключателе 5 набрано число, соответствующее значен ю эталонного периода; в счетчик 7 записано это же числйГТ1б ЕГобратном коде; переключатель 6 установлен в положение приема обраттюго кода со счетчика 7; счетчик 8 обнулен; на схеме 10 совпадени задан порог срабатьгеани , соответствующий значению кода максимального допуска на период последовательности; входы счетчиков 7 н 8 отключены коммутатором 3 от генератора 11; схема 4 стоит в режиме зап рета прохождени импульса с тактового входа коммутатора. По комавдному импульсу (КИ) коммутатор либо подключает вход счетчика 7 к выходу ге нератора И, либо просто подтверждает подклю ченное состо ние. При этом происходит заполнение счетчика 7. Через схему 4 затгретаттервь1Й командный импульс не проходит, он только подготавливает ее дл прохождени последующих КИ. Счетчик 7 считает ттульсы, поступающие с генератора II, до тех пор, пока не придет второй КИ, либо не произойдет -его полное заполнение и не сработает схема 9 совпадени . Если пришел второй КИ, то он, пройд схему 4 запрета, воздействует на переключатели 5 и 6. По его переднему фронту срабатывает схема переписи переключател 6, и остаток кода из счетчика 7 перепишетс в счетчик 8. Этот остаток кода есть отрицательна погрешность периода. Значение погрешности в течение всего последующего периода КИ может быть выведено , на регистрирующие приборы. Если значение кода погрешности превысит зада1шый допуск, то сработает 10 совпадени и выдаст соответствующую команду. По задашюму фронту импульса сработает схема переписи переключател 5, и выставленное на нем значе те эталонного периода перепишетс обратным кодом в счетчик 7, т.е. в счетчике 7 восстановитс обратный код эталонного периода. Все выщеперечисленные переключени осуществл ютс за врем , меньшее, чем период масштабньк импульсов генератора 11, что необходимо дл осущесталени непрерывности продесса измерени и вычислени . Таким образом, каждый командный импульс, приход щий во врем счета импульсов генератора 11 счетчиком 7, будет повтор ть вышеописанный цикл переключений, и в счетчике 8 без предварительного обнулени будет- хранитьс значение отрицательной погрешности щагов контролируемой структуры, так как запись вдет параллельнь1м кодом с одновременным стиранием предьщущей информации. При заполнении счетчика 7 сработает схема совпадени 9, что соответствует случаю, когда действительный период большо эталонного, импульс со схемой 9, воздейству на коммутатор 3, произведет переключение генератора 11 от счетчика 7 к счетчику 8, а также, пройд схему запрета 4, перепишет передним фронтом код счетчика 7 через переключатель 6 в счетчик 8. Таким образом, прежде чем счетчик 8 начнут поступать импульсы генератора П, произой-дет его обнуление за счет обратного кода максимального числа счетчика 7, а в счетчике 7 по заднему фронту импульса произойдет восстановление кода эталонного шага. Этот же импульс переключает схему 4 в режим запрета КИ. В счетчик 8 импульсы генератора IT будут поступать до тех пор, пока не придет команд ный импульс на тактовый вход коммутатора, при этом произойдет подключение выхода генеработа II к счетчику 7, и вдкл повторитс , и в счетчике 8 останетс код положительной погрецпюсти Шага. Этот КИ через схему 4 не проходит, а только подготавливает ее дл прохождеии последующих КИ. Если КИ и импульс со схемы 9 совпадени приход т одновременно, что соответствует нулевой погрешности, действие этих импульсов на коммутатор взаимно исключаетс , и генератор П остаетс подключенным к счетчику 7, на выходе схемы 4 по вл етс один импульс, который, воздейству на переключатель 6 передним фронтом, разрешит перепись обратного кода из счетчика 7 в счетчик 9, а задним фрон том разрешит восстановление в счетчик начального кода. Тем самым в счетчике 8 запишетс нулева погрешность. Схема 4 запрета остаетс в режиме разрешени прохождени последуюших КИ. В режиме вычислени значени каждого,пе риода последовательности устройство работает следуюшим образом. В этом режиме перед обну.Г1внием -счетчико и установкой схем в начальное положение переключатель 6 устанавливаетс в положении пропуска пр мого кода со счетчика 7, а на пе реключатель 5 устанавливаетс код максималь ного числа. С приходом КИ коммутатор подключает выход геиератора II к входу счетчика 7. Импульсы генератора 1Г заполн ют счетчик 7 до тех пор, пока не придет второй КИ, вл ющий с кондом предьщущего и иачалом последу ющего периода. Как уже описывалось выше, генератор IT при этом остаетс подключенным к входу счетчика 7, а второй КИ, пройд схему 4 запрета, разрешит перепись пр мого кода счетчика 7 в счетчик 8, тем самым в счетчике 8 запишетс величина текущего периода. а в счетчике 7 после восстановлени нулевого кода снова начнут суммироватьс импульсы генератора IT, и с приходом очередного КИ полученный код снова перепишетс в счетчик 8, т.е. цикл повтор ете с приходом каждого нового КИ. Ф о р м у j а изобретени Устройство контрол периодов импульсной последовательности, содержащее коммутатор, генератор счетных, импульсов, выход которого соединен со счетным входом коммутатора и счетных блока, каждый из которых состоит из последовательно соединенных переключател предварительной установки, счетчика по установочному входу и схемы совпадени ; счетчик каждого счетного блока соединен счетным входом с соответствуюшим выходом коммутатора , выход схемы совпадени первого счетного блока соединен с управл ющим входом коммутатора, отличающеес тем, что, с целью контрол периодов квазипериодических и функциональных iпоследовательностей, оно снабжено схемой запрета, первый вход которой соединен с выходом схемы совпадени первого счетного блока, второй вход - с тактовым входом коммутатора, выход - с входами управлени переключателей предварительной установки, а выход счетчика первого счетного блока соединен с информащюнным входом переключател предварительной установк роге счетного блока. V,, Источники информащ и, прин тые во внимание при экспертизе 1.Техническое описание частотомера-перидомера с предварительным, выбором 43-20. 2.Авторское свидетельство СССР N 488158, л. G 01 R 23/00, 1973. 3.Авторское свидетельство СССР №444049, кл. G 01 В 7/14, 1973 (прототип).The invention relates to a measurement technique and can be used in the automated analysis of the quality of quasi-periodic structures of electronic devices, bar-based measures, precision micrometric screws, etc. An electronic device is known, consisting of Recalculation Decades with presetting, preset switches and a coincidence circuit, allowing automatic measurement of frequencies and periods of electrical oscillations, frequency ratio 1. However, this device does not allow uninterrupted automatic control of each interval between pulses, since the end of each previous period is the beginning of each subsequent period, and its value may have values that are large and equal to the specified reference value. It is also known to have an electronic device for continuously measuring the pulse period, comprising a counter, a reference frequency generator, two coincidence circuits, a standby one. Multivibrator, trigger and shift register 2. This device allows you to calculate the period of a quasiperiodic structure, but it is impossible to calculate the errors of a period or step of a quasiperiodic structure with its help. The closest to the invention to the technical essence is a device for monitoring periods of a pulse sequence containing a switch, a generator of counting pulses, the output of which is connected to the counting output of the switch, and two counting blocks, each of which consists of series-connected preset switches, a counter on the installation input and matched circuits, the counter of each counting block is connected by a counting input with a corresponding switch input, the output of the coincidence circuit of the first with etnogo unit is connected to a control input of the switch agenerator connected to the count input of the switch 3. However, this apparatus does not permit vpshslit error, the magnitude of which exceeds half the reference period, and five 374 defined excess errors over a given period of tolerance. The aim of the invention is to control the periods of quasi-periodic and functional sequences whose period error exceeds half of the reference one. The goal is achieved by the fact that the device is equipped with a prohibition circuit, the first input of which is connected to the output of the circuit coincides with the first counting unit, another input with the clock output of the switch, the output with the control inputs of the preset switches, and the output of the counter of the first counting unit information input switch preset the second counting unit. The drawing shows a block diagram of the device. The device contains two counting blocks 1 and 2, the switch 3 and the prohibition scheme 4. The counting units consist of preset switches 5 and 6, counters J7 and 8, and coincidence circuits 9 and 10. The output of the counter 7 is connected to the information input of the switch 6 preset. The first input of the inhibit circuit 4 is connected to the output of the coincidence circuit 9, the second to the clock input of the switch 3, and the output to the control inputs of the preset switches 5 and 6. The generator 11 counting pulses is connected to the counting input of switch 3.. The pulse period monitoring device performs both the calculation of the error values of the periods and the calculation of the value of each period of the sequence of pulses. In the mode of calculating the values of the errors of the periods, the device works as follows. Before work is carried out before. first zeroing the counters and setting all the circuits to the initial state. The initial state of the circuits is as follows: on switch 5, the number corresponding to the value of the reference period is dialed; counter 7 is written the same number of GT1b EGodes code; switch 6 is set to receive a return code from counter 7; counter 8 reset; in scheme 10, coincidence threshold is set, which corresponds to the value of the maximum tolerance code for the period of the sequence; the inputs of counters 7 and 8 are disconnected by the switch 3 from the generator 11; circuit 4 is in the burst mode of the pulse passing from the clock input of the switch. With a coma pulse (CI), the switch either connects the input of counter 7 to the output of the generator I, or simply confirms the connected state. When this happens, the counter 7 is filled. The command impulse does not pass through circuit 4 of the tertr1J, it only prepares it for passing the subsequent CIs. Counter 7 counts the t-pulses coming from generator II until the second CI arrives, or its full filling does not occur and circuit 9 of coincidence works. If the second CI arrives, then, having passed the prohibition scheme 4, acts on switches 5 and 6. On its leading edge, the census scheme of switch 6 is triggered, and the rest of the code from counter 7 is overwritten into counter 8. This remaining code is a negative period error. The value of the error over the entire subsequent period of the CI can be displayed on the recording devices. If the value of the error code exceeds the specified tolerance, then 10 matches will work and issue the appropriate command. According to the pulse front, the census circuit of switch 5 will work, and the value of the reference period set on it will be overwritten with counter code 7, i.e. in counter 7, the return code of the reference period is restored. All the above-mentioned switchings are carried out in a time shorter than the period of the large pulses of the generator 11, which is necessary for the realization of the continuity of the measurement and calculation progress. Thus, each command pulse arriving during the pulse counting of the generator 11 by the counter 7 will repeat the switching cycle described above, and the counter 8, without prior zeroing, will store the value of the negative error of the chucks of the monitored structure, since the record is paralleled erasing past information. When the counter 7 is filled, the coincidence circuit 9 will work, which corresponds to the case when the valid period is large reference, the pulse with the circuit 9, will affect the switch 3, will switch the generator 11 from the counter 7 to the counter 8, and also, having passed the prohibition circuit 4, will overwrite the front the front of the counter code 7 through the switch 6 to the counter 8. Thus, before the counter 8 starts to receive pulses of the generator P, it will reset to zero due to the return code of the maximum number of the counter 7, and in the counter 7 on the trailing edge Sa will recover the reference step code. The same impulse switches the circuit 4 to the mode of prohibiting the IC. In counter 8, the IT generator pulses will arrive until a command pulse arrives at the clock input of the switch, and the output of generator II is connected to counter 7, and the button repeats, and the positive pulse code of the Step 8 remains in counter 8. This CI does not pass through scheme 4, but only prepares it for the passage of subsequent CIs. If the CI and the pulse from the coincidence circuit 9 arrive simultaneously, which corresponds to zero error, the effect of these pulses on the switch is mutually excluded, and the generator P remains connected to counter 7, one pulse appears at the output of circuit 4, which affects the switch 6 the leading edge, will allow the census of the return code from counter 7 to counter 9, and the falling edge will allow the initial code to be restored to the counter. Thus, in the counter 8 is recorded a zero error. The prohibition scheme 4 remains in the mode of permitting the passage of subsequent CIs. In the mode of calculating the value of each sequence period, the device operates as follows. In this mode, before switching to the counter and setting the circuits to the initial position, the switch 6 is set to the skip position of the direct code from counter 7, and the maximum number code is set to switch 5. With the arrival of the CI, the switch connects the output of the geerator II to the input of the counter 7. The pulses of the 1G generator fill the counter 7 until the second CI arrives, which is with the conde of the previous one and the next period. As already described above, the IT generator remains connected to the input of counter 7, and the second CI, having passed the prohibition scheme 4, will allow the rewrite of the direct code of counter 7 to counter 8, thereby recording the value of the current period in counter 8. and in counter 7, after the zero code is restored, the IT generator pulses will begin to be summed up again, and with the arrival of the next CI, the resulting code will again be rewritten into counter 8, i.e. repeat cycle with the arrival of each new CI. The invention of a pulse sequence period control device comprising a switch, a counting generator, pulses, the output of which is connected to the counting input of the switch and counting units, each of which consists of a series-connected preset switch, a counter on the installation input, and a circuit coincidence; the counter of each counting block is connected by a counting input to the corresponding switch output, the output of the first counting block coincidence circuit is connected to the control input of the switch, characterized in that, in order to control periods of quasi-periodic and functional i-sequences, it is equipped with a prohibition circuit, the first input of which is connected to the output the coincidence circuit of the first counting unit, the second input — with the clock input of the switch, the output — with the control inputs of the preset switches, and the output of the first The counting unit is connected to the information input of the switch of the presetting unit of the counting unit. V ,, Sources of information taken into account during the examination 1. Technical description of the perimeter frequency meter with a preliminary, choice of 43–20. 2. Authors certificate of the USSR N 488158, l. G 01 R 23/00, 1973. 3. USSR author's certificate No. 444049, cl. G 01 B 7/14, 1973 (prototype).