SU744733A1 - Analogue storage - Google Patents

Analogue storage Download PDF

Info

Publication number
SU744733A1
SU744733A1 SU782600633A SU2600633A SU744733A1 SU 744733 A1 SU744733 A1 SU 744733A1 SU 782600633 A SU782600633 A SU 782600633A SU 2600633 A SU2600633 A SU 2600633A SU 744733 A1 SU744733 A1 SU 744733A1
Authority
SU
USSR - Soviet Union
Prior art keywords
circuit
capacitor
differential amplifier
input
transistors
Prior art date
Application number
SU782600633A
Other languages
Russian (ru)
Inventor
Олег Иванович Андронов
Владимир Григорьевич Бровченко
Сергей Тимонович Евдокимов
Андрей Валентинович Паршин
Original Assignee
Предприятие П/Я А-1758
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1758 filed Critical Предприятие П/Я А-1758
Priority to SU782600633A priority Critical patent/SU744733A1/en
Application granted granted Critical
Publication of SU744733A1 publication Critical patent/SU744733A1/en

Links

Description

(54) АНАЛОГОВОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО(54) ANALOG STORAGE DEVICE

II

Изобретение относитс  к устройствам дл  фиксации мгно.венного значени  напр жени  и может использоватьс  в устройствах аналого-цифровой обработки информации.The invention relates to devices for fixing an instantaneous voltage value and can be used in analog-digital information processing devices.

Известно аналоговое запоминающее устройство , содержащее ключ, накопительный s элемент, повторитель напр жени  и схему управлени  .An analog memory device is known that contains a key, a cumulative s element, a voltage follower and a control circuit.

Недостатком устройства  вл етс  малое быстродействие.The disadvantage of the device is low speed.

Наиболее близким по технической сущности к предлагаемому  вл етс  аналоговое запоминающее устройство, содержащее операционный усилитель, ключи, накопительный элемент и истоковый повторитель 2.The closest in technical essence to the present invention is an analog memory device comprising an operational amplifier, keys, a storage element and a source follower 2.

В этом устройстве используютс  два ключа , выполненные на полевых транзисторах ,5 и имеющие относительно высокое внутреннее сопротивление в открытом состо нии. Эти ключи включены последовательно с накопнтельным конденсатором, что ухудщает собственное врем  нарастани  устройства, т, е. его быстродействие. Следует учесть 20 также, что устройство охвачено отрицательной обратной св зью, и наличие дополнительной фазосдвигающей цепи приводит кThis device uses two keys made on field-effect transistors, 5 and having a relatively high internal resistance in the open state. These keys are connected in series with a cumulative capacitor, which degrades the device's own rise time, t, that is, its speed. It is necessary to consider 20 also that the device is covered by negative feedback, and the presence of an additional phase-shifting circuit leads to

необходимости введени  в схему устройства соответствующей протнвогенерационной цепи также ухудшающей быстродействие. Кроме того , данное устройство управл етс  с помощью двух противофазных сигналов.the necessity of introducing into the circuit of the device an appropriate pro-generation circuit also degrading the speed. In addition, this device is controlled by two anti-phase signals.

Цель изобретени  - повышение быстродействи  и упрощение устройства.The purpose of the invention is to increase the speed and simplify the device.

Дл  достижени  указанной цели в аиалоговое запоминающее устройство, содержащее диффереициальный усилитель, первый вход которого соединен со входом устройства , накопительиый элемент, например конденсатор, истоковый повторитель напр жени , шину нулевого потенциала, введен управл емый генератор, выход которого подключен ко второму входу дифференциального усилител , третий вход дифференциального усилител  соедннеи с выходом устройства и выходом истокового повторител  напр жени , вход которого соедииеи с выходом диффереициального усилител  и одиой из обкладок конденсатора, друга  обкладка конденсатора соединена с шиной нулевого потенциала.To achieve this goal, an interactive memory device containing a differential amplifier, the first input of which is connected to the device input, a storage element, such as a capacitor, a source voltage follower, a zero potential bus, is entered into a controlled oscillator, the output of which is connected to the second input of the differential amplifier, the third input of the differential amplifier is connected to the output of the device and the output of the source voltage follower, the input of which is connected to the output of the differential output odioy of the amplifier and of the capacitor plates, the other plate of the capacitor is connected to zero potential bus.

На фиг. 1 изображена функциональна  схема предлагаемого устройства; на фиг. 2 -FIG. 1 shows a functional diagram of the proposed device; in fig. 2 -

электрическа  схема предлагаемого устройства .electrical circuit of the proposed device.

Устройство содержит управл емый генератор I, дифференциальный усилитель 2, истоковый повторитель 3 напр жени , накопительный элемент, например, конденсатор 4The device contains a controlled generator I, a differential amplifier 2, a source voltage follower 3, a storage element, for example, a capacitor 4

Устройство работает следущим образом.The device works as follows.

В исходном состо нии напр жение на выходе истокового повторител  3 с высокой точностью, за счет большого коэффициента усилени  дифференциального усилител  2 и 100% отрицательной обратной св зи, повтор ет входное напр жение: В момент подачи сигнала на управл емый генератор 1 дифференциальный усилитель 2 обесточиваетс , обратна  св зь обрываетс , и На конденсаторе 4 фиксируетс  то значение напр жени , которое было в момент подачи управл ющего сигнала. После сн ти  управл ющего сигнала обратна  св зь восстанавливаетс , и схема снова переходит в режим слежени : - .In the initial state, the voltage at the output of the source repeater 3 with high accuracy due to the high gain of the differential amplifier 2 and 100% negative feedback, repeats the input voltage: At the time of the signal to the controlled generator 1, the differential amplifier 2 de-energizes The feedback is broken, and the capacitor 4 is fixed to the value of the voltage that was at the time of the application of the control signal. After removing the control signal, the feedback is restored, and the circuit returns to tracking mode: -.

Предлагаемое устройство можно исп(эльзовать в аналого-цифровых преобразовател х , что позвол ет уменьшить их апертурное врем  и увеличить точность отсчета.The proposed device can be used (it can be used in analog-to-digital converters, which makes it possible to reduce their aperture time and increase the accuracy of the reference.

Транзисторы 5-10 вход т в состав дифференциального усил.ител  2, транзисторы 11 -14 составл ют управл емый генератор тока, транзисторы 15-17 образуют схему компенсации паразитного емкостного, происхождени  сигналов через коллекторный перёход запертого транзистора 7, транзисторы 18-20 составл ют повторитель напр жени  3, транзисторы 21-22 служат дл  задани  начальных потенциалов. Дл  приведенной схемы запоминающего устройства экспе римеитально получены следующие характеристики: входной сигнал .±5 В; ступе,нька, возникающа  при запоминании в момент прихода управл ющего сигнала - не бОлее мВ, температурна  нестабильность запоминани  амплитуды сигнала. - 150 мкВ/С°, врем  установлени  от О до 5 В при точности 0,1/о-200 НС, расчетное апертурное врем  - 5 НС.Transistors 5-10 are included in differential amplifier 2, transistors 11-14 constitute a controlled current generator, transistors 15-17 constitute a parasitic capacitive compensation circuit, the origin of the signals through the collector junction of the locked transistor 7, transistors 18-20 constitute voltage follower 3, transistors 21-22 serve to set the initial potentials. The following characteristics were experimentally obtained for the given storage circuit: ± 5 V input signal; Step, Nyka, arising when storing the control signal at the moment of arrival, is no more than mV, temperature instability of storing the amplitude of the signal. - 150 µV / C °, setting time from 0 to 5 V with an accuracy of 0.1 / o-200 HC, estimated aperture time - 5 HC.

Устройство не содержит дефицитных деталей и не требует точной регулировки, поэтому оно может быть легко повторено, и при этом обладает большим быстродействием при одинаковой точности по сравнению с известными схемами.The device does not contain scarce parts and does not require precise adjustment, so it can be easily repeated, and at the same time has great speed with the same accuracy in comparison with the known schemes.

Предлагаемое устройство, вследствие при менени  управл емого генератора тока, позвол ет исключить ключи в цепи накопителького конденсатора и, тем самым, повысить (Зыстродействие устройства. Кроме этого, дл  управлени  генератором тока достаточно одного сигнала, вместо двух противофазных, примен емых в известных.The proposed device, due to the change of the controlled current generator, allows to exclude the keys in the storage capacitor circuit and thereby increase (rapid response of the device. In addition, a single signal is enough to control the current generator instead of two antiphase ones used in the known ones.

Claims (1)

1. «Nuclear instruments and methods V. 121, 1974, p. 505-508.2 . Авторское свидетельство СССР № 510752, кл. G II С 27/00, 25.10.74 (про0 ТОТИП)..1. “Nuclear instruments and methods V. 121, 1974, p. 505-508.2. USSR Author's Certificate No. 510752, cl. G II C 27/00, 10.25.74 (about 10 TOTIP) .. HI IHI I II 0000 COCO 5five ee
SU782600633A 1978-04-03 1978-04-03 Analogue storage SU744733A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782600633A SU744733A1 (en) 1978-04-03 1978-04-03 Analogue storage

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782600633A SU744733A1 (en) 1978-04-03 1978-04-03 Analogue storage

Publications (1)

Publication Number Publication Date
SU744733A1 true SU744733A1 (en) 1980-06-30

Family

ID=20757970

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782600633A SU744733A1 (en) 1978-04-03 1978-04-03 Analogue storage

Country Status (1)

Country Link
SU (1) SU744733A1 (en)

Similar Documents

Publication Publication Date Title
US5410195A (en) Ripple-free phase detector using two sample-and-hold circuits
US4430622A (en) Offset correction circuit
SU744733A1 (en) Analogue storage
US5838175A (en) Low distortion track and hold circuit
US3007116A (en) Chopper stabilized direct current amplifier
Vittoz Microwatt switched capacitor circuit design
JP3714688B2 (en) Control feedback type charge / voltage converter
GB1427911A (en) Bucket brigade circuit
SU989561A1 (en) Integrator of periodic signals
SU907583A1 (en) Analogue storage device
SU938319A1 (en) Analog storage
SU127329A1 (en) Linear Voltage Generator
SU799012A1 (en) Analogue storage
SU942154A1 (en) Analogue storage device
SU790015A1 (en) Read-out amplifier
SU1180982A1 (en) Analog-storage
SU586500A1 (en) Analogue storage
SU590830A1 (en) Analogue storage
SU957275A1 (en) Analog storage device
SU590831A1 (en) Analogue storage
SU881871A1 (en) Analogue storage device
SU1200344A1 (en) Analog storage
SU991513A1 (en) Analog memory
SU678641A1 (en) Differential amplifier
SU505994A1 (en) "Null-organ for analog-to-digital converter