SU739536A1 - Мажоритарно-резервированное устройство - Google Patents

Мажоритарно-резервированное устройство Download PDF

Info

Publication number
SU739536A1
SU739536A1 SU772519654A SU2519654A SU739536A1 SU 739536 A1 SU739536 A1 SU 739536A1 SU 772519654 A SU772519654 A SU 772519654A SU 2519654 A SU2519654 A SU 2519654A SU 739536 A1 SU739536 A1 SU 739536A1
Authority
SU
USSR - Soviet Union
Prior art keywords
resistors
inputs
keys
redundant
zero
Prior art date
Application number
SU772519654A
Other languages
English (en)
Inventor
Владимир Федорович Кирпичев
Original Assignee
Ордена Октябрьской Революции И Ордена Трудового Красного Знамени Предприятие П/Я В-2969
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ордена Октябрьской Революции И Ордена Трудового Красного Знамени Предприятие П/Я В-2969 filed Critical Ордена Октябрьской Революции И Ордена Трудового Красного Знамени Предприятие П/Я В-2969
Priority to SU772519654A priority Critical patent/SU739536A1/ru
Application granted granted Critical
Publication of SU739536A1 publication Critical patent/SU739536A1/ru

Links

Landscapes

  • Logic Circuits (AREA)

Description

(54) МАЖОРИТАРНО-РЕЗЕРВИ РОВАННОЕ УСТРОЙСТВО
.1 . . . .. Изобретение относитс  к области .автоматики и вычислительной техники и может быть использовано при построении высоконадежных систем переда ;чи дискретной информации между резервированными логическими блоками. Известно мажрритарно-резервирова:нное устройство, содержащее резер руемые блоки, выходы которых СОёдИнены с соответствующими входами каж из мажоритарных блоков 1. Недостаток устройства - большое число рв зей между выходами резервируемых блоков и входами мажоритарных блоков, в разных каналах. Наиболее близким техническим решением к данному изобретению  вл ,етс , мажоритарно-резервированное уст{ Ьй :тво, содержащее в каждом канале , рез ёрвируемые блоки, ключи и резисторы 2. Недостаток устройства - сложност реализации, особенно при большом числе выходов у резервируемых блоков . Цель изобретени  - упрощение уст ройства. Поставленна  цель достигаетс  тем, чтоВ мажоритарно-резервирован устройстве выходы каждогс5 резервируемого блока подключены к управл ющим входам соответствующих первых ключей, первые аналоговые входы которых соединены через резисторы с первым источникс напр жени , вторые аналоговые входы через резисторы - со вторым источником напр жени , а выходы С входами вторых ключей, выходы которых подключены к соответствующим входам резервируемых блоков. На чертеже приведена блок-схема мажоритарно-резервированного устройства , . Устройство содержит резервируемые блоки 1, узлы 2, первые ключи 3, резисторы 4, шину первого 5 и шину второго 6 .кс т очников напр жени , вторые ключи 7, первый, второй и третий каналы 8-10 устройства , управл ющий вход 11, первый и второй аналоговые входы 12-13 и выход 14 первого ключа. . Мажоритарно-резервированное устройство рабртает следующим образом. При выдаче информации из блоков 1, наход щихс  в одном узле 2, в блоки 1 следующегоузла 2 в каждом иЗ;, передаваемых двоичных разр дов сиг вл етс разрешайщйм дл  замыкан   на выход ключа 3 пёраого нал6г6вр1 о входа 12, а сигнал VO второго аналогового входа 13. За сч этого к выходу ключа 3 через соотаетствующий резистор подкию аетс  соответственно первый 5 или второй 6 источник напр жени . Напр жение первого источника Е положительное , напр жение второго источника Е отрицатёльное и в 2 раза меньше по. абсолютной величине на тр жеии  E (в частном случае нап Йжёние Е может быть нулевым). При отказе ложный О блока 1 в одном из каналов в двух других каналах формируютс  правильные сигналы , на объединенных между собой; выходах соответствующих ключейЗ; устанавливаетс  напр жение, равное . . . ; , : . V3(,r При отказе ложна  1 в блоке 1 одного из каналов (при условии формировани  в исправньпс каналах сигнала О) на выходах ключей 3 устанавливаетс  йапр жение, равное (.О. В результате при сигнси1ах « на .выходе исправных блоков на входы соответствующих ключей 7 всех каналов поступает напр жение, равное или Е , или 1/2 EI,, а при сигналах ,0 на выходах исправных блоков ,нли Ej, или нулевое напр жение.ПОэт му ключи 7 настроенные на срабатыва ние при положительном уровне напр ж ни  (при нулевом значении напр жени Ё,уровень срабатывани  должен быТь; больше 1/3 Е, обеспечивают достове передаваемой информации, качестве ключей могут быть использованы Ыйроко распростра йёнйые полупроводниковые логические элементы типа HE-HE. .: Отказы в самих ключах 3 и 7 такж не привод т к отказу устройства (как обрывы отдельных выводов/ так икороткие за влкани  между ними внутри ключ) . В частности, короткое зг мыкаш1е между выходом 14 ключа 3 и одним из входов 12 или 13ЭКВ по влению ложной 1 или ложного О , при этом работоспособ1 ость устройства, как было показ но ща ё, сохран етс . При коротком замыкании методу -входами 12 и 13 про исходит следутощеё; к обгаей выходной точке через резистор 11еётейНЯе 17бдключаетс  соответствующее напр женйё , которое создаёт в ней или требуетлре этйачёнйё напрйкени  (в 15 учае , когда оно соответствует по зна
;s rre-:: 5 : t«s;.
.i;--2-4 - -K; ; ;:
v.4-;-

Claims (1)

  1. 739536 чений передаваемой информации), или напр жение, равное V / V V-S/BE . при передаче единицы, и равное ,. при передаче нул  (три резистора К выходной точке подключаютс  праВИЛЬНО/ а один -неправильно). При этом 5/8Е бИ/2Е/ - нижнего уровн  при передаче единицы, а - . -4/feE 0- верхнего уровн  при передаче нул , что обеспечивает достоверную передачу как единицы/ так и нул . В ключах 7 короткое замыкание между входог ключа и нулевой шиной (или шиной питающего напр жени ) произойти не Может/ так как в широко используемых в качестве ключей одновходовых логических элементах обычно между указанныкш точками стоит или несколько транзисторов/ или транзистор и соответствук ций резистор. Данное изобретение обеспечивает наибольший эффект в уменьшении числа шин между каналами при построении мажоритарно-резервированных систем с многократной св зью на элементах или блоказс с б ольшой степенью и нтеrpaUHji , когда, число выходных контактов ограничено (в кажрО2«1 канале на передачу и прием из других каналов одного бита требуетс  наличие всего одного выходного полюса). Формула изобретени  Мажоритарно-резервированное устройство/ содержащее в каждом канале резервируёмаё блоки, ключи и резистбры/ отличающеес  тем, что, с целью упрощени  устройства/ в  &л выходы каждого резервируемого блока подключены к управл. юшим входам соответствующих первых ключей/ аналоговые входы которых соединены через резисторы с первым источником напр жени , вторые аналоговые входы.через резисторы ,- со вторым источнике напр жени , а выходы - с входами вторых ключей, выходы которывс подключены к соответствующим вхойам резервируемых блоков. Источники информации, прин тые во. внимание при экспертизе 1. Дсманицкий С.М. построение надежнЕ х логических устройств. М./ Энерги  / 1971/ с. 91/ рис. 3-13. 2, Авторское свидетельство СССР 409404/ кл. Н 05 К 10/00, 1971 (прототип).
SU772519654A 1977-08-17 1977-08-17 Мажоритарно-резервированное устройство SU739536A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU772519654A SU739536A1 (ru) 1977-08-17 1977-08-17 Мажоритарно-резервированное устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU772519654A SU739536A1 (ru) 1977-08-17 1977-08-17 Мажоритарно-резервированное устройство

Publications (1)

Publication Number Publication Date
SU739536A1 true SU739536A1 (ru) 1980-06-05

Family

ID=20722997

Family Applications (1)

Application Number Title Priority Date Filing Date
SU772519654A SU739536A1 (ru) 1977-08-17 1977-08-17 Мажоритарно-резервированное устройство

Country Status (1)

Country Link
SU (1) SU739536A1 (ru)

Similar Documents

Publication Publication Date Title
US4598287A (en) Remote control apparatus
US3470542A (en) Modular system design
EP0334545B1 (en) Single-level multiplexer
SU739536A1 (ru) Мажоритарно-резервированное устройство
GB1354027A (en) Electrical data transmission and gating systems
US4031477A (en) System for transferring four commands over a single conductor utilizing dual threshold logic gates
US3586148A (en) Keyboard apparatus switchable between teletype and typewriter operation
US3075091A (en) Data latching systems
SU1032602A1 (ru) Трехканальное резервированное устройство
EP0753940A1 (en) Method and device for softdriving an array of logic gates
SU1213555A1 (ru) Импульсное трехканальное мажоритарное устройство
SU1059672A1 (ru) Коммутационное устройство
SU718921A1 (ru) Многоканальное переключающее устройство
SU798847A1 (ru) Адаптивное многоканальное резервиро-BAHHOE уСТРОйСТВО
SU1677696A1 (ru) Система контрол источника электропитани
SU618742A1 (ru) Устройство дл тестового контрол цифровых узлов цифровой вычислительной машины
SU1411754A1 (ru) Устройство дл контрол логических блоков
SU1487056A1 (ru) Система связи эвм с дистанционно распределенными объектами измерения, контроля и управления
SU479103A1 (ru) Устройство дл сопр жени распределенных вычислительных систем
SU930319A1 (ru) Устройство дл управлени переключением резерва
US3875392A (en) Electrical computing system for simultaneously performing a plurality of operations on two or more operands
SU842774A1 (ru) Устройство дл обмена информацией
SU1010734A1 (ru) Устройство дл управлени переключением резерва
SU1102069A1 (ru) Устройство дл управлени переключением резерва
SU928685A1 (ru) Резервированное устройство