SU726662A1 - Analogue-digital signal error converter - Google Patents
Analogue-digital signal error converter Download PDFInfo
- Publication number
- SU726662A1 SU726662A1 SU772496432A SU2496432A SU726662A1 SU 726662 A1 SU726662 A1 SU 726662A1 SU 772496432 A SU772496432 A SU 772496432A SU 2496432 A SU2496432 A SU 2496432A SU 726662 A1 SU726662 A1 SU 726662A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- analogue
- digital signal
- signal error
- angle
- error converter
- Prior art date
Links
Description
(54) АНАЛОГО-ЦИФРОВОЙ ПРЕОБРАЗОВАТЕЛЬ РАССОГЛАСОВАНИЯ(54) ANALOG-DIGITAL DISCLOSURE CONVERTER
Предлагаемое устройство относитс к области автоматики и вычислительной техники и предназначено дл использовани в преобразовател х угол-код и цифровых след щих системах.The proposed device relates to the field of automation and computer technology and is intended for use in angle-code converters and digital tracking systems.
Известны аналого-цифровые преобразо ватели (А ЦП) рассогласовани , вырабаты- вающие разностный сигнал между кодируемым углом, заданным в аналоговой форме в виде напр жений, пропорциональных синусу и косинусу этого угла, и текущим значением угла отработки, заданным в цифровой форме yfj.Analog-to-digital converters (A CPU) mismatch are known that produce a difference signal between the encoded angle specified in analog form as voltages proportional to the sine and cosine of this angle, and the current value of the working angle specified numerically yfj.
Недостатком вл етс сложность схемы.The disadvantage is the complexity of the circuit.
Наиболее близким по технической сущ- , ности к изобретению вл етс АЦП рэссогласовани , содержащий четырехвходовый суммирующий усилитель, два инвертирующих усилител и два функциональных дискретных делител напр жени , каждый из 2 которых образован группой параллельно включаемых разр дных резисторов, последовательно с кажпым из которых включен разр дный КЛЮЧ, соедин ющий разр дныйThe closest to the technical essence of the invention is a resampling ADC containing a four-input summing amplifier, two inverting amplifiers and two functional discrete voltage dividers, each of which is formed by a group of parallel-connected discharge resistors, in series with each Single KEY connecting bit
резистор с общей шиной устройства, и включенного последовательно с разр дными резисторами посто нного резистора, подключенного другим выводом к выходу инвертирующего усилител 2,a common bus resistor and a series resistor connected in series with a discharge resistor connected by another output to the output of an inverting amplifier 2,
При применении в многоразр дных преобразовател х УГОЛ-КОД (код-угол) это устройство имеет недостаточную точность, что обусловлено неопгимальностью схемы.When used in multi-bit converters UGOL-CODE (code-angle), this device has insufficient accuracy due to the inoperability of the circuit.
Целью изобретени вл етс упрощение АЦП и повышение точности его работы.The aim of the invention is to simplify the ADC and improve its accuracy.
Поставленна цель достигаетс тем, что в предложенном АЦП вторые выводы разр дньгх ключей подключены к инвертирующему входу третьего операционного усилител , а соотношение сопротивлений посто нного резистора и разр дного резистора старшего разр да равно 0,2775,The goal is achieved by the fact that, in the proposed ADC, the second outputs of the open keys are connected to the inverting input of the third operational amplifier, and the ratio of the resistances of the constant resistor and the discharge resistor of the highest discharge is 0.2775.
На чертеже дана схема предлагаемого АЦП.The drawing is a diagram of the proposed ADC.
На входные зажимы 1 и 2 АЦП подаютс сигналы с выходов смиусно-косинусного датчика утла.The input terminals 1 and 2 of the A / D converters are fed from the outputs of the cmus-cosine fragile sensor.
Зажимы 1 и 2 соединены со входами повторителей напр жени 4 и 3 соответственно . Выходы повторителей 3 и 4 подключены соответственно через посто нные резисторы 5, 6 к двум группам разр дных резисторов 7, -1 И . Резисторы 7- включаютс соответствующими разр дными ключами и в соответствии со значени ми разр дов по Данного на зажимы дополнительного кода угла отработки на зажимы пр мого кода угла отработки. Выходы разр дных ключей соединены с инвертирующим входом операционного усилител 13 между вь1ходом и инвертирующим входом которого подключен резистор обратной св зи 14.Clips 1 and 2 are connected to the inputs of voltage followers 4 and 3, respectively. The outputs of the repeaters 3 and 4 are connected, respectively, via constant resistors 5, 6 to two groups of discharge resistors 7, -1 and. Resistors 7- are turned on by the corresponding bit switches and in accordance with the values of bits per Data on the clamps of the additional code of the angle of working on the terminals of the direct code of the angle of working. The outputs of the bit switches are connected to the inverting input of the operational amplifier 13 between the upstream input and the inverting input of which a feedback resistor 14 is connected.
Отнощение сопротивлени R посто вного резистора 5(6) к выбранной величине R. резистора первого (старшего) разр да выбрано равным 0,2775.The ratio of the resistance R of the fixed resistor 5 (6) to the selected value R. The resistor of the first (senior) bit is chosen equal to 0.2775.
Устройство работает следующим образом .The device works as follows.
На зажимы 1 и 2 поступают соответственно напр жени , пропорциональные сину су и косинусу угла поворота, заданные в аналоговой форме, на зажимы 11 - импульсы обратного кода угла отработки, на зажимы 12 - импульСы erd пр мого кодаTerminals 1 and 2 receive voltage, respectively, proportional to the blue angle and cosine of the angle of rotation, specified in analog form, to terminals 11 — pulses of the reverse code of the working angle, to terminals 12 — pulses erd of the direct code
Выходное напр жение преобразовател рассогласовани , на зажиме 15 пропорционально разности между входными цифровыми и аналоговым сигналами (при малых рассогласовани х). The output voltage of the error converter, at terminal 15, is proportional to the difference between the input digital and analog signals (at small mismatches).
Claims (2)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU772496432A SU726662A1 (en) | 1977-06-08 | 1977-06-08 | Analogue-digital signal error converter |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU772496432A SU726662A1 (en) | 1977-06-08 | 1977-06-08 | Analogue-digital signal error converter |
Publications (1)
Publication Number | Publication Date |
---|---|
SU726662A1 true SU726662A1 (en) | 1980-04-05 |
Family
ID=20713360
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU772496432A SU726662A1 (en) | 1977-06-08 | 1977-06-08 | Analogue-digital signal error converter |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU726662A1 (en) |
-
1977
- 1977-06-08 SU SU772496432A patent/SU726662A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP0070175A2 (en) | Analog-to-digital converters | |
IE810884L (en) | Integrated circuit for television receiver | |
SU726662A1 (en) | Analogue-digital signal error converter | |
GB2201057A (en) | Multi-slope analogue to digital converters | |
US4591830A (en) | Comparator cell for analog-to-digital flash converter | |
EP0135274A2 (en) | Digital-to-analog converter | |
JPH09167965A (en) | Reference voltage generating circuit | |
KR20020064321A (en) | Digital-to-analog converter | |
US4774499A (en) | Analog to digital converter | |
Jovanović et al. | A Cost-effective Method for Resolution Increase of the Twostage Piecewise Linear ADC Used for Sensor Linearization | |
SU1444947A1 (en) | A-d mismatch converter | |
SU1043671A1 (en) | Differential signal scaling conversion device | |
SU1300635A1 (en) | Analog-to-digital converter | |
SU817740A1 (en) | Device for converting rotary sine-cosine transformer signal | |
SU1298687A2 (en) | Digital phase-meter | |
SU949807A1 (en) | A-d converter | |
SU1624486A1 (en) | Function converter | |
SU1676101A1 (en) | Displacement-to-digital transducer | |
CN114499526A (en) | Analog-to-digital conversion circuit | |
SU1575313A1 (en) | Binary-decimal digit analog converter | |
SU1619315A1 (en) | Code-controlled inductance module | |
SU708297A1 (en) | Comparator | |
SU1298920A1 (en) | Analog-to-digital converter | |
JPH0578214B2 (en) | ||
SU953723A1 (en) | Digital-analogue converter |