SU721831A1 - Square rooting arrangement - Google Patents

Square rooting arrangement Download PDF

Info

Publication number
SU721831A1
SU721831A1 SU782666312A SU2666312A SU721831A1 SU 721831 A1 SU721831 A1 SU 721831A1 SU 782666312 A SU782666312 A SU 782666312A SU 2666312 A SU2666312 A SU 2666312A SU 721831 A1 SU721831 A1 SU 721831A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
voltage
adder
frequency
Prior art date
Application number
SU782666312A
Other languages
Russian (ru)
Inventor
Анатолий Григорьевич Васильев
Анатолий Федотович Хижняк
Александр Леонидович Шаманин
Виктор Николаевич Салмин
Original Assignee
Специальное Проектно-Конструкторское Бюро Средств Автоматизации Нефтедобычи И Нефтехимии Спкб "Нефтехимпромавтоматика"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Специальное Проектно-Конструкторское Бюро Средств Автоматизации Нефтедобычи И Нефтехимии Спкб "Нефтехимпромавтоматика" filed Critical Специальное Проектно-Конструкторское Бюро Средств Автоматизации Нефтедобычи И Нефтехимии Спкб "Нефтехимпромавтоматика"
Priority to SU782666312A priority Critical patent/SU721831A1/en
Application granted granted Critical
Publication of SU721831A1 publication Critical patent/SU721831A1/en

Links

Landscapes

  • Testing Or Calibration Of Command Recording Devices (AREA)

Description

(54) УСТРОЙСТВО ДЛЯ ИЗВЛЕЧЕНИЯ КВАДРАТНОГО КОРНЯ(54) DEVICE FOR EXTRACTING SQUARE ROOT

Claims (2)

Изобретение относитс  к аналоговой вычислительной и электроизмерительной технике. Известно устройство дл  извлечени  квадратного корн  , работающее по принципу периодического интегрировани  с импульсной обратной св зью. Его недостатком  вл етс  сложность схемы и низкое быстродействие. Наиболее близким техническим решением  вл етс  устройство дл  извлечени  квадратного корн  2, вьтолненное на операционных усилител х. Устройство содержит блок умножени , выход которого соединен со входом сумматора, к которому подключен вход блока сравнени , выпо ненный на операционном усилителе. Недостатком этого устройства  вл етс  низка  точность и малое быстродействие выполнени  операции извлечени  корн  Целью изобретени   вл етс  повышение точности и быстродействи  устройства. Дл  достижени  пост вленной цели уст ройство дЛ  извлечени  квадратного корн , содержащее блок сравнени , сумматоры и блок умножени , первый вход которого соединен с выходом первого сумматр ра, выход блока умножени  соединен с первым входом второго сумматора, второй вход которого соединен с первой шиной эталонного напр жени , выход второго сумматора подключен к первому входу блока сравнени , второй вход которого  вл етс  входом устройства, дополнительно содержит преобразователь напр жениечастота , выход которого соединен со вторым входом блока умножени  и  вл етс  первым выходом устройства, выход блока сравнени  соединен со входом преобразовател  напр жение-частота, со вторым выходом устройства и первым входом первого сумматора, второй вход которого соединен со второй шиной эталонного напр жени . Функциональна  схема устройства дл  извлечени  кьацратного корн  приведена fta чертеже. Устройство содержит блок умножени  1, первый и второй сумматоры 2 и 3, блок сравнени  4, преобразователь напр жение-частота 5. Второй вход сумма тора 3 йодключен к первой шине эталонного напр жени  6. Второй вход суммато ра 2 подключен ко второй шине эталонного напр жени  7. Позици м 8, 9 и 10 обозначены соответственно вход, первый и второй выходы устройства. Устройство работает следующим обПусть коэффициент преобразовани  бло ка умножени  1-Кп а преобразовател  напр сжение-частота -К Входное напр жение ( подаетс  на вход блока сравнени  4, где сравниваетс  с напр жением, поступающим с выхода первого сумматора 2. В момент их совпадени  выходное напр жение с блока сравнени  4 Ubuix поступает на вход пре образовател  напр жение-частота 5, вто рой (аналоговый) выход устройства и вхо сумматора 3. Преобразователь напр жение- частота 5 имеет начальную частоту i -Тогда частота на выходе преобразовател  5 будет,,,.Этот частотный сигнал поступает на первый (частотный) выход устройства и частотны вход, блока умножени  1. На другой вхо блока 1 поступает напр жение с выхода сумматора 3, равное U6tnx 2 й 2. напр жение на ЩИНР эталонного напр5гже- ни  7. С выхода блока 1 сигнал поступа ет на вход сумматора 2, где он суммиру етс  с напр жением U - на шине эталон ного напр жени  6. Следове тельно, при установившемс  процессе в устройстве выполн етс  соотношение ( .sbu)VUrUax f. Vr-Ur - посто нные величины. Wb,--, получим Г- , f f Применение устройства в многоканальной информационно-измерительной системе позвол ет повысить частоту коммутации каналов до значени , практически равного начальной частоте преобразовател  io (при определении частоты по периоду). Увеличение частоты опроса первичных преобразователей позвол ет повысить точность измерени  быстромен ющихс  процессов . Формула изобретени  Устройство дл  извлечени  квадратного корн , содержащее блок сравнени , сумматоры и блок умножени , первый вход которого соединен с выходом первого сумматора , выход блока умножени  соединен с первым входом второго сумматора, второй вход которого соединен с первой шиной эталонного напр жени , выход второго сумматора подключен к первому входу блока сравнени ,,второй вход которого  вл етс  входом устройства, отличающеес  тем, что, с целью повышени  точности и быстродействи , оно содержит преобразователь напр жейие-частота , выход которого соединен со вторым входом блока умножени  и  вл етс  первым выходом устройства, выход блока сравнени  соединен со входом преобразовател  напр жение-частота, со вторым выходом устройства и первым входом первого сумматора, второй вход которого соединен со второй шиной эталонного напр жени . Источники информации, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР № 222752, кл, G 06 Q 7/2О, 1968. This invention relates to analog computing and electrical measuring equipment. A device for extracting a square root, operating on the principle of periodic integration with pulsed feedback, is known. Its disadvantage is the circuit complexity and low speed. The closest technical solution is a square root extractor device 2, implemented on operational amplifiers. The device contains a multiplication unit, the output of which is connected to the input of the adder, to which the input of the comparator unit, connected to the operational amplifier, is connected. The disadvantage of this device is low accuracy and low speed of the operation of the extraction of the root. The aim of the invention is to improve the accuracy and speed of the device. To achieve the goal, a square root extraction device containing a comparison unit, adders and a multiplication unit, the first input of which is connected to the output of the first totalizer, the output of the multiplication unit is connected to the first input of the second adder, the second input of which is connected to the first bus of the reference voltage. the output of the second adder is connected to the first input of the comparator unit, the second input of which is the input of the device, further comprises a voltage converter, the output of which is connected to the second the input of the multiplier is the first output of the device, the output of the comparator is connected to the input of the voltage-frequency converter, to the second output of the device and to the first input of the first adder, the second input of which is connected to the second bus of the reference voltage. Functional diagram of the device for extracting the root of the root is shown in the fta drawing. The device contains multiplier 1, first and second adders 2 and 3, comparison block 4, voltage-frequency converter 5. Second input sum of torus 3 is connected to the first reference voltage bus 6. Second input of the adder 2 is connected to the second reference bus 7. Positions 8, 9 and 10 denote the input and the first and second outputs of the device, respectively. The device works as follows: Let the conversion factor of the multiplication unit 1-Kp and the converter voltage-frequency-K input voltage (supplied to the input of the comparator unit 4, where it is compared with the voltage from the output of the first adder 2. At the time of their coincidence, the output voltage The Ubuix Comparison Unit 4 is fed to the input of the voltage-frequency converter 5, the second (analog) output of the device and the input of the adder 3. The voltage-frequency converter 5 has the initial frequency i -Then the frequency at the output of the converter 5 b will be reduced ,,,. This frequency signal is fed to the first (frequency) output of the device and the frequency input of multiplier 1. To the other input of block 1, a voltage is output from the output of adder 3, equal to U6tnx 2 nd 2. voltage to CHINTER of the reference voltage 7. From the output of block 1, the signal enters the input of adder 2, where it is summed with the voltage U on the reference voltage bus 6. Consequently, the steady-state process in the device performs the ratio (.sbu) VUrUax f. Vr-Ur - constant values. Wb, -, we get G-, f f The use of the device in a multichannel information-measuring system allows to increase the switching frequency of the channels to a value almost equal to the initial frequency of the converter io (when determining the frequency by period). An increase in the sampling frequency of the primary transducers makes it possible to increase the measurement accuracy of rapidly changing processes. The invention The device for extracting a square root, containing a comparison unit, adders and a multiplication unit, the first input of which is connected to the output of the first adder, the output of the multiplication unit is connected to the first input of the second adder, the second input of which is connected to the first bus of the reference voltage, the output of the second adder Connected to the first input of the comparison unit, the second input of which is the input of the device, characterized in that, in order to improve accuracy and speed, it contains a voltage converter -frequency, the output of which is connected to the second input of the multiplication unit and is the first output of the device, the output of the comparison unit is connected to the input of the voltage-frequency converter, with the second output of the device and the first input of the first adder, the second input of which is connected to the second reference voltage bus . Sources of information taken into account in the examination 1. USSR author's certificate number 222752, class, G 06 Q 7 / 2O, 1968. 2.Патент ФРГ № 1.2ОО027, кл. 42 m 47/20, опублик. 1961 (прототип ).2. The patent of Germany No. 1.2OO027, cl. 42 m 47/20, published 1961 (prototype). ww
SU782666312A 1978-09-22 1978-09-22 Square rooting arrangement SU721831A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782666312A SU721831A1 (en) 1978-09-22 1978-09-22 Square rooting arrangement

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782666312A SU721831A1 (en) 1978-09-22 1978-09-22 Square rooting arrangement

Publications (1)

Publication Number Publication Date
SU721831A1 true SU721831A1 (en) 1980-03-15

Family

ID=20786168

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782666312A SU721831A1 (en) 1978-09-22 1978-09-22 Square rooting arrangement

Country Status (1)

Country Link
SU (1) SU721831A1 (en)

Similar Documents

Publication Publication Date Title
SU721831A1 (en) Square rooting arrangement
JPS54101633A (en) Binomial vector multiplier circuit
SU913412A1 (en) Device for determining shape coefficient of random signal
JPS5547435A (en) Signal processing circuit of light-sound analyzer
SU652501A1 (en) Electronic spectrum analyzer
SU746573A1 (en) Frequency-output dividing device
SU911556A1 (en) Logarithmic converter
SU1170471A1 (en) Device for simulating polymerization reaction
SU399865A1 (en) FREQUENCY-PULSE FUNCTIONAL CONVERTER
RU2058044C1 (en) Exponent function generator
SU798864A1 (en) Device for solving partial differential equations
SU888140A1 (en) Multiplying-dividing device
SU501369A1 (en) Multichannel measuring system
SU656074A1 (en) Spectrum analyzer
SU847086A1 (en) Device for measuring force
SU813678A1 (en) Frequency multiplier
SU564606A1 (en) Harmonic distortion factor meter
SU470818A1 (en) Device for extracting the root of the sum of squares
SU915077A1 (en) Computing device
SU807327A1 (en) Integrator
SU905998A1 (en) Analogue-digital converter
SU984056A1 (en) Rate scaler with fractional countdown ration
SU1002976A1 (en) Active power measuring device
SU853605A1 (en) Non-linear filtering device
SU918875A1 (en) Multi-channel spectrum analyzer