SU720747A1 - Устройство дл автоматического выбора каналов св зи - Google Patents
Устройство дл автоматического выбора каналов св зи Download PDFInfo
- Publication number
- SU720747A1 SU720747A1 SU782638018A SU2638018A SU720747A1 SU 720747 A1 SU720747 A1 SU 720747A1 SU 782638018 A SU782638018 A SU 782638018A SU 2638018 A SU2638018 A SU 2638018A SU 720747 A1 SU720747 A1 SU 720747A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- channels
- input
- communication
- output
- outputs
- Prior art date
Links
Landscapes
- Noise Elimination (AREA)
Description
(54) УСТРОЙСТВО ДЛЯ АВТОМАТИЧЕСКОГО ВЫБОРА КАНАЛОВ СВЯЗИ
Изобретение относитс к св зи и может использоватьс в приемниках сигналов с двухкратной фазоразностной модул цией или в системах св зи с разнесенным приемом в услови х нестабильной несущей частоты и замираний сигнала. Известно устройство дл автоматического выбора каналов св зи, содержащее каналы св зи, состо щие из син фазного и квадратурных трактов, каждый из которых содержит двухполупериодный вьшр митель с фильтром нижних частот, вход которого подсоединен к соответствующему входу решающе го блока, а выход соединен с вхрдсм блока сравнени , и блок сравнени вы ходных сигналов каналов св зи 1. Однако известное устройство имеет невысокую точность выбора помехозащи щенного канала св зи. Цель изобретени - повышение точности выбора помехозащищенного канала св зи. Дл достижени указанной цели в устройство дл автоматического выбора каналов св зи, содержащее каналы св зи, состо 1аие из синфазного и квадратурного тракт ов, каждый из которых содержит двухполупериодный выпр митель с фильтром нижних частот, вход которого подсоединен к соответствующему входу решающего блока, а выход соединен с входом блока сравнени , и блок сравнени выходных сигналов каналов св зи, введены блок усреднени и в каждом канале св зи первый и второй ключи и элемент ИЛИ, при этом в каждом канале св зи выходы двухполупериодных выпр мителей с фильтром нижних частот синфазного и квадратурного трактов через соответственно первый и второй ключ, входы управлени которых соединены с выходами блоков сравнени , подсоединены к входам элемента ИЛИ, выход которого через последовательно соединенные блок сравнени выходных сигналов каналов св зи и блок усреднени подсоединен к соответствук цему дополнительному входу решающего блока. На чертеже представлена структурна электрическа схема предложенного устройства. Устройство содержит каналы св зи, состо щие из синфазного и квадратурного трактов, каждый из которых содержит соответственно двухполупериодный выпр митель 1, 2 с фильтром нижних частот, блок сравнени 3, ключи 5 и элемент ИЛИ 6. Устройство содержит также блок7 сравнени выходных сигналов, блок 8 срёййейй й рёишквдий блок 9, / ... Устройство работает следующим образсм ,Выход ньге напр жени интеграторов (на чертеже не показаны) синфазного иг квадратурного трактов устройства в ад;-ё -Шеч тЬв, пройзй еденных в конце каждой посылки, имеющие положйтель нйе , -или отрицательные значени , по й1Й с Тна с6отвётст 6унлцйе ДвуХпо периодные выпр мители 1 и 2, на вы/ход ах которых выраба йваютс Wanj «Sc6ни , равные абсолютйьгм значени м .1еходного сигнала. Эти напр жени проп6 йЪйаэй йы проекци м входного сигнала устройства на опорные сигналы .сйнфазнбго и квадратурного трактов. входного сигнала сдвинута на i 45° относительнб опорных, то эти . проекции будут одинаковыми,что соответствует наиболее помехоустойчивому приему по данному каналу. Чем больше рййЯйЧИ меаду зйачени ми проекций Wx6 Sffe Вйгнала йа -6пдрные сигналы, тем с меньшей достоверностью будет ™ принима ьс сйг нал . С ВЕИсода дв хполупериодных выпр мителей 1 и 2 сигналы подаютс на блок 3 сравнени , который выбирает . наибольший сигнал из двух трактов. /Выходной сигнал, сформированный блоком 3 йрсЗйзвоййт управление ключами 4, 5, на входы которых подаетс сйг - -ЙШт ™е Жахбда двухпьлупериодных выпр мителей 1 и 2. Выходы ключей 4, 5 объединены элементс 1 ИЛИ б, на выход которого будет проходить максимальный сигнал одного из трактов. Блок 7 срав 1У&йй Н|зЬйзводит сравнение сигналов, поступающих со всех каналов, выбирает ;ййх наименьший и Через соответствующ;йй выход выдает команду на блок 8 Ус ёдйёний о номере канала, который был HaH6ojree согйасоВай с приход щим Сигналом в .данной посылке. Выбор на именьйего сигнала средиSceicканалов означает в- данном случае, что синфаз квадратурна Проекции входного ейптала ffa опорны.ё сигналы имеют на ТШеньшеё различие между собой,т.е. сдвиг по фазе между опорными сигналами и приход щим сигналом близок к 1.45 Блок 8 усреднени усредн ет рёзульта тысравнени на интервале нескольких
Claims (1)
- ,j«i aS8eS-i ta5(c.(: посылок, а решающий блок 9 на основе этоЬо усреднени выносит решение о подключении информационных сигналов с .выходов интеграторов одного из каналов ко входу следующего устройства обработки сигнала. Сдвиг по фазе между каналами составл ет . С увеличением числа каналов пс лехоустойчивость устройства повышаетс .;... . Предлагаемое устройство по сравнению с известньм позвол ет не менее, чем в 4 раза улучьайть отношение сигнал-помеха , по которому производитс выбор канала, наименее подверженного воздействию нестабильности несущей частоты. Формула изобретени Устройство дл автоматического выбора каналов св зи, содержащее каналй св зи, состо щие из синфазного и квадратурного трактов, каждый из которых содёрйсИт двухполупериодный выпр митель с фильтром нижних частот, вход которого подсоединен к соответствующему входу решакадего блока, а выход соединен с входом блока сравнени , и блок сравнени выходных сигналов каналов св зи, отличающеес тем, что,с целью повышени точности выбора помехозащищенного канала св зи, введены блок усреднени и в каждом канале св зи - первый ,и второй ключи и элемент ИЛИ, при этом в каждо канале св зи выходы двухполупериодных выпр мителей с фильтре нижних частот синфазного и квадратурного трактов через сЬответственнопе1 )вый и второй ключ, входы управлени которых соединены с выходами блоков сравнени , подсоединены к входам элеме.нта ИЛИ, выход которого через последовательно соединенные блок сравнени выходных сигналов каНаЛ .ов св зи и блок усреднени подсоеДйнён к Соответствующему дополнительHC iy входу решающего блока. Источники информации, прин тыево внимание при экспертизе 1. Авторское свидетельство СССР по за вке 2495625/09, кл. Н 04 В 7/08, 1977 (прототип).
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782638018A SU720747A1 (ru) | 1978-07-03 | 1978-07-03 | Устройство дл автоматического выбора каналов св зи |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782638018A SU720747A1 (ru) | 1978-07-03 | 1978-07-03 | Устройство дл автоматического выбора каналов св зи |
Publications (1)
Publication Number | Publication Date |
---|---|
SU720747A1 true SU720747A1 (ru) | 1980-03-05 |
Family
ID=20774167
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU782638018A SU720747A1 (ru) | 1978-07-03 | 1978-07-03 | Устройство дл автоматического выбора каналов св зи |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU720747A1 (ru) |
-
1978
- 1978-07-03 SU SU782638018A patent/SU720747A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR960004318B1 (ko) | 다이버시티 수신회로 | |
US4587662A (en) | TDMA spread-spectrum receiver with coherent detection | |
AU751286B2 (en) | Circuit and method for controlling transmission amplifiers | |
CA1282127C (en) | Digital demodulation system | |
EP0180969B1 (en) | Automatic level control circuit for an ad converter | |
JPH0856384A (ja) | 固定局と移動無線ユニットとの間にディジタルの無線リンクを提供する機器に用いられる装置 | |
EP0228786A2 (en) | Radio signal interference cancellation system | |
KR860009599A (ko) | 안테나 다이버시티 시스템 | |
US8189715B2 (en) | Receiver for receiving data symbols having a symbol period | |
GB2208462A (en) | Spread spectrum communications receiver | |
CA1056966A (en) | Method for establishing the code-phase coincidence in an ssma receiver | |
US3649916A (en) | Automatic equalizer for communication channels | |
SU720747A1 (ru) | Устройство дл автоматического выбора каналов св зи | |
US3447086A (en) | Rectangular-code regenerator | |
US3206679A (en) | Diversity combining system employing differential sampling | |
US4628518A (en) | Radio receiver | |
US4075427A (en) | System for phase division multiplex duplex communication over a two-wire circuit between a master terminal and a slave terminal | |
US4352193A (en) | Intended value determination system | |
EP0119005B1 (en) | Time-period modulation transmission system | |
EP0029688B1 (en) | Digital data transmission systems | |
GB2059224A (en) | Data transmission; compensating for inter-symbol interference | |
US2503957A (en) | Diversity receiver system | |
SU708503A2 (ru) | Частотный дискриминатор | |
SU663116A1 (ru) | Устройство дл автоматического выбора каналов св зи | |
GB2146876A (en) | FSK radio receiver |