SU717789A1 - Square rooting arrangement - Google Patents

Square rooting arrangement Download PDF

Info

Publication number
SU717789A1
SU717789A1 SU772541370A SU2541370A SU717789A1 SU 717789 A1 SU717789 A1 SU 717789A1 SU 772541370 A SU772541370 A SU 772541370A SU 2541370 A SU2541370 A SU 2541370A SU 717789 A1 SU717789 A1 SU 717789A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
inputs
unit
control unit
input
Prior art date
Application number
SU772541370A
Other languages
Russian (ru)
Inventor
Александр Иванович Фесенко
Original Assignee
Тамбовский институт химического машиностроения
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Тамбовский институт химического машиностроения filed Critical Тамбовский институт химического машиностроения
Priority to SU772541370A priority Critical patent/SU717789A1/en
Application granted granted Critical
Publication of SU717789A1 publication Critical patent/SU717789A1/en

Links

Landscapes

  • Apparatus Associated With Microorganisms And Enzymes (AREA)

Description

(54) УСТРОЙСТВО ДЛЯ ИЗВЛЕЧЕНИЯ КВАДРАТНОГО КОРНЯ и преобразователь напр жение-интервал времени 1- Недостаток этого устройства заключа етс  в его малом 6btcTpoaeftcf вйй. Целью данного изобретени   вл етс  повышение быстродействи . - -i , . Указанна  цель достигаетс  тем, что устройстбо содержит пЬследЬвательно включенные элемент ИЛИ и частЬтомер выход блока сравнени  и выход запуска интеграторов блока управлени  соединены с йобТветствующими входами элемента ИЛИ и соответствующими управл ющими входами частотомера. --.-i -- Сущность изобретени  по сн етс  чер тежами, где на фиг. 1 приведена блоксхема устройства дл  извлеченна  квадрат ного корн  ; на фиг. 2 - времеднЬге диаг раммы изменени  напр жений. , .;, ;., Устрзрйство содержит, интеграторы 1и 2, блок 3 пам ти, блок 4 сра&нени , блок 5 управлени , элемент ИЛИ 6 и частотомер 7. Устройство работает следующим обра зом . Пере началом цикла преобразовани  интеграторы 1 и 2 наход тс  в исходном состо нии (нулевом) и с поступлением очередного периода входного частотного или частотно-импульсного сигнала по команд ё блока 5 управлени  интегратор 1 начинает формировать линейно во%растающее напр жение U-) , а интегратор 2 пораболическое напр жение U (фкг. 2, а - в): -, :;; u,K-t;i K,. где и К-, - посто нные коэффицйен .. . ты, ;. t - текущее врем . В момент времениТ. г блок 3 ВХ Гау пам ти под действием импульса с блока 5 Уйравленй  запоминает напр жение на выходе интегратора 1 и подает его на один из входов блока 4 сравнени , на вт6рой вх6д которого подаетс  напр жение U. -На выходе блока 4 &раЖёйй  формируетс  импульс , 2 который приводит блок 5 управлени  в У1Е;хЬднре сбсто ниё. ---ч:; Таким образом , пауза мёждУиШульсом с выхода блока 5 управлени , подан ным на запуск интеграторов 1 и 2 и одновременнона вход элемента .ИЛИ б, и импульсом с выхода блока 4 сравнени , поданным на второй вход элемента ИЛИ 6, равна На выходе элемента ИЛИ 6 формируетс  два ййпуйьса (фиг. 2, г) с паузой , соответствующей частоте --l - /llaJs2S. - . Bwxt 1 2 где К const Выход блока 4 сравнени  и соответствующий выход блока 5 управлени  подкпючены к цеп м упра влени  частотоме ра 7, который работает в режиме внешйёгЪуправлени  и регистрирует частоту за. один период входног о сигнала. Формула и 3 об р е т.е н и   . ч. : Устройство дл  извлеченй  квадратного корн , содержащее блок управлени , один из входов к.оторрго  вл етс  входом устройства, а другой подключен к выходу блока сравнени , выход записи блока управлени  соединен с первым входом блока пам ти, а выход запуска интеграторов блока управлени  - с первыми входами первЬго и второго интеграторов, выхсЙ йёрврто интегратора соединен с вто- . Ь1МИ входами блока пам ти и второго интегратора, выход которого соединен с одним из входоЁ блока сравнени , соединенного другим входом с выходом блока пам ти , отличающеес  тем, что, с целью повышени  быстродействи , оно содер .}кйт..,поСледЬвател;ьн р включенные элемент ИЛИ и частотомер, а выход блока сравнени  и выход запуска интеграторов блока управлени  соединены с соответствующими входами элемента ИЛИ и с.оответствующими управл ющими входами .частотомера . . J, .. - .. . Источники информации, Прин тые во внимание при экспертизе 1.Авторское свидетельство С.ССР J 200964, кл. G 06 G 7/20, 1966.. 2.Авторское свидетельство СССР № 531.166, кл. G 06 G 7/20, 1974 (прототип).(54) DEVICE FOR EXTRACTING SQUARE ROOT and voltage-time converter 1- The disadvantage of this device lies in its small 6btcTpoaeftcf device. The purpose of this invention is to improve speed. - -i,. This goal is achieved by the fact that the device contains an OR element and a part meter output of the comparison unit and a control unit integrator start output connected to the corresponding inputs of the OR element and the corresponding control inputs of the frequency meter. --.- i - The essence of the invention is illustrated by the drawings, where in FIG. 1 shows the block diagram of a device for an extracted square root; in fig. 2 - time diagrams of voltage variations. ,.;,;., The device contains integrators 1 and 2, memory block 3, block 4, ampli fi cation, control block 5, the element OR 6, and frequency counter 7. The device operates as follows. By starting the conversion cycle, integrators 1 and 2 are in the initial state (zero) and with the arrival of the next period of the input frequency or pulse frequency signal, the control unit 5 of the controller, integrator 1 begins to form a linearly increasing voltage U-), and integrator 2 parabolic voltage U (fkg. 2, a - c): -,: ;; u, K-t; i K ,. where K-, are constant coefficients ... you, ;. t is the current time. At time t. g block 3 VH Hau memory under the action of a pulse from block 5 Uiravleny remembers the voltage at the output of the integrator 1 and delivers it to one of the inputs of the comparison unit 4, at which V6 is supplied voltage U. -At the output of the 4 & RJ is formed impulse, 2 which drives the control unit 5 at U1E; --- h :; Thus, the pause between the pulses from the output of control block 5, applied to start integrators 1 and 2 and the element input simultaneously. OR b, and the pulse from the output of comparison block 4, fed to the second input of the element OR 6, is equal to the output element OR 6 two yupuysa (Fig. 2, g) with a pause corresponding to the frequency - l - / llaJs2S. -. Bwxt 1 2 where K const The output of the comparison unit 4 and the corresponding output of the control unit 5 are connected to the control circuits of the frequency meter 7, which operates in the external control mode and registers the frequency for. one period of input signal. Formula and 3 rev. E. h .: The device for extracting the square root containing the control unit, one of the inputs to the terminal is the input of the device and the other is connected to the output of the comparator unit, the recording output of the control unit is connected to the first input of the memory unit, and the trigger output of the integrators of the control unit - with the first inputs of the first and second integrators, the integrator's output is connected to the second. L1MII inputs of the memory unit and the second integrator, the output of which is connected to one of the input of the comparison unit, connected by another input to the output of the memory unit, characterized in that, in order to improve speed, it contains kt ..., the follower; the included OR element and the frequency meter, and the output of the comparator unit and the launch output of the integrators of the control unit are connected to the corresponding inputs of the OR element and the corresponding control inputs of the frequency meter. . J, .. - ... Sources of information taken into account in the examination 1. Authors certificate of S.SSR J 200964, cl. G 06 G 7/20, 1966 .. 2. The author's certificate of the USSR No. 531.166, cl. G 06 G 7/20, 1974 (prototype).

ГЬл Gl

Claims (1)

Формула и з об р е т.е н и я /7 1(. ...·.·The formula and the formula for / 7 1 ( . ... ·. · Устройство для извлечения квадрат- \ ного корня, содержащее блок управления, 25 один из входов которого является входом устройства, а другой подключен к выходу блока сравнения, выход записи блока управления соединен с первым входом блока памяти, а выход запуска интеграторов блока управления - с первыми вхо30 дами первЬго и второго интеграторов, вы— ход первого интегратора соединен с вто- .A device for extracting a square root containing a control unit, 25 one of the inputs of which is the input of the device and the other is connected to the output of the comparison unit, the write output of the control unit is connected to the first input of the memory unit, and the start output of the integrators of the control unit is connected to the first inputs of the first and second integrators, the output of the first integrator is connected to the second. «рыми входами блока памяти и второго интегратора, выход которого соединен с 35 одним из входов блока сравнения, соединенного другим входом с выходом блока памяти, отличающееся тем, что, с jцелью повышения быстродействия, оно содержит ^последовательна включенные элемент ДОЖИЛИ и частотомер, а выход блока сравнения и выход запуска интеграторов блока управления соединены с соответствующими ? ’ входами элемента ИЛИ и соответствую' . щими управляющими входами частотоме45 ра. ..“By the red inputs of the memory unit and the second integrator, the output of which is connected to 35 one of the inputs of the comparison unit, connected by the other input to the output of the memory unit, characterized in that, with the purpose of increasing the speed, it contains the comparison unit and the trigger output of the integrators of the control unit are connected to the corresponding ? 'OR element inputs and match'. 45 control inputs. ..
SU772541370A 1977-11-09 1977-11-09 Square rooting arrangement SU717789A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU772541370A SU717789A1 (en) 1977-11-09 1977-11-09 Square rooting arrangement

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU772541370A SU717789A1 (en) 1977-11-09 1977-11-09 Square rooting arrangement

Publications (1)

Publication Number Publication Date
SU717789A1 true SU717789A1 (en) 1980-02-25

Family

ID=20732066

Family Applications (1)

Application Number Title Priority Date Filing Date
SU772541370A SU717789A1 (en) 1977-11-09 1977-11-09 Square rooting arrangement

Country Status (1)

Country Link
SU (1) SU717789A1 (en)

Similar Documents

Publication Publication Date Title
SU717789A1 (en) Square rooting arrangement
GB1466832A (en) Signal generator
US4303985A (en) Analog voltage to pulse rate or analog to frequency converter
RU1802395C (en) Pulse repeating frequency multiplier
SU1483620A1 (en) Device for generating signals at specified relative pulse duration with variable input frequency
SU585502A1 (en) Pulse-time type multiplying dividing device
SU828124A1 (en) Random signal form analyzer
SU674174A1 (en) Voltage- to-frequency converter
SU815896A1 (en) Pulse-with modulator
SU974577A1 (en) Method and apparatus for measuring dc voltage
SU1416951A1 (en) Temperature regulating device
SU911560A1 (en) Function generator
SU847508A1 (en) Method and device for time-pulse analogue-digital conversion of ac voltage
SU440785A1 (en) The converter is the average value of the alternating voltage in the time interval
SU531166A1 (en) Root extraction device
SU520701A1 (en) Voltage to pulse frequency converter
SU501362A1 (en) Device for recording waveforms of nanosecond repetition
SU412678A1 (en)
SU801095A1 (en) Device for measuring time-related motion parametrs of magnetic record carrier
SU953573A1 (en) Periodic electric signal stroboscopic conversion method
SU1218468A1 (en) Analog-to-digital converter
ROOTS A voltage controlled delay generator(Voltage controlled delay generator circuits using sampling for improved signal to noise ratio)
JPS6471213A (en) Frequency-voltage conversion circuit
SU627487A1 (en) Dc voltage integrating converter
SU445983A1 (en) Voltage-Voltage Converter Duration