SU712945A1 - Селектор импульсов минимальной длительности - Google Patents

Селектор импульсов минимальной длительности Download PDF

Info

Publication number
SU712945A1
SU712945A1 SU762328390A SU2328390A SU712945A1 SU 712945 A1 SU712945 A1 SU 712945A1 SU 762328390 A SU762328390 A SU 762328390A SU 2328390 A SU2328390 A SU 2328390A SU 712945 A1 SU712945 A1 SU 712945A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
delay
pulses
duration
output
Prior art date
Application number
SU762328390A
Other languages
English (en)
Inventor
Лев Григорьевич Дворецкий
Original Assignee
Предприятие П/Я А-7162
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-7162 filed Critical Предприятие П/Я А-7162
Priority to SU762328390A priority Critical patent/SU712945A1/ru
Application granted granted Critical
Publication of SU712945A1 publication Critical patent/SU712945A1/ru

Links

Landscapes

  • Investigating Or Analyzing Materials By The Use Of Ultrasonic Waves (AREA)

Description

1
Изобретение относитс  к области радиотехники и может быть использовано в устройствах селекции импульсного сигнала на фоне помех.
Известен селектор импульсов, содержащий элемент И, дифференцирующий каскад , инвертор и элемент задержки I.
Недостатком устройства  вл етс  невозможность выделени  сигнала, наход щегос  на вершине другого более щирокого импульса .
Наиболее близкое к изобретению техническое решение - селектор импульсов минимальной длительности, содержащий линию задержки с средним выводом, два блока вычитани  и элемент совпадени  2.
Однако в этом селекторе наблюдаетс  зависимость задержки выходного импульса от длительности входного сигнала.
Цель изобретени  - независимость временного положени  выходных импульсов от длительности входных сигналов.
Поставленна  цель достигаетс  тем, что в селектор импульсов минимальной длительности , содержащий блок вычитани  и линию задержки, первый вывод которой подключен к входной шине, дополнительно введена лини  задержки, первый вывод которой через разв зывающий элемент соединен с входной щиной и через первый диод с
первым входом блока вычитани , второй вход которого через второй диод подключен к среднему выводу линии задержки, а вторые выводы каждой линии задержки соединены с общей шиной.
На фиг. 1 представлена принципиальна  электрическа  схема предлагаемого селектора; на фиг. 2, а-е даны временные диаграммы работы селектора импульсов мини .мальной длительности.
Селектор импульсов мини aльнoй длительности содержит линии задержки 1, 2, разв зывающий элемент 3, блок 4 вычитани , диоды 5, 6, входную щину 7 и выходную щину 8.
Селектор импульсов работает следующим образом.
Предположим, что селектор импульсов должен пропускать на выход импульсы длительностью без изменени , а также импульсы длительностью нормализованными по длительности и равными Т с посто нной задержкой относительно входного сигнала, а импульсы, длительность которых больще тз, не должны проходить на выход селектора импульсов .
Выбирают линии задержки, исход  из условии
TI + 2Т2
зад1 - si задг -
TI + 2
зад
где зад1 - врем  задержки по влени  импульса на среднем выводе липни задержки 1; 2 - полное врем  задержки линии
задержки 1; 4адз - полное врем  задержки линии
задержки 2.
Входные сигналы положительной пол рности , содержащие импульс, несущий полезную информацию, наход щийс  на пьедестале помехи (фиг. 2,а) поступают с входной шины 7 на вход линии задержки 1 и через разв зывающий элемент 3 - на вход линии задержки 2. В линии задержки 1 импульсы задерживаютс  на величину Wi (средний вывод линии задержки 1), поэтому пр мые положительные импульсы суммируютс  с отрицательными отражательными импульсами, задержанными на величину 2(4ад2-Wi) (фиг. 2,6). Через диод 5 положительные импульсы помехи и полезного сигнала поступают на вход блока 4 вычитани  (фиг. 2,8).
На входе линии задержки 2 из входных положительных импульсов происходит вычитание отраженных импульсов, задержанных на величину
24ада 1 + - 4ад,. (фИГ. 2, г).
Через диод 6 положительные импульсы (фиг. 2,д) поступают на вход блок 4 вычитани , где они вычитаютс  из импульсов, поступающих на другой его вход, подавл  
помехи (фиг. 2,е).
Таким образом, изобретение позвол ет получить на выходе селектора импульсы полезной информации с посто нной задержкой , не завис щей от длительности входного сигнала, с одновре.меиным подавлением сигнала помехи.

Claims (2)

1.Авторское свидетельство СССР № 356770, кл. Н ОЗК 5/18, 1971 (аналог).
2.Авторское свидетельство СССР № 422093, кл. Н ОЗК 5/20, 1972 (прототип).
ав,
,Г|
Г
SU762328390A 1976-03-04 1976-03-04 Селектор импульсов минимальной длительности SU712945A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU762328390A SU712945A1 (ru) 1976-03-04 1976-03-04 Селектор импульсов минимальной длительности

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU762328390A SU712945A1 (ru) 1976-03-04 1976-03-04 Селектор импульсов минимальной длительности

Publications (1)

Publication Number Publication Date
SU712945A1 true SU712945A1 (ru) 1980-01-30

Family

ID=20650211

Family Applications (1)

Application Number Title Priority Date Filing Date
SU762328390A SU712945A1 (ru) 1976-03-04 1976-03-04 Селектор импульсов минимальной длительности

Country Status (1)

Country Link
SU (1) SU712945A1 (ru)

Similar Documents

Publication Publication Date Title
SU712945A1 (ru) Селектор импульсов минимальной длительности
SU1218457A1 (ru) Устройство дл сравнени импульсных сигналов
SU733096A1 (ru) Селектор импульсов по длительности
RU1830531C (ru) Устройство дл вычитани частот двух импульсных последовательностей
SU1190502A1 (ru) Устройство дл формировани импульсов разностной частоты
SU411451A1 (ru)
SU444317A1 (ru) Селектор минимальной длительности
SU970634A1 (ru) Фазовый дискриминатор
SU1580534A1 (ru) Троичное счетное устройство
SU993456A1 (ru) Устройство дл синхронизации
SU1273964A1 (ru) Ячейка дл выделени элементов изображений подвижных объектов
SU851758A1 (ru) Преобразователь последовательностииМпульСОВ B ОдиНОчНый пР МОугОльНыйиМпульС
SU1635285A1 (ru) Устройство коррекции штриховых изображений
SU1091162A2 (ru) Блок приоритета
SU1420659A2 (ru) Селектор импульсов по длительности
SU508917A1 (ru) Врем -амплитудный преобразователь
RU2044406C1 (ru) Селектор импульсов заданной длительности
SU667966A1 (ru) Устройство дл сравнени чисел
SU729584A1 (ru) Устройство дл ввода информации
SU519720A1 (ru) Устройство дл воспроизведени запаздывани
SU1385244A2 (ru) Фазовый компаратор
SU972652A1 (ru) Селектор импульсов по длительности
SU1411957A2 (ru) Селектор импульсов по длительности
SU1559400A1 (ru) Устройство переключени генераторов тактовых частот
SU1272491A1 (ru) Устройство дл контрол последовательности импульсов