SU708514A2 - Управл емый делитель частоты - Google Patents
Управл емый делитель частоты Download PDFInfo
- Publication number
- SU708514A2 SU708514A2 SU782633437A SU2633437A SU708514A2 SU 708514 A2 SU708514 A2 SU 708514A2 SU 782633437 A SU782633437 A SU 782633437A SU 2633437 A SU2633437 A SU 2633437A SU 708514 A2 SU708514 A2 SU 708514A2
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- pulses
- input
- output
- elements
- counter
- Prior art date
Links
Landscapes
- Pulse Circuits (AREA)
Description
(54) УПРАВЛЯЕМЫЙ ДЕЛИТЕЛЬ ЧАСТОТЫ
- Изобретение относитс к импульсной технике.
Известен делитель частоты по основному авт. св. № 531286, содержащий два счетчика импульсов с переменным коэффициентом пересчета, элемент задержки. фи элемента И, два элемента ИЛИ. Вход устройства подключен к первому счетчику через элемент задержки, первый элемент И и первый элемент ИЛИ, а ко второму счетчику импульсов - непосредственно . Выход второго счетчика подключен через второй элемент И ко второму входу первого элемента ИЛИ, а через третий элемент И - ко входу второго элемента ИЛИ, второй вход которого соединен с выходами первого счетчика импульсов
II.
У этого устройства ограниченный коэффн1гоент делени .
Цель изобрете1т - расширение диапазона коэффициентов делени .
Поставленна цель достигаетс тем, что в управл емый делитель частоты со-
держащий два параллельно соединенных счетчика ик{пульсов, три элемента И, два элемента ИЛИ, элемент задержки, включенный на входе первого счетчика импульсов , причем последователь Ю соединенные первые элементы И и 11ПИ включены между входом перг.рго и выходом второго счетчиков импульсов, выход второго из которых через второй элемент И подключен к первому входу второго элемента ИЛИ, ко второму входу которого непосредственно подключен выход первого счетчика импульсов, введены три дополнительных элемента И и дополнительный элемент ИЛИ, первый вход которого через первый дополнительный элемент И подключен к выходу элемента задержки, второй вход через второй дополнительный элемент И - ко входу усфО1)ства и ко вхопу третьего дополш тельного элемента И, выхоп которого через ИЛР1 соединен со входом первого счетчика импульсов, а выхоп послеанпго ко вхоау второго счетчика импу;п соп.
Структурна электрическа схема преплагаемого управл ек4ого целител частоты приведена на чертеже.
Управл емый делитель частоты содер жит два счетчика 1 и 2 импульсов с переменным коэффициентом пересчета, элемент задержки 3, элементы И 4-9, элементы ИЛИ 10-12, 13 - шина источника входных сигналов, 14-19 - шины источников управл ющих сигналов. Шина 13 подключена ко входу элемента И 5, ко входу элемента И 8 и через элемент задержки 3 - ко входам элементов И 4, 6. Вторые входы элементов И 5, 4, 6, 8 подключены соответственно к шинам 14, 15, 16, 18, Выходы элементов И 4, 5 йоцключены через элемейт ИЛИ 10 ко входу счетчика 1 импульсов, а выходы элементов И 6, 8 через элемент ИЛИ, 11 - ко входу счетчика 2. Выход счетчика 2 импульсов подключен ко входам элементов И 7, 9, вторые входы которых подключены соответственно к клеммам 17 19, Выход элемента И 7 подключен к третьему входу элемента ИЛИ 10. Выхо- ды счетчика 1 импульсов и элемента И 9 подключены через элемент ИЛИ 12 к выходу устройства.
Устройство работает следующим образом .
На шину 13 поступают импульсы с высокой частотой. При подаче управл ющих сигналов на шины 14, 15, 16, 18, 19 входные импульсы через элементы И 5, ИЛИ 10 поступают на счетчик 2. При этом на выходе счетчика 1 оказываетс - импульсов, а на выходе счетчика 2 - , где - количество входныз импульсов, К и К коэффициенты целенн счетчиков 1 и 2 соответственно. Со счетчиков импульсы поступают через элемент ИЛИ 12 на выход устройства. Количество импульсов на выходе устройства равно сумме ампульсо на выходах счетчиков за вычетом количества импульсов, совпадающих во времени , так как два совпадающих во времени импульса воспринимаютс выходным элементом ШИ 12 как один. Совпадение импульсов на выходах счетчиков происходит в моменты времени, кратные периодам следовани импульсов на выходах счетчиков , т.е. кратные коэффициентам делени Кц и К, а количество таких СОБс 1
падающих импульсов равно .у , где 2 - наименьшее общее делимое коэффициентов делени К. Следовательно входным импульсам, поступающим на счетчики 1 и 2 через элементы И 5, 8, соответствует -1; -1- - выходных импульсов.
Задержанные входные импульсы поступают с элемента задержки 3 через элементы И 4, 6 на счетчики 1 и 2. При этом задержанным входным импульсам такNgKNBXNftK
же соответствует -ir- -f -j - -gВЫХОДНЫХ импульсов. Следовательно, количеству выходных импульсов соответствует количество выходных импульсов устройства
«,.r y4/V
а общий коэффициент делени
oBu,%(± -±--i-:i
к к г
Claims (1)
1. Авторское свидетельство СССР № 531286, кл. И 03 К 23/00, 23.04.75,
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782633437A SU708514A2 (ru) | 1978-06-27 | 1978-06-27 | Управл емый делитель частоты |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782633437A SU708514A2 (ru) | 1978-06-27 | 1978-06-27 | Управл емый делитель частоты |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU531286 Addition |
Publications (1)
Publication Number | Publication Date |
---|---|
SU708514A2 true SU708514A2 (ru) | 1980-01-05 |
Family
ID=20772183
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU782633437A SU708514A2 (ru) | 1978-06-27 | 1978-06-27 | Управл емый делитель частоты |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU708514A2 (ru) |
-
1978
- 1978-06-27 SU SU782633437A patent/SU708514A2/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU708514A2 (ru) | Управл емый делитель частоты | |
SU1367022A2 (ru) | Дифференцирующее устройство | |
SU797076A1 (ru) | Управл емый делитель частоты сле-дОВАНи иМпульСОВ | |
SU1555839A1 (ru) | Умножитель частоты следовани импульсов | |
SU1352482A1 (ru) | Умножитель частоты | |
SU928345A2 (ru) | Дискретный умножитель частоты следовани импульсов | |
SU585601A1 (ru) | Устройство дл вычитани и добавлени импульсов | |
SU1635251A1 (ru) | Цифровой фильтр | |
SU1587623A1 (ru) | Рекурсивный цифровой режекторный фильтр | |
SU930626A1 (ru) | Устройство дл задержки импульсов | |
SU921069A1 (ru) | Амплитудный дискриминатор | |
SU966920A1 (ru) | Дес тичный счетчик | |
SU1441394A1 (ru) | Вычитатель частот с представлением информации в число-импульсном коде | |
SU1388860A1 (ru) | Устройство дл умножени частоты на коэффициент | |
SU750468A1 (ru) | Устройство дл синхронизации импульсов | |
SU696461A1 (ru) | Многоканальное устройство приоритета | |
SU631876A1 (ru) | Устройство дл регулировани скорости привода | |
SU875380A1 (ru) | Устройство дл извлечени корн | |
SU1307556A1 (ru) | Формирователь длительности импульсов | |
SU748883A1 (ru) | Делитель частоты следовани импульсов с переменным коэффициентом делени | |
SU585502A1 (ru) | Множительно-делительное устройство врем -импульсного типа | |
SU817735A2 (ru) | Генератор напр жени специальнойфОРМы | |
SU1275469A1 (ru) | Устройство дл определени дисперсии | |
SU417902A1 (ru) | ||
SU978357A1 (ru) | Делитель частоты импульсов с регулируемым коэффициентом делени |