SU684712A1 - Фазовый дискриминатор - Google Patents

Фазовый дискриминатор

Info

Publication number
SU684712A1
SU684712A1 SU772465625A SU2465625A SU684712A1 SU 684712 A1 SU684712 A1 SU 684712A1 SU 772465625 A SU772465625 A SU 772465625A SU 2465625 A SU2465625 A SU 2465625A SU 684712 A1 SU684712 A1 SU 684712A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
trigger
divider
pulses
Prior art date
Application number
SU772465625A
Other languages
English (en)
Inventor
Виктор Дмитриевич Кутернега
Алла Вильевна Лапина
Original Assignee
Предприятие П/Я Г-4421
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4421 filed Critical Предприятие П/Я Г-4421
Priority to SU772465625A priority Critical patent/SU684712A1/ru
Application granted granted Critical
Publication of SU684712A1 publication Critical patent/SU684712A1/ru

Links

Description

(54) ФАЗОВЫЙ ДИСКРИМИНАТОР
Изобретение относитс  к электронной технике и предназначено дл  измерени  сдвига фаз периодических сигналов при хаотическом пропадании одного из них и управлени  фазой синхронизируемого генератора в устройствах синхронизации .
Известен дискретный дискриминатор , предназначений дл  измерени  сдвига фазы между периодическими сигналами и содержащий взаимосв занные триггеры, схемы И и схемы ЗАПРЕТ 1J.
Однако этот дискриминатор может работать только при периодических сигналах.
Наиболее близким по технической сущности к предложенному  вл етс  устройство, которое содержит взаимосв занные триггеры, схему запрета, прецизионный формирователь длительности, выполненный на счетчике/ схемы И, И;Ш и ЗАПРЕТ (2).
Одчако это устройство громоздко, имеет большие габариты и в его состав входит прецизионный формировате длительности, выполненный, например на счетном устройстве.
Цель изобретени  - уменьшение габаритов и веса прибора и повышение его точности.

Claims (2)

  1. Дл  этого в фазовый дискриминатор содержащий устройство синхронизации, состо щее из последовательно соединенных задающего генератора, управл ющего элемента и делител , а также усредн ющего узла, соединенного с входамидобавление и вычитани управл ющего элемента, три триггера, два элемента И,подсоединенные к входа добавление,вычитание усредн ющего узла и к задающему генератору, введены элементы ИЛИ и И. Один выход делител  устройства синхронизации соединен параллельно с нулевым входом третьего, с единичным входом второго и через элемент ИЛИ с нулевым входом первого триггера, а друго выход указанного делител  соединен параллельно с нулевым входом второго триггера и через элемент ИЛИ с нулевым входом первого триггера. Единичный выход первого триггера подключен к второму входу первого элемента И и через введенный элемент И - к единичному входу третьего тоиггера. Единичный выход второго триггера через вышеназванный элемент И соединен с единичИЕЛм входом третьего триггера, а нулевой выход второго и единичный третьего соеди нены с вторым элементом И. На чертеже изображена структур на  схема предложенного устройства На чертеже изображено также устрой ство синхронизации дл  лучшего по снени  работы дискриминатора. Дискриминатор 1 содержит тригге ры 2-4, элементы И 5 - 7 и элемент ИЛИ 8. Устройство синхронизации 9 содержит задающий генератор 10, управл емый элемент 11, делитель 12 и усредн ющий узел 13. . Дискриминатор работает следующим образом. В исходном состо нии (при отсутствии сигнала на входе устройства) на единичном выходе триггера 2 установлен низкий уровень потенциала импульсами с выходов делител  12. Триггеры 2-4 выполнены по схеме с раздельными входами. Единичный выход триггера 2 параллельно соединен с входами элементов 5, Единичный выход триггера 4 имеет низкий уровень потенциала, который запрещает прохождение сигналов через элемент И 7. Таким образом в исходном состо нии устройства- (п отсутствии сигнала на клемме вход устройства) импульсы с выхода зада щего генератора .10 не проход т через элементы 6,- 7 на вход усредн ю щего узла 13, т. е. дискриминатор фиксирует отсутствие рассогласован что соответствует действительности Работа дискриминатора 1 в случае опережени  входного сигнала на клем вход устройства относительно напр жени  на втором выходе делител  12 происходит следующим образом . При по влении входного сигн ла . последний устанавливает на еди ничном выходе триггера 2 высокий уровень потенциала, который разрешает прохождение импульсов генератора 10 через элемент 6, на вход узла 13, Сигнал разрешени  с выхода триггера 2 поступает также на соответствующий вход элемента 5, Импульс с второго выхода,делител  12 .устанавливает триггер 2 в исходное состо ние, тем самым фиксируетс  величина рассогласовани  входного сигнала относительно импульсов с этого выхода делител  12 Величина рассогласовани  преобразо вываетс  в число импульсов на элементе И 6, и это число поступает на вход добавлени  усредн ющего узла 13. Состо ние триг геров 3, 4 не измен етс  по отношению к исходному состо нию. Работа д;искриминатора 1 в случае запаздывани  входного сигнала отно сительно напр жени  со второго вы24 хода делител  12 происходит следующим образом. Триггер 2 остаетс  в исходном состо нии до момента прихода входного сигнала, с приходом которого на единичном выходе этого триггера устанавливаетс  высокий уровень потенциала, который поддерживаетс  до момента прихода импульсов с первого выхода делител  12. В результате элемент 6 на этот промежуток времени становитс  открытым . За это врем  на вход добавлени  усредн ющего узла поступают импульсы с выхода генератора 10 через элемент 6. Сигналы с обоих выходов делител  12 в этот момент устанавливают триггер 3 по единичному выходу в состо ние с высоким уровнем потенциала. В результате этого элемент 5 по обоим входам становитс  разрешенным и по переднему фронту перепада напр жени  срабатывает триггер 4, на единичном выходе которого устанавливаетс  высокий уровень потенциала, который продо.пжаетс  до момента прихода импульсов с второго выхода делител  12. В результате элемент 7 по входам управлени  становитс  разрешенным; в течение времени между импульсами выходов делител  12. Этот промежуток Заполн етс  импульсами генератора 10, которые через элемент 7 поступают на входвычитание усредн ющего узла.13. Величина рассогласовани  отставани  определ етс  разностью интервалов времени. Операци  вычитани  выполн етс  усредн ющим узлом 13, знак результата определ етс  большим интервалом времени. Предложенна  схема дискриминатоРа обеспечивает работу устройства с сохранением синхронизма устройства в целом при пропадании входного сигнала. Формула изобретени  Фазовый дискриминатор, содержащий устройство синхронизации, состо щее из последовательно соединенных задающего генератора, управл ющего элемента и делител , а также усредн ющего узла,соединенного с входами добавление и вы штaниe управл ющего элемента, три триггера, два элемента И, подсоединенные к входам добавление,вычитание усредн юего узла и к задающему генератору, отличающийс  тем, что, с целью уменьшени  габаритов и веса прибора и повышени  его точности, в него введены элементы ИЛИ и И, при этом Один выход делител  устройства синхронизации соединен параллельно с нулевым входом третьего, с единичным входом второго и через элемент ИЛИ - с нулевым входом первого триггера,а другой выход указанного делител  соединен параллельно с нулевым входом второго триггера и через элемент ИЛИ - с нулевым входом первого триггера, единичный выход первого триггера подключен к второму входу первого элемента И и через введенный элемент И - к еди ничному входу третьего триггера, единичный выход второго триггера через вышеназванный элемент И сое84712
    динен с единичным входом третьего триггера, а нулевой выход второго и единичный третьего соединены с вторым элементом И.
    Источники информации, прин тые во внимание при экспертизе 5 1с Авторское свидетельство СССР 450113, кл. G 01 R 25/08, 1973.
  2. 2. Мартынов Е. М. Синхронизаци  в системах передачи дискретных сообщений . Св зь, 1972, с. 110-112, 10 р. б. 18.
SU772465625A 1977-03-23 1977-03-23 Фазовый дискриминатор SU684712A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU772465625A SU684712A1 (ru) 1977-03-23 1977-03-23 Фазовый дискриминатор

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU772465625A SU684712A1 (ru) 1977-03-23 1977-03-23 Фазовый дискриминатор

Publications (1)

Publication Number Publication Date
SU684712A1 true SU684712A1 (ru) 1979-09-05

Family

ID=20700728

Family Applications (1)

Application Number Title Priority Date Filing Date
SU772465625A SU684712A1 (ru) 1977-03-23 1977-03-23 Фазовый дискриминатор

Country Status (1)

Country Link
SU (1) SU684712A1 (ru)

Similar Documents

Publication Publication Date Title
US3764903A (en) Phase measuring system
SU684712A1 (ru) Фазовый дискриминатор
US3634772A (en) Digital band-pass detector
IE43734L (en) Transition indicator for two-level signal
JPS63226115A (ja) ゼロクロスカウンタ
US3631343A (en) Time interval averaging circuit
SU859941A1 (ru) Устройство дл измерени скорости изменени частоты
US2701841A (en) Range unit
SU743163A1 (ru) Фазовый дискриминатор
SU721767A1 (ru) Устройство дл дискретного регулировани разности фаз сигналов
SU714673A1 (ru) Резервированный генератор импульсов
SU758547A2 (ru) Устройство синхронизации с дискретным управлением
US3334303A (en) Delayed pulse generating system
SU976483A1 (ru) Селектор импульсов по периоду следовани
SU542957A1 (ru) Индикатор синхронизма по фазе радиоимпульсов
SU938196A1 (ru) Фазосдвигающее устройство
SU966660A1 (ru) Устройство дл измерени длительности коротких импульсов
SU1221613A1 (ru) Цифровой фазометр дл измерени мгновенного значени угла сдвига фаз
US2882495A (en) Precision interval timer
SU890251A1 (ru) Коррел ционный измеритель скорости
SU790272A1 (ru) Цифровой частотный дискриминатор
SU957412A1 (ru) Умножитель частоты следовани импульсов
US2823377A (en) Timing apparatus
SU553737A1 (ru) Устройство синхронизации
SU1559418A1 (ru) Устройство тактовой синхронизации