SU674199A1 - Differential amplifier - Google Patents

Differential amplifier

Info

Publication number
SU674199A1
SU674199A1 SU782575055A SU2575055A SU674199A1 SU 674199 A1 SU674199 A1 SU 674199A1 SU 782575055 A SU782575055 A SU 782575055A SU 2575055 A SU2575055 A SU 2575055A SU 674199 A1 SU674199 A1 SU 674199A1
Authority
SU
USSR - Soviet Union
Prior art keywords
circuit
transistor
differential
current
current generator
Prior art date
Application number
SU782575055A
Other languages
Russian (ru)
Inventor
Владимир Иванович Анисимов
Михаил Васильевич Капитонов
Николай Николаевич Прокопенко
Юрий Михайлович Соколов
Original Assignee
Ленинградский Ордена Ленина Электротехнический Институт Им.В.И.Ульянова (Ленина)
Шахтинский Технологический Институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ленинградский Ордена Ленина Электротехнический Институт Им.В.И.Ульянова (Ленина), Шахтинский Технологический Институт filed Critical Ленинградский Ордена Ленина Электротехнический Институт Им.В.И.Ульянова (Ленина)
Priority to SU782575055A priority Critical patent/SU674199A1/en
Application granted granted Critical
Publication of SU674199A1 publication Critical patent/SU674199A1/en

Links

Landscapes

  • Amplifiers (AREA)

Description

(54) ДИФФЕРЕНЦИАЛЬНЫЙ УСИЛИТЕЛЬ(54) DIFFERENTIAL AMPLIFIER

Изобретение относитс  к радиотехнике и может быть использовано в автоматике и измерительной и вычислительнойотехнике . Известен дифференциальный усилитель , содержащий дифференциальный каскад на транзисторах, обща  эмиттерна  цепь которых соединена с коллектором транзистора генератора тока эмиттер которого соединен с цепью . смещени , схему нагрузки, входы кото рой подключены к соответствующим выходам дифференциального каскада 1 . Однако известное устройство обладает низким коэффициентом ослаблени  синфазных входных напр жений, Цель изобретени  - повышение коэф фициента ослаблени  синфазных входных напр жений. Дл  этого в дифференциальный усилитель , содержащий дифференциальный каскад на транзисторах,обща  эмиттер на  цепь которых соединена с коллектором транзистора генератора тока, эмиттер которого соединен с цепью смещени , схему нагрузки, ее входы подключены к соответствующим выходам дифференциального каскада, введены два дополнительных транзистора, эмиттеры которых объединены и подклкт чены. к базе транзистора генератора тока, коллекторы подключены к соответствующим выходам усилител , а базы объединены и подключены к цепи смещени , На чертеже изображена структурна  электрическа  схема предложенного устройства. Дифференциальный усилитель содержит дифференциальный каскад 1 на двух транзисторах 2 и 3, транзистор генератора тока 4, цепь смещени  5, схему нагрузки б и два дополните.пьных транзистора 7 и 8. Устройство работает следующим образом. . Если на входы дифференциального каскада 1 подать синфазные входные напр жени , то эти напр жени  с коэффициентом передачи, близким к единице , передаютс  на коллектор бипол рного транзистора герератора тока 4, в коллекторной цепи последнего по вл етс  приращение тока, обуславливающее соответствующие изменени  эмиттёрнь1х токов транзисторов 2 и 3. Эти токи с коэффициентами передачи по току транзисторов 2 и 3 в схеме с общей базой передаютс  в схему нагрузки.The invention relates to radio engineering and can be used in automation and measurement and computer technology. A differential amplifier is known, which contains a differential cascade on transistors, the total emitter circuit of which is connected to the collector of a current generator transistor whose emitter is connected to a circuit. displacement, the load circuit, the inputs of which are connected to the corresponding outputs of the differential stage 1. However, the prior art device has a low attenuation factor of in-phase input voltages. The purpose of the invention is to increase the attenuation coefficient of the in-phase input voltages. To do this, a differential amplifier containing a differential cascade on transistors, a common emitter on the circuit of which is connected to the collector of the current generator transistor, the emitter of which is connected to the bias circuit, load circuit, its inputs are connected to the corresponding outputs of the differential cascade, two additional transistors are introduced, whose emitters merged and connected to the base of the current generator transistor, the collectors are connected to the corresponding outputs of the amplifier, and the bases are combined and connected to the bias circuit. The structural electrical circuit of the proposed device is shown in the drawing. The differential amplifier contains a differential stage 1 on two transistors 2 and 3, a current generator transistor 4, an offset circuit 5, a load circuit b and two additional transistors 7 and 8. The device operates as follows. . If common-mode input voltages are applied to the inputs of the differential stage 1, then these voltages with a transmission coefficient close to one are transmitted to the collector of the current-breaker 4 bipolar transistor 4, a current increment occurs in the collector circuit of the latter causing the corresponding changes in emitter currents of the transistors 2 and 3. These currents with current transfer coefficients of transistors 2 and 3 in the common base circuit are transmitted to the load circuit.

S, Kf / . -- - i; ,,. . jvS, Kf /. - - i; ,,. . jv

При наличии дополнительных транзисторов 7 и 8 образуетс  канал, компенсирующий влй 1йиё выходногоГ .сопротивлени  транзистора генератора, тока4 на коэффициент ослаблени  , синфазных входных напр жений.In the presence of additional transistors 7 and 8, a channel is formed, which compensates for the output of the output resistance of the generator transistor, current 4 for the attenuation coefficient, common-mode input voltages.

Приращение тока в коллекторной цепи транзистора генератора тока 4 И атгттйЧёсгки пЬлнбст1ью поступает в общую эмиттерную цепь доПолйИтельных транзистбров 7 и 8. В за вйсгШ8а й от ВХОДНЫХ сопротивлений дополнительныхThe increment of the current in the collector circuit of the transistor of the current generator 4 And the voltage is supplied to the common emitter circuit of the POSITION transistors 7 and 8. In for the high impedance

ЗгранэйсТоров, включенных по схеме сSgranesTorov included under the scheme with

оёщёй базой, -прЪйсхЬДит ра;спредеп-ение тока.  OE base, -ROOTING; current spreading.

Далее через коэффициенты передачи по току в схеме с ойщей базой дополИйтельных транзисторо в 7 и 8 тфирагГ эмйттернах токов поступают вFurther, through the current transfer coefficients in the circuit with the current base of the additional transistors in 7 and 8 of the current terminal circuit, the currents enter the

аёЖ натрузки, осуществл   почти пШ1НьпГ омпенсацйЖ к-Ь11ЙГ«Г6| (Шй-- Токов . Таким образом, прЬисзСодйТком ШНсйци  вли ни  выходного сопротивлё ,ни  транзистора генератора тока 4 на коэффициент ослаблени  сййфазныхAHL at workload, carried out almost pSH1NPG otsenatsyYZh-l11YG "G6 | (Sy-- Currents. Thus, the use of the modular effect of the output impedance, or the current generator transistor 4, on the attenuation factor

19ХОДНЫХ напр жений. -- у f .::;: INPUT VOLTAGE. - at f. ::;:

Дифференциальный усилитесь поЭвол ет существенно повысить коэффициенDifferential enhancement allows you to significantly increase the ratio

ослаблени  синфазных входных напр жений .attenuation of common mode input voltages.

Claims (1)

Формула изобретени Invention Formula Дифференциальный усилитель, содержащий дифференциальный каскад на тран.эисторах, обща  змиттерна  цепь, котбрых соединена с коллекторомDifferential amplifier containing a differential cascade on transistor, a common zmittern circuit that is connected to a collector транзистора генератора тока, эмиттер которого соединен с цепью смещени , схёйу нагрТЭкй, входы которой подключены к соответствующимвыходам дифференциального каскада, отличающ и и с   тем, что, с целью повышени  коэффициента .ослаблени  синфазных вХОйНых нап) женйй, введены два дополнительных транзистора, эмиттерыa current generator transistor, the emitter of which is connected to the bias circuit, a heating circuit, the inputs of which are connected to the corresponding outputs of the differential cascade, are distinguished by the fact that, in order to increase the attenuation of the common mode input, two additional transistors are introduced которых объединены и подключены к Транзистора генератора тока, коллекторы подключены к соответствующим выходам усилител , а базы об- рдинена и подключены к цепи смещени .which are combined and connected to the current generator transistor, the collectors are connected to the corresponding outputs of the amplifier, and the bases are closed and connected to the bias circuit. источники информации, прин тые во внимание при экспертизе 1. Патент США 3566296, кл.330-30, ,1971.sources of information taken into account in the examination 1. US patent 3566296, cl. 3030-30, 1971.
SU782575055A 1978-02-01 1978-02-01 Differential amplifier SU674199A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782575055A SU674199A1 (en) 1978-02-01 1978-02-01 Differential amplifier

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782575055A SU674199A1 (en) 1978-02-01 1978-02-01 Differential amplifier

Publications (1)

Publication Number Publication Date
SU674199A1 true SU674199A1 (en) 1979-07-15

Family

ID=20746835

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782575055A SU674199A1 (en) 1978-02-01 1978-02-01 Differential amplifier

Country Status (1)

Country Link
SU (1) SU674199A1 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2773907C1 (en) * 2022-02-07 2022-06-14 федеральное государственное бюджетное образовательное учреждение высшего образования "Донской государственный технический университет" (ДГТУ) Operational amplifier based on "inverted" cascode and complementary field transistors

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2773907C1 (en) * 2022-02-07 2022-06-14 федеральное государственное бюджетное образовательное учреждение высшего образования "Донской государственный технический университет" (ДГТУ) Operational amplifier based on "inverted" cascode and complementary field transistors

Similar Documents

Publication Publication Date Title
JPS5634207A (en) Differential amplifier
KR940010421B1 (en) Sample and hold circuit arrangement
EP0044339B1 (en) Current mirror circuit
SU674199A1 (en) Differential amplifier
SE7905604L (en) CIRCUIT TO LIMIT THE DIFFERENTIAL POWER DIFFERENCE IN DIFFERENTIAL AMPLIFIER
DE3574543D1 (en) BIPOLAR AMPLIFIER CIRCUIT.
KR970077970A (en) Differential amplifier
JPS5642409A (en) Output amplifying circuit
SU949775A1 (en) Differential amplifier
JPS5741012A (en) Variable gain circuit using field effect transistor
SU758524A1 (en) Non-inverting logic element
SU652689A1 (en) Differential amplifier
SU1608783A1 (en) Differential amplifier
SU752368A1 (en) Analogue signal multiplier
SU780158A1 (en) Push-pull amplifier
SU669472A1 (en) Differential amplifier
JPS56168410A (en) Differential amplifying circuit
SU587470A1 (en) Operational amplifier
SU1352617A1 (en) Power amplifier
SU919045A2 (en) Push-pull amplifier
SU1385256A1 (en) Differential amplifier
SU1083341A2 (en) Differential amplifier
JPS55105411A (en) Direct-coupled amplifier
SU720688A1 (en) Differential amplifier
SU566304A1 (en) Differential amplifier