SU660210A1 - Синхронный д-триггер - Google Patents
Синхронный д-триггерInfo
- Publication number
- SU660210A1 SU660210A1 SU772458273A SU2458273A SU660210A1 SU 660210 A1 SU660210 A1 SU 660210A1 SU 772458273 A SU772458273 A SU 772458273A SU 2458273 A SU2458273 A SU 2458273A SU 660210 A1 SU660210 A1 SU 660210A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- transistor
- transistors
- collector
- emitter
- current
- Prior art date
Links
Landscapes
- Logic Circuits (AREA)
- Electronic Switches (AREA)
Description
го транзистора, коллектор которого соединен с базами второго и третьего транзисторов и через нервый резистор - с шиной питани , коллекторы транзисторов второго переключател тока соединены с эмиттерами четвертого транзистора, коллектор которого соединен с базами п того и шестого транзисторов и через второй резистор - с шиной питани , эмиттеры второго, третьего, п того и шестого транзисторов соединены соответственно с коллекторами входного транзистора нервого переключател тока, входного и опорного транзисторов второго переключател тока и первой выходной клеммой, а коллекторы - с шиной питани , базы первого и четвертого транзисторов подключены ко второму источнику опорного напр л ени , а коллектор опорного транзистора первого переключател тока - ко второй входной клемме, введены два дополнительных транзистора, базы которых подключены к третьей входной клемме, коллекторы - к коллекторам, а эмиттеры- к эмиттерам входных транзисторов первого и второго переключателей тока соответственно , кроме того, в него введен седьмой транзистор, коллектор которого соединен с шиной питани , эмиттер - со второй выходной клеммой, а база - с коллектором п того транзистора и через резистор - с шиной питани .
На чертеже представлена схема предлагаемого синхронного Д-триггера.
В Д-триггере источники 1, 2 тока включены между первой шиной питани 3 и эмиттерами транзисторов 4-7, базы транзисторов 4 и 7 подключены к первой клемме 8 опорного напр жени , базы транзисторов 5 и 6 подключена к первому входу 9, а коллектор транзистора 4, объединенный с первым эмиттером транзистора 10, подключен ко второму входу 11, второй эмиттер транзистора 10 соединен с коллектором транзистора 5 и эмиттером транзистора 12, резисторы 13 и 14 подключены следующим образом: резистор 13 включен между второй шиной питани 15 и объединенными коллектором транзистора 10 и базами транзисторов 12 и 16, а резистор 14 - между шиной 15, коллектором транзнстора 17 и базами транзисторов 18 и 19, эмиттер транзистора 18 подключен к первому эмиттеру транзистора 17 и коллектору транзистора 7, эмиттер транзистора 19 подключен к пр мому выходу 20, а эмиттер транзистора 16 соединен со вторым эмиттером транзистора 17 и коллектором транзистора 6, причем коллекторы транзисторов 12, 16 и 19 подключены к шине питани 15, а базы транзисторов 10 и 7 - ко второй клемме опорного напр жени 21, коллектор транзистора 22 соединен с коллектором транзистора 5, коллектор транзистора 23- с коллектором транзистора 6, эмиттер транзистора 22 соединен с эмиттером транзистора 5 и эмиттер транзистора 23 - с эмиттером транзистора 6, базы транзисторов 22 и 23 подключены к третьему входу 24, эмиттер, коллектор и база транзистора 25 5 подключены соответственно к инверсному выходу 26, шине 15 и коллектору транзистора 18, причем между последними включен резистор 27. Устройство работает следующим обра0 зом.
Пусть в начальном состо нии на тактов 51Й вход 9 и логические входы 11 и 24 подан потенциал логического нул Lf, меньП1ПЙ , чем величина напр жени источника 8
5 опорного напр л ени
Я„п, (U° -f U}/2,
причем величина напр жени источника опорного напр жени 21 равна
0fon,. + o,
где Uo - падение напр жени на открытом эмиттерном переходе транзистора. Тогда транзисторы 5, 6, 22 и 23 закрыты, и ток первого источника тока протекает через открытый транзистор 4 и первый эмиттер транзистора 10 в первый резистор 13, создава на нем падение напр жени
UI - - //.,
где /-величина тока источников 1 и 2; RK-сопротивление резисторов 13, 14
и 27.
Когда потенциал на тактовом входе 9 измен етс из
, в U.-U,,
то переключаютс транзисторы 4 и 5 и ток источника 1 через транзистор 5 начинает течь в транзистор 10, так как напр жение на его базе больше, чем на базе транзистора 12.
В результате на резисторе 13 сохран етс потенциал У. Тогда ток второго источника 2 протекает через транзистор 6 и первый эмиттер транзистора 17 во второй резистор 14, создава на нем падение напр жени f/. На выходе триггера 20 устанавливаетс потенциал логического нул 11°. Но окончании действи тактового импульса переключаютс транзисторы 6 и 7. Ток источника 2 начинает течь через транзистор 7 в транзистор 17, в резистор 14, так как напр жение на его базе больше, чем напр жение на базе транзистора 18.
На выходе 20 схемы при этом сохран етс потенциал логического нул U. Из-за этого коллекторный ток транзистора 18 и напр жение на резисторе 27 близко к нулю б 0 и на выходе 26 устанавливаетс потенциал логической единицы .
Пусть теперь на вход 11 подан потенциал логический единицы. При нулевом состо нии тактового входа 9, эмиттеры транзистора 10 закрыты, и ток источника 1 через
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU772458273A SU660210A1 (ru) | 1977-03-05 | 1977-03-05 | Синхронный д-триггер |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU772458273A SU660210A1 (ru) | 1977-03-05 | 1977-03-05 | Синхронный д-триггер |
Publications (1)
Publication Number | Publication Date |
---|---|
SU660210A1 true SU660210A1 (ru) | 1979-04-30 |
Family
ID=20697745
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU772458273A SU660210A1 (ru) | 1977-03-05 | 1977-03-05 | Синхронный д-триггер |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU660210A1 (ru) |
-
1977
- 1977-03-05 SU SU772458273A patent/SU660210A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3061799A (en) | Frequency modulated multivibrator with a constant duty cycle | |
GB1214489A (en) | A high output level inverter circuit | |
SU660210A1 (ru) | Синхронный д-триггер | |
US3660674A (en) | Transistor flasher with preheat circuit for lamp load | |
US3022467A (en) | Oscillator circuit with power transistor output stage | |
JPS5457943A (en) | Schmitt trigger circuit | |
US2920216A (en) | Transistor multivibrator | |
US3712993A (en) | Pulse length multiplier circuit | |
US3178609A (en) | Stabilized two-transistor flasher circuit | |
US2919355A (en) | Bi-stable transistor circuit | |
SU437204A1 (ru) | Формирователь импульсов | |
SU435586A1 (ru) | Формирователь импульсов | |
JP2586601B2 (ja) | カレントミラー回路 | |
US2963659A (en) | Square wave generator | |
US3178585A (en) | Transistorized trigger circuit | |
US2839686A (en) | Transistor circuit | |
US3321645A (en) | Switching circuit employing regeneratively connected complementary transistors | |
SU1112531A1 (ru) | Триггер | |
US3490031A (en) | Resistance setting device | |
GB1031769A (en) | Improvements in electronic switching circuits | |
SU1137571A1 (ru) | Триггер Шмидта | |
SU1192119A1 (ru) | Одновибратор | |
SU538481A1 (ru) | Устройство дл формировани импульсов тока в индуктивной нагрузке | |
SU458089A1 (ru) | Триггер шмитта | |
SU748812A1 (ru) | Триггер с эмиттерной св зью на транзисторах разного типа проводимости |