SU657629A1 - Arrangement for evaluating discrete signal reception validity - Google Patents

Arrangement for evaluating discrete signal reception validity

Info

Publication number
SU657629A1
SU657629A1 SU762426910A SU2426910A SU657629A1 SU 657629 A1 SU657629 A1 SU 657629A1 SU 762426910 A SU762426910 A SU 762426910A SU 2426910 A SU2426910 A SU 2426910A SU 657629 A1 SU657629 A1 SU 657629A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
inputs
output
signal
arrangement
Prior art date
Application number
SU762426910A
Other languages
Russian (ru)
Inventor
Юрий Яковлевич Личидов
Николай Николаевич Ольшевский
Виктор Федорович Котлов
Original Assignee
Предприятие П/Я Г-4812
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4812 filed Critical Предприятие П/Я Г-4812
Priority to SU762426910A priority Critical patent/SU657629A1/en
Application granted granted Critical
Publication of SU657629A1 publication Critical patent/SU657629A1/en

Links

Landscapes

  • Testing, Inspecting, Measuring Of Stereoscopic Televisions And Televisions (AREA)

Description

Изобретение относитс  к области электросв зи. Известно устройство дл  оценки достоверности приема дискретных сигналов , содержащее блок автоматическо регулировки усилени , основной регенератор , сигнальный вход которого объединен с сигнальными входами, 2п дополнительных регенераторов по числ дополнительных порогов регенерации, счетчик объ.ема выборки, п элементов с объединенными тактовыми входами, сумматор, индикатор и генератор тактовых импульсов 1. Однако оценка достоверности в таком устройстве зависит от вида помех и помехозащищенности приемника. Цель изобретени  - оценка досто верности приема дискретных сигналов независимо от вида помех и помехозащищенности приемника. Дл  этого в устройство дл  оценки достоверности приема дискретных сигналов , содержащее блок автоматической регулировки усилени , основной регенератор, сигнальный вход которог объединен с сигнальными входами 2 п дополнительных регенераторов по числу дополнительных порогов регенерации , счетчик объема выборки, п элементов И с объединенными тактовым входами, сумматор, индикатор и генератор тактовых импульсов, введены п пар блоков сравнени , п элементов ИЛИ, п счетчиков ошибок, установочные входы которых объединены с первым входом триггера, выход которого через элемент совпадени  подключен к входу формировател  стробирующих импульсов, выход каждого из п счетчиков ошибок подключен к соответствующему входу введенного мультиплексора , выходы которого через обратный функциональный преобразователь подключены к соответствующим входам введённого демультиплексора, каждый из и выходов которого через один из п блоков пам ти подключен к входу соответствующего из введенных п умножителей , а также функциональный преобразователь и распределитель импульсов , вход пуска которого соединен с вторым входом триггера, а соответствующие выходы распределител  импульсов подключены к вторьв входам блоков пам ти и к объединенным управл ющим входам мультиплексора и демультиплексора , при этом первые входы п блоков-сравнени  объединены, а выходы первого и второго блоков сравнени  ка одой из п пар подключены соответственно к первому и второму входам ссответстзующего элемента ИЛИ, при этом выход блока автоматической регулировки усилени  подключен к сиг .нальному входу основного регенератора , тактовый вход которого объединен с тактовьоми входами дополнительных регенераторов- и соединен с выходом генератора тактовых импульсов и вторым входом элeIvIeнтa совпадени , вых которого подключен к .сигнальному вхо ду счетчика объема выборки, установочный выход и. вход которого соедине соответственно с первым и вторым входами триггера, выход основного ре генератора подключен к объединенным первым входам п блоков сравнени , второй вход каждого из которых соединен с выходом одного из дополнительных регенераторов, выход каждог из п элементов ИЛИ подключен к сигнальному входу соответствующего счетчика ошибок через один из элемен тов И, тактовые входы которых подключены к выходу формировател  стробирующих импульсов,выход каждого бло ка умножени  подключен к соответству ющему входу сумматора,выходы которог через функциональный преобразователь подключены к соответствующим входам индикатора, управл ющий вход которог соединен с управл ющим йходом сумматора и с соответствующим выходом ра пределител  импульсов. На чертеже представлена.структурн электрическа  схема предложенного ус тройства:. . Устройство дл  оценки достовернос приема дискретных сигналов содержит вход 1 блока 2 автоматической регулировки усилени ,  вл ющийс  входом устройства, 2 п дополнительных регенераторов 3, основной регенератор 4, генератор 5 тактовых импульсов, п пар блоков б сравнени  г п элементов ИЛИ 1, п элементов И.8, форишровате 9 стробирующих импульсов, п счетчиков 10 ошибок, счетчик 11 объема выборки , триггер 12, клемму 13 Пуск элемент 14 совпадени - мультиплексор 15, распределитель 16 импульсов, обратный функциональный преобразовател 17, демультиплексор 18, п блоков 1 пам ти, п умножителей 20, cyMiviaTop 21„ функциональный преобразователь 22 и индикатор 23. Устройство работает следующим образом . Демодулированный-сигнал исследуемого приемника дискретных сигналов поступает на вход 1 блока 2 автоматической регулировки усилени , который стандартизует уровень сигнала о Стандартизованный сигнал регенерируетс  дополкительньгми регенераторами 3 и основным регенератором 4. Затем выходна  последовательность.сановного регенератора 4 сравниваетс  по модулю 2 в блоках б сравнени  с вы ходными последовательност ми дополнительных регенераторов 3. При несовпадении знаков в какой-либо из пар сравниваемых последовательностей на выходе соответствующего блока сравнени  6 по вл етс  единичный сигнал ошибки, Выходные сигналы блоков б сравнени  попарно объедин ютс  элементами ИЛИ 7 и поступают на первые входы элементов И 8 соответственно. До начала цикла счета числа ошибок все. элементы И 8 закрыты, так как на их вторых входах отсутствуют стробирующие импульсы. Цикл счета начинаетс  подачей сигнала Пуск на клемму 13, который устанавливает счетчики 10 ошибок и счетчик 11 объема выборки в нулевое состо ние, а триггер 12 - в единичное состо ние, открыва  тем самым элемент 14 совпадени- , который начинает пропускать сигнал тактовой частоты с генератора 5 тактовых импульсов на вход счетчика 11 объема выборки, подсчитывающего число тактов, и на вход формировател  9 стробирующих импульсов. Стробирующие импульсы разрешают прохождение сигналов ошибок через элементы и 8 на входы счетчиков 10 ошибок. Цикл счета числа ошибок продолжаетс  до тех пор, пока счетчик il объема выборки не зафиксирует заданное число тактов. На его выходе при этом по витс  сигнал, который установит триггер 12 в нулевое состо ние. Элемент 14 совпадени  закроетс  и прекратитс  поступление тактового сигнала на счетчик 11 объема выборки и стробирующих импульсов на элементы И 8, 4to в свою очередь запретит прохождение сигналов ошибок на входы счетчиков 10 ошибок. Показани  счетчиков 10 ошибок, отнесенные к объему выборки, при достаточной величине смещени  будут представл ть собой частоту ошибок при ухудшенном по сравнению с рабочим соотношении сигнал/шум. Одновременно со сбросом триггера 12 в нулевое состо ние сигнал с выхода счетчика 11 объема выборки производит запуск распределител  16 импульсов, который формирует серию управл ющих сигналов. По этим сигналам зафиксированные к моменту окончани  просчета показани  счетчиков 10 ошибок, соответствующие частоте ошибок при определенных смещени х порогд дискриминации, считываютс  поочередно через мультиплексор 15 на входы обратного функционального преобразовател  17. Обратный функциональный преобразователь 17 моделирует некоторую заданную сложную функцию, например, интеграл веро тностей, формиру  на своем выходе сигнал, величина которого равна аргументу этой функции в точке, где значение функции равно величине, заданной на вход обратного функционального преобразовател  17. Полученные на его выходе сигналы , равные значени м аргументов/ через демультиплексор 18, управл емый также распределителем импульсов 16, считываютс  поочередно на блоки 19 пам ти. Зафиксированные в блоках 19 пам ти величины умножаютс  на некоторые посто нные коэффициенты с помощью умножителей 20 и суммируютс  сумматором 21, который таким образом формирует значение аргумента аппроксимирующей функции Б рабочей точке (при нулевом смещении порога дискриминации ) , Это значение аргумента с выхода сумматора 21 поступает на вход функционального преобразовател  22, который формирует значение функции, соответствующее заданному аргументу. Это значение функции представл ет собой искомую частоту ошибок в рабочей точке, т.е.  вл етс  оценкой достоверности приема дискретного сигнала . Сформированный на выходе функционального преобразовател  22 сигнал поступает на индикатор 23, который осуществл ет вывод его дл  визуального считывани  либо дл  печати.The invention relates to the field of telecommunications. A device for evaluating the reliability of receiving discrete signals is known, comprising an automatic gain control unit, a main regenerator, the signal input of which is combined with signal inputs, 2n additional regenerators by the number of additional regeneration thresholds, a sample volume counter, n elements with combined clock inputs, an adder, indicator and clock generator 1. However, the assessment of reliability in such a device depends on the type of interference and noise immunity of the receiver. The purpose of the invention is to assess the reliability of receiving discrete signals, regardless of the type of interference and noise immunity of the receiver. For this, a device for evaluating the reliability of receiving discrete signals, containing an automatic gain control unit, a main regenerator, a signal input which is combined with signal inputs 2 and additional regenerators according to the number of additional regeneration thresholds, a sample size counter, n elements And with combined clock inputs, an adder , indicator and clock generator, entered n pairs of comparison blocks, n elements OR, n error counters, the setup inputs of which are combined with the first input three a generator whose output through the coincidence element is connected to the input of the gating pulse former, the output of each of the error counters n is connected to the corresponding input of the input multiplexer, the outputs of which are connected to the corresponding inputs of the input demultiplexer through the reverse functional converter through one of the blocks the memory is connected to the input of the corresponding input multiplier, as well as the functional converter and pulse distributor, the cat start input connected to the second input of the trigger, and the corresponding outputs of the pulse distributor are connected to the second inputs of the memory blocks and to the combined control inputs of the multiplexer and the demultiplexer, the first inputs n of the comparison blocks are combined, and the outputs of the first and second blocks are compared from the first the pairs are connected respectively to the first and second inputs of an OR gating element, while the output of the automatic gain control unit is connected to the signal input of the main regenerator, the clock input of which about taktovomi inputs combined with additional regeneratorov- and connected to the output of the clock and the second input coincidence eleIvIenta, O is connected to the row .signalnomu WMOs sample volume meter and adjusting output. the input of which is connected respectively to the first and second inputs of the trigger, the output of the main re generator is connected to the combined first inputs n of the comparison units, the second input of each of which is connected to the output of one of the additional regenerators, the output of each of the n elements OR is connected to the signal input of the corresponding error counter through one of the elements And, the clock inputs of which are connected to the output of the gating pulse shaper, the output of each multiplication unit is connected to the corresponding input of the adder, output s kotorog through the function generator connected to respective inputs indicator kotorog control input coupled to the control yhodom adder and to the corresponding output pa predelitel pulses. The drawing shows the structural electrical circuit of the proposed device :. . A device for evaluating the reliability of receiving discrete signals contains an input 1 of an automatic gain control unit 2, which is an input of a device, 2 n additional regenerators 3, a main regenerator 4, a generator of 5 clock pulses, n pairs of blocks b of a comparison of n n elements OR 1, n elements AND .8, fill in 9 gating pulses, n counters 10 errors, sample size counter 11, trigger 12, terminal 13 Start element 14 match - multiplexer 15, distributor 16 pulses, inverse function converter 17, demultiplexer 18, p memory blocks 1, p multipliers 20, cyMiviaTop 21 „functional converter 22 and indicator 23. The device operates as follows. The demodulated signal of the discrete signal receiver under test is fed to the input 1 of the automatic gain control unit 2, which standardizes the signal level. The standardized signal is regenerated by the optional regenerator 3 and the main regenerator 4. Then the output sequence of the standard regenerator 4 is compared in module 2 in blocks b compared to you sequence of additional regenerators 3. If the characters in any of the pairs of compared sequences at the output do not coincide with A corresponding error signal appears in the corresponding comparison block 6, the output signals of the comparison blocks b are pairwise combined with the elements of OR 7 and fed to the first inputs of the AND elements 8, respectively. Before the start of the counting cycle, the number of errors is all. elements And 8 are closed, since there are no gating pulses on their second inputs. The counting cycle starts with a start signal to terminal 13, which sets the error counters to 10 and the sample volume counter 11 to the zero state, and the trigger 12 to the one state, thus opening the coincidence element 14, which starts to pass the clock signal from the generator 5 clock pulses to the input of the counter 11 of the sample size, counting the number of clock cycles, and to the input of the imaging unit 9 gating pulses. Strobe pulses allow the passage of error signals through the elements and 8 to the inputs of the counters 10 errors. The counting cycle of the number of errors continues until the sample size counter il does not fix the specified number of clock cycles. At its output, there is a signal at the same time, which will set trigger 12 to the zero state. The coincidence element 14 closes and closes the receipt of the clock signal to the sample size counter 11 and the gating pulses on the AND 8, 4to elements, in turn, will prohibit the passage of error signals to the counter inputs 10 errors. The readings of the 10 error counters related to the sample size, with a sufficient amount of bias, will be the error rate with a degraded compared to the operating signal-to-noise ratio. Simultaneously with resetting the trigger 12 to the zero state, the signal from the output of the sample volume counter 11 triggers the 16 pulse distributor, which generates a series of control signals. According to these signals, the counter readings of the 10 errors recorded at the end of the miscalculation, corresponding to the error rate at certain displacement thresholds of discrimination, are read out alternately through multiplexer 15 to the inputs of the inverse function converter 17. Inverse function converter 17 simulates some predetermined complex function, for example, the integral of probabilities , forming at its output a signal whose value is equal to the argument of this function at the point where the value of the function is equal to the value specified on the input inverse function generator 17. The received signals at its output equal to the argument value m / through demultiplexer 18, also controlled by the pulse distributor 16, are read alternately in units of memory 19. The quantities recorded in memory blocks 19 are multiplied by some constant coefficients using multipliers 20 and summed by adder 21, which thus forms the argument value of the approximating function B to the working point (at zero offset of the discrimination threshold). This argument value from the output of adder 21 goes to the input of the functional Converter 22, which generates the value of the function corresponding to the specified argument. This function value represents the sought error rate at the operating point, i.e. is an estimate of the reliability of receiving a discrete signal. The signal generated at the output of the functional converter 22 is fed to an indicator 23, which outputs it for visual reading or for printing.

Claims (1)

1. Шварцман В.О. Каналы передачи данных. М., Св зь, 1970, с. 272273 .1. Schwartzman V.O. Data channels. M., SV, 1970, p. 272273. LH niiCKLH niiCK
SU762426910A 1976-12-07 1976-12-07 Arrangement for evaluating discrete signal reception validity SU657629A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU762426910A SU657629A1 (en) 1976-12-07 1976-12-07 Arrangement for evaluating discrete signal reception validity

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU762426910A SU657629A1 (en) 1976-12-07 1976-12-07 Arrangement for evaluating discrete signal reception validity

Publications (1)

Publication Number Publication Date
SU657629A1 true SU657629A1 (en) 1979-04-15

Family

ID=20685444

Family Applications (1)

Application Number Title Priority Date Filing Date
SU762426910A SU657629A1 (en) 1976-12-07 1976-12-07 Arrangement for evaluating discrete signal reception validity

Country Status (1)

Country Link
SU (1) SU657629A1 (en)

Similar Documents

Publication Publication Date Title
SU657629A1 (en) Arrangement for evaluating discrete signal reception validity
SU1442938A1 (en) Device for measuring pulse duration
SU1406511A1 (en) Digital phase-meter
RU2060592C1 (en) Device for checking quality of digital communication channels
SU1054918A1 (en) Device for measuring discrete signal duration distortion
SU1465827A1 (en) Device for measuring signal-to-noise ratio
SU938421A1 (en) Device for measuring error coefficient
SU1531024A1 (en) Digital phase meter
SU554632A1 (en) Device for automatically determining the error rate
SU462180A2 (en) Device for monitoring statistical analyzers
RU1784931C (en) Recording method for ionizing radiation threshold
SU435553A1 (en) DEVICE OF TELE-DIMENSION FOR OBJECTS OF PETROLEUM-EXTRACTION P T B "• SCh ^ vO ^ '^ rfJ?'!” N ^ gD aabijiirivlH
SU1146810A1 (en) Digital level gauge
SU928656A1 (en) Detector of errors of scaling device
SU896594A2 (en) Time interval measuring device
SU467485A1 (en) Apparatus for determining the reliability of occupied linear paths of communication systems with a remote computer
SU1372273A1 (en) Time interval meter
SU1702537A2 (en) Device for analysis of status of radio channels
SU922876A1 (en) Storage unit monitoring device
SU495615A1 (en) Device for measuring the frequency of random impulse noise
SU1197123A2 (en) Device for measuring quality of channels for transmission of digital information
SU1707562A1 (en) Digital frequency meter
SU805497A1 (en) Device for testing telemetering summation meter
SU734719A1 (en) Device for determining characteristics of random pulse trains
SU993461A1 (en) Pulse repetition frequency multiplier