SU657406A1 - Устройство дл сравнени напр жений - Google Patents

Устройство дл сравнени напр жений

Info

Publication number
SU657406A1
SU657406A1 SU762332282A SU2332282A SU657406A1 SU 657406 A1 SU657406 A1 SU 657406A1 SU 762332282 A SU762332282 A SU 762332282A SU 2332282 A SU2332282 A SU 2332282A SU 657406 A1 SU657406 A1 SU 657406A1
Authority
SU
USSR - Soviet Union
Prior art keywords
voltage
transistor
output
input
emitter
Prior art date
Application number
SU762332282A
Other languages
English (en)
Inventor
Валерий Яковлевич Загурский
Григорий Иосифович Готлиб
Original Assignee
Институт Электроники И Вычислительной Техники Ан Латвийской Сср
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Институт Электроники И Вычислительной Техники Ан Латвийской Сср filed Critical Институт Электроники И Вычислительной Техники Ан Латвийской Сср
Priority to SU762332282A priority Critical patent/SU657406A1/ru
Application granted granted Critical
Publication of SU657406A1 publication Critical patent/SU657406A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

(54) УСТРОЙСТЕЮ ДЛЯ СРАВНЕНИЯ НАПРЯЖЕНИЙ соепинен с выходным зажимом и через -резистор - с источником смещени , при этом эмиттер первого транзистора соединен с первым эмиттером многоэмиттер ного транзистора, с первым источником тока и эмиттером третьего транзистора, база которого соединена с пр мым выходом дифференциального каскада, эмиттер второго транзистора соединен с вторым эмиттером многоэмиттерного транзистора и с вторым источником тока. На чертеже представлена принципиаль на  электрическа  схема предлагаемого устройства. Устройство вкгаочает в себ  пр мой выход 1 дифференциального каскада, пр мой вход 2 дифференциального каскада и инверсный вход 3 дифференциального кас када, которые  вл ютс  входами устройства , инверсный выход 4, дополнительный вход 5, зажим 6 источника опорного напр жени , дифференциальный каскад 7, соответственно третий, второй и первый транзисторы 8 - 10, второй и первый источники тока 11. и 12, многоэмиттерный транзистор 13, резистор 14 нелиней ной нагрузки, транзистор 15 нелинейной нагрузки, резистор 16 смещени  транзистора 15, транзистор 17 эмиттерного повторител  цепи положительной обратной св зи, выходной эмиттерньШ повторитель 18 и выходной зажим 19. Устройство обеспечивает возможность работы в следующих основных режимах: режим сравнени  напр5шений без гистерезиса с чувствительностью, регулируемой как по величине, так и по знаку; режим сравнени  со стробированием и фиксацией выбранного логического состо ни . Дл  реализации режима сравнени  без гистерезиса с регулируемой чувствительностью базу транзистора 9 подключают к выходу 1 дифференциального каскада, а зажим 6 подключают к источнику опорного напр жени , величина которого опре дел ет чувствительность и.ее знак. Дл  получени  максимальной- стабипьной чувствительности зажим 6 гаэпкпючаюТ к инверсному выхоцуг дифференциаль ного каскада... ; В режиме сравнени  с регулируемой чувствительностью устройство: работает следук цим образом .::. : к .- -, . Вхоц. 5 соедин ют с выходом .lij-а аажим 6 соедин ют с HCTO4HHKONf опорного напр жени , ;равного i полусумме высокого и низкого уровней напр жени  на OG4 зажиме 1.0. Вхоцы 2 и 3  вл ютс  входами устройства. Пусть в исходном состо нии напр жение по входу 2 меньше по Величине, чем по входу 3, и одинаково с ним по знаку. Напр жение на пр мом выходе 1 дифференциального каскада меньше опорного, транзисторы 8 и 9 заперты, а ток источников 1 1 и 12 переключен в нелинейную нагрузку транзистора 13. Транзистор Ю выключен, поскольку напр жение на эмиттере транзистора 17 меньше напр жени  на базах транзисторов 8 и 9. Напр жение на зажиме 19 устройства соответствует низко1у1у уровню напр жени . Увеличение напр жени  по входу 2 приводит к увеличению напр жени  на выходе 1. Когда напр жение на нем станет равным опорному, то напр жение на эмиттере транзистора 17 также станет равно опорному, и транзистор 10 начинает открыватьс , что приводит к развитию лавинообразного процесса переключени  тока источника 12 за счет попожительной обратной св зи, реализуемой транзисторами-17 и 10, при этом транзистор 10 открыт, а транзисторы 13 и 8 заперты. На зажиме 19 устанавливаетс  фиксированный низкий уровень напр жени . Дальнейшее увеличение напр жени  по входу 2 не приводит к каким-либо изменени м на зажиме 19, ток источника 1 1 переключаетс  в транзистор 9, на выходе эмиттерного повторител  по вл етс  высокий уровень напр жени . Если напр жение на входе 2 уменьшаетс , то при равенстве напр жений на выходе 1 и опорного, ток источника 11 начинает переключатьс  транзистором 9 в нагрузку транзистора 13, напр жение на эмиттере транзистора 17 уменьшаетс  и по достижении напр жени  на выходе 1 происходит лавинообразный процесс переключени  тока источника 12, в результате чего транзистор 10 закрьгеаетс , а транзисторы 18 и 13 включаютс , на зажиме 19 напр жение достигает фиксированного высокого уровн . Транзистор . 5 автоматически ограничивает изменение напр жени  на резисторе 14, исключа  насьпцение транзистора 13. Максимальна  величина ограничиваемого напр жени  равна сумме напр жени ; на .переходе эмиттерг-база транзистора 15; и падени  напр жени  на резисторе 16 при протекании коллекторного тока транзистора 17. Отрицатепьна 3 обратна  св зь между транзисторами 15 и 17 стабилизирует режим ограничени , что повышает надежность работы и быстродействие устройства.
Скорость развити  павинообразного перекгпочени  не зависит от крутизны входного сигнапа, а зависит пишь от быстродействи  перекгаочатепей тока. Выбор опорного напр жени  опредеа ет чувствительность устройства, поскольку напр жение на выходе 1 определ етс  напр жени ми как по входу 2, так и по входу 3, Чувствительность устройства максимальна, если опорное напр жение на зажиме 6 равно напр жению на выходе 1 при равенстве напр жений по входам 2 и 3. ГГЬскольку дифференциальный каскад 7 симметричный, то дл  получени  максимальной чувствительности устройства достаточно зажим 6 соединит с инверсным выходом 4.
В режиме сравнени  со стробирование и фиксацией логического состо ни  вход основного переключател  тока использую как вход стробировани , а зажим 6 подключают к источнику опорного напр жени равному полусумме высокого и низкого уровней напр жени  на зажиме 19. Уровни напр жени  и величина сигнала стробировани  выбираютс  равными величине и уровн м выходного сигнала устройства. В этом режиме сравнение происходит только при воздействии высокого уровн  сигнала стробировани  по входу 5. Если низкий уровень напр жени  на зажиме 19 получен в процессе сравнени , то он фиксируетс  до окончани  стробируюшего сигнала. При подаче низкого уровн  напр жени  на вход 5 ос новного переключател  тока на выхоае эмиттерноГО повторител  устанавливаетс  также низкий уровень напр жени , а на зажиме 19 устройства- высокий уровень напр жени , независимо от величины сравниваемых напр жений.

Claims (2)

1.Журнал Электроника, № 21, 1972, с. 54-62.
2.Патент США № 3638О41, кл. 307-247, 25.Об.72.
бе.
e + U
«t-f
SU762332282A 1976-03-09 1976-03-09 Устройство дл сравнени напр жений SU657406A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU762332282A SU657406A1 (ru) 1976-03-09 1976-03-09 Устройство дл сравнени напр жений

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU762332282A SU657406A1 (ru) 1976-03-09 1976-03-09 Устройство дл сравнени напр жений

Publications (1)

Publication Number Publication Date
SU657406A1 true SU657406A1 (ru) 1979-04-15

Family

ID=20651551

Family Applications (1)

Application Number Title Priority Date Filing Date
SU762332282A SU657406A1 (ru) 1976-03-09 1976-03-09 Устройство дл сравнени напр жений

Country Status (1)

Country Link
SU (1) SU657406A1 (ru)

Similar Documents

Publication Publication Date Title
US3646361A (en) High-speed sample and hold signal level comparator
US4980579A (en) ECL gate having dummy load for substantially reducing skew
US4097767A (en) Operational rectifier
US3487320A (en) Biased bridge coupled bipolar amplifier
US3612912A (en) Schmitt trigger circuit with self-regulated arm voltage
US4948990A (en) BiCMOS inverter circuit
JP2591981B2 (ja) アナログ電圧比較器
SU657406A1 (ru) Устройство дл сравнени напр жений
US3544808A (en) High speed saturation mode switching circuit for a capacitive load
EP0154628A1 (en) Ttl flip-flop
US4554468A (en) Latching comparator with hysteresis
US3934157A (en) TTL circuit
US4734656A (en) Merged integrated oscillator circuit
US3796896A (en) Transistor logic circuit
JPH07303037A (ja) エミッタ結合型論理回路
US3590281A (en) Electronic latching networks employing elements having positive temperature coefficients of resistance
US3476956A (en) Bilateral transistor gate circuit
KR100195395B1 (ko) 히스테리시스가 있는 전자비교기
JPS60113507A (ja) トランジスタ回路
US5498982A (en) High speed comparator with a precise sampling instant
US4297593A (en) Glitch eliminator circuit for TTL transparent latch
SU1091318A1 (ru) Компаратор тока
US3178585A (en) Transistorized trigger circuit
KR940003612Y1 (ko) 오디오증폭기의 출력전압 안정화회로
JPS566534A (en) Level converting circuit