SU636811A1 - Устройство дл преобразовани двоичного сигнала в модулированный псевдоп теричный сигнал - Google Patents

Устройство дл преобразовани двоичного сигнала в модулированный псевдоп теричный сигнал

Info

Publication number
SU636811A1
SU636811A1 SU762325063A SU2325063A SU636811A1 SU 636811 A1 SU636811 A1 SU 636811A1 SU 762325063 A SU762325063 A SU 762325063A SU 2325063 A SU2325063 A SU 2325063A SU 636811 A1 SU636811 A1 SU 636811A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
signal
elements
outputs
Prior art date
Application number
SU762325063A
Other languages
English (en)
Inventor
Владимир Иванович Бакулин
Original Assignee
Научно-производственное объединение "ЭНЕРГИЯ"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Научно-производственное объединение "ЭНЕРГИЯ" filed Critical Научно-производственное объединение "ЭНЕРГИЯ"
Priority to SU762325063A priority Critical patent/SU636811A1/ru
Application granted granted Critical
Publication of SU636811A1 publication Critical patent/SU636811A1/ru

Links

Landscapes

  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)

Description

Изобретение относитс  к технике св зи. Известно устройство дл  преобразовани  двоичного сигнала в модулированный псёвдоп теричный сигнал, содержащее последовательно соединен ные входной сумматор по модулю два, первый сдвигающий регистр, выход ко торого подключен к первому входу первого элемента И и через первый элемент НЕ к первому входу второго элемента И, второй сдвигающий регистр , выход которого подключен к рдному из входов третьего эл ш«1ента И и второго элемента НЕ и через последовательно соединенные входной сумматор по модулю два и третий эле мент НЕ к первому входу четвертого элемента И, последовательно соедине ные четвертый элемент НЕ и п тый элемент И, а также выходной суммато причем на управл ющий вход шестого элемента И и четвертого элемента НЕ подан пр моугольный сигшал несущей частоты l . Однако в известном устройстве остаточные напр жени  вли ют на формирование выходного сигнала. . Цель изобретени  - снижение али - НИН остаточных напр жений на формирование выходного сигнала. Дл  этого в устройство дл  преобразовани  двоичного сигнала в модулированный псевдоп теричный сигнал, содержащее последовательно соединенные входной сумматор по модулю два, первый сдвигающий регистр, выход которого подключен к первому входу первого элемента И и через первый элемент НЕ к первому входу второго элемента И, и второй сдвигающий регистр , выход которого подключен к од7 ному из входов третьего элемента И и второго элемента НЕ и через последовательно соединенные входной сумматор по модулю два и третий элемент НЕ к первому входу четвертого элемента И, последовательно соединенные четвертый элемент НЕ и п тый элемент И, а также выходной сумматор, причем на управл ющий вход шестого элемента И и четвертого элемента НЕ подан пр моугольный сигнал несущей частоты, введены- дополнительный элемент НЕ и элемент ИЛИ-НЕ, при этом информационный вход входного сумматора по модулю два подключен к входу дополнительного злемента НЕ и ко второму входу первого и второго элементов И, к третьему входу которых подключены соответственно вход и выход четвертого элемента НЕ, а выходы первого и второго элементов И подключены к соответствующим входам выходного сумматора. Между выходами входного сумматора по модулю два и первого элемента НЕ включен третий элемент И, выход которого подключен к входу п того элемента И и к одному из входов элемента ИЛИ-НЕ. Между выходами первого сдвигающего регистра и второго эл мента НЕ включен четвертый элемент И, выход которого подключен к входу шестого элемента И и к другому входу элемента ИЛИ-НЕ, причем выходы п того и шестого элементов И, выход дополнительного элемента НЕ и выход элемента ИЛИ-НЕ подключены к соответствующим входам выходного сумматора .
На чертеже приведена функциональна  схема устройства.
Устройство дл  преобразовани  двоичного сигнала в модулированный псевдоп теричный сигнал содержит: последовательно соединенные входной сумматор 1 по модулю два, первый сдвигающий регистр 2, выход которого подключен к первому входу первого элемента И 3 и через первый элемент НЕ 4 к первому входу второго элемент И 5; второй сдвигающий регистр 6, выход которого подключен к одному из входов третьего элемента И 7 и второго элемента НЕ 8 и через последовательно сое диненные входной сумматор 1 по модулю два и третий элемент НЕ 9 к первому входу четвертого элемента И 10; последовательно соединенные четвертый элемент НЕ 11 и п тый элемент И 12, а также выходной сумматор 13, шестой элемент И 14, дополнительный элемент НЕ 15 и элемент ИЛИ-НЕ 16 Информационный вход входного суммтора 1 по модулю два подключен к входу дополнительного элемента НЕ 15 и ко второму входу первого и второго элементов И 3 и 5, к третьему входу которых подключены соответственно вход и выход четвертого элемента НЕ 11, а выходы первого и второго элементов И 3 и 5 подключены к соответствующим входам выходного сумматора 13. Между выходами входного сумматора 1 по модулю два и первого элемента НЕ 4 включен третий элемент И 7, выход которого подключен к входу п того элемента И 12 и к одному из входов элемента ИЛИ-НЕ 16, а между выходами первого сдвигающего регистра 2 и второго элемента НЕ 8 включен четвертый элемент И 10, выход которого подключен к входу щестого элемента И 14 и к другому входу элемента
ИЛИ-НЕ 16. При ЭТОМ выходы п того и шестого элементов И 12 и 14, выход дополнительного элемента НЕ 15 и выход элемента ИЛИ-НЕ 16 подключены к соответствующим входам выходного сумматора 13. На управл ющий вход шестого элемента и 14 и четвертого элемента НЕ 11 подан пр моугольный сигнал несущей частоты.
Выходной сумматор 13 содержит две диодно-резисторные цепи 17 и 18, состо щие из диодов 19, 20, 21 и 22, 23, 24 и резисторов 25 и 26, резисторы 27, 28, 29 и разделительные конденсаторы 30, 31.
Устройство работает следующим образом . Исходна  информаци  в виде двоичной последовательности однопол рных импульсов поступает от источника двоичного сигнала на вход сумматора 1 по модулю два, где она складываетс  с последовательно задержанной относительно входной на требуемое число тактов сдвигающими регистрами 2 и 6 на одинаковое число тактов задержки.
Устройство осуществл ет псевдоп теричное кодирование (нестатическое преобразование) входной информации и модул цию при помощи пр моугольного сигнала несущей частоты, причем функции псевдоп теричного кодопреобразовател  и модул тора в нем совмещены. На выходе устройства образуетс  модулированный сигнал с п тью уровн ми.
С учетом правила псевдоп теричного кодировани , глас щего: сигнал с выхода сумматора 1 по модулю два и с выхода сдвигающего регистра 6 умножаетс  на -1, а сигнал с выхода сдвигающего регистра 2 умножаетс  на +2,заданный уровень модулированного сигнала имеет место при определенном совпадении двоичных символов в соответствующих точках устройства. Необходимое соотношение символов заданному уровню приведено в таблице. С учетом правил соответстви  уровней сигнала двоичным символам элементы И 3, 5, 1, 10, 12 и 14 определ ют интервалы времени, соответствующие длительност м действи  уровней ±1 и ±2, и осуществл ют заполнение этих сигналов пр моугольным сигналом несущей частоты, кратной скорости сии кронной передачи данных, С помощью элемента НЕ 15 и элемента ИЛИ-НЕ 16 формируетс  нулевой уровень сигнала. Дл  определени  интервалов действи уровней +2 сигнала входы элемента И 10 соединены через элементы ЛЕ 8 и 9 с выходами сумматора по модулю два 1 и сдвигающего регистра 6 и непосредственно с выходом сдвигающего регистра 2. Дл  определени  интервалов действи  уровней -2 входы элемента И 7 подключены к выходам сумматора 1 п модулю два и сдвигающего регистра б, и через элемент НЕ 4 к выходу сдвигающего регистра 2. Полученные с помощью элементов И 10 и 7 последовател ности импульсов подаютс  соответствен но на одни входы элементов И 14 и 12, на другие входы которых непосредственно и черезэлемент НЕ 11 подан пр моугольный сигнал несущей частоты Э: ементы И 14 и 12 осуществл ют пере множение сигналов, поданных на их входы. Высокому потенциалу на выходах элементов И 10 и 7, определ ющему интервалы действи  уровней ±2 сигнала на выходах элементов И 12 и 14 соответствуют сигналы в виде пачек с пр моугольным заполнением. Высокий потенциал импульсов заполнени  этих пачек после прохождени  диодов 22 и 23 выдел етс  на резисторе 26 диодно-резисторной цепи 18, в резул тате чего на ее выходе в эти интерва лы времени имеет место фазоманипулированный сигнал. В промежутки времени, когда уровни -2 не должны действовать, на выходах элементов и 10 и 7 и соответственно на выходах элементов И 14 и 12 имеют место сигналы в виде нулевого потенциала. В этом случае на выходе Элемента ИЛИ-НЕ 16, объедин ющего выходы элементов И 10 и 7, наблюдаетс  высокий потенциал, который после ослаблени  резистором 28 и прохождени  диода 24 диодво-резисторной цепи 18 выдел етс  на резисторе 26. Подбором величины сопротивлени  рези тора 28 высокий потенциал, снимаемый с выхода элемента ИЛИ-НЕ 1ъ, устанавливаетс  посредине амплитудда импульсо пр моугольного заполнени  пачек. снимаемых с выходов элементов И 12 и 14. Элементы и 3 и 5 определ ют длительность действи  уровней ± 1 модулированного сигнала. Нар ду с этим элементы И 3 и 5 реализуют функцию м дул тора дл  уровней ±1 сигнала. Дл  6 1б этого на третьи входы элементов И 3 и 5 непосредственно и через элемент НЕ 11 подан пр моугольный сигнал несущей частоты. Тогда в интервалы времени , соответствующие длительности действи  уровней ±1 модулированного сигнала, на выходах элег ентов И 3 и 5 наблюдаютс  пачки с пр моугольным заполнением. Высокий потенциал импульсов заполнени  пачек, снимаемых с выходов элементов И 3 и 5, после прохождени  диодов 20 и 21, диодно-резисторной цепи 17 и ослаблени  резистором 29 выдел етс  на резисторе 25. Фаза сигнала, выдел ющегос  на резисторе 25, измен етс  на 180 в соответствии с изменением знака уровней ±1. Подбором значени  сопротивлени  резистора 29 обеспечиваетс  необходимое соотношение 2:1 амплитуд уровней +2 и +1 модулированного сигнала. В промежутки времени, когда уроваи ±1 модулированного сигнала должны отсутствовать , на выходах элементов И 3 и 5 имеют место сигналы в виде нулевого потенциала. В этом случае на выходе элемента НЕ 15, вход которого соединен с входом устройства, наблюдаетс  высокий потенциал. Этот высокий потенциал после ослаблени  резистором 27 и прохождени  диода 19 диодно-резисторной цепи 17 выдел етс  на резисторе 25. Подбором значени  сопротивлени  резистора 27 высокий потенциал , снимаемый с выхода элемента НЕ 15, устанавливаетс  посредине амплитуды импульсов пачек, соответствующих уровн м ±1 модулированного сигнала. Таким образом, на резисторах 25 и 26 диодно-резисторных цепей 17 и 18 создаютс  сигналы в виде последовательностей , содержащих посто нный потенциал пачки Импульсов, фаза пр моугольного заполнени  которых измен етс  на 180° в соответствии с изменением знака уровней, а их амплитуды различаютс  вдвое. Устранение посто нного потенциала упом нутых выше последовательностей (прив зка к нулевому потенциалу} при помощи разделительных конденсаторов 30 и 31, св зывающих выходы диодно-резисторных цепей 17 и 18 с нагрузкой устройства, дает возможность складывать обэ упом нутые последовательности . В результате на нагрузке выдел етс  модулированный псевдоп теричный сигнал. При этом двоичные символы 1 входной информации переход т Б- модулированные уровни ±1, а символы О - либо в нулевой уровень, либо в модулированные уровни ±2. Дл  облегчени  процесса -настройки амплитуд уровней +1 и правильного расположени  нулевых уровней модулированного сигнала резисторы 27, 28, 29 могут быть выполнены в виде потен4MOh4teTpoa . В устройстве устран етс  вли ние остаточных напр жений на выходе элементов ИЗ, 5, 12, 14, элвмента-НЕ 15 и элемента ИЛИ-НЕ 16, на формирование спектра модулированного сигнала, так как открыт только один из входных диодов в кгьждой из диодно-резисторных цепей 17 и 18. Формула иэовретени  Устройство дл  преобразовани  дволчного сигнала в модулированный псвадоп теричный сигнал, содержавшее последовательно соединенные 1входной сум матор по модулю два, первый сдвигаюьдай регистр, выход ifоторого подключен к первсшу входу первого элемента И и через первый элемент НЕ к первому  ко ду второго элемента И, и второй сдвигающий регистр, выход которого подключен к одному из входов третьего элемента И и второго элемента ИВ и че рез последовательно ейедиаенные  ходной сумматор по модулю два и третий элемент НЕ к первому входу четвертого элемента И, последовательно соеданенные четвертый элемент НЕ и п тый элемейт К, а также выходной сумматор причем на управл ющий вход шестого элемента И и четвертого элемента НЕ подан пр моугольный сигнал несущей частоты, о т л и ч а ю щ с   тем, что, с целью снижени  вли ни  оста точных напр жений на формирование выходного сигнала, введены дополнительный элемент НЕ и элемент ИЛИ-НЕ, при этом информационный вход входного сумматора по модулю два подключен к входу дополнительного элемента НЕ и к второму входу первого и второго элементов И, к третьему входу которых подключены соответственно вход и выход четвертого элемента НЕ, а выходы первого и второго элементов И подключены к соответствующим входам выходного сумматора, между выходами входного сумматора по модулю два и первого элемента НЕ включен третий элемент И, выход которого подключен к входу п того элемента Лик одному из ВХОДОВ элемента ИЛИ-НЕ, а между выходами первого сдвигающего регистра и второго элемента НЕ включен четвертый элемент И, выход которого подключен к входу шестого элемента и и к iBpyroMjf входу элемента ИЛИ-НЕ, причем выходы п того и шестого элементов И, выход дополнительного элеме ча НЕ и выход; элемента ИЛИ-НЕ подключен к соответствующим. входам выходного cy AiaTOpa. ; , Источники информации, прин тые во внимание при Экспертизе: 1. Boder Р. Ein Ddtenmoaem fur f4do trit /s mffc Einseitentjandmodueation. Dalenubertra gung Vcwrtrajre der Fac-htagon Dotenobertfagwi f n Mcmnfeeim xom 49,Ы5 2-f, Marz i969. Но1сНг« Лвп1.ес п1бсЪе Facht)eHthte,Bcind 57, 19fe9,Veft)ancl Beutsciier EtectrotecliMlfer.vOE-Verta CMBH ,Bertin,i969,&224-25O.
SU762325063A 1976-01-27 1976-01-27 Устройство дл преобразовани двоичного сигнала в модулированный псевдоп теричный сигнал SU636811A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU762325063A SU636811A1 (ru) 1976-01-27 1976-01-27 Устройство дл преобразовани двоичного сигнала в модулированный псевдоп теричный сигнал

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU762325063A SU636811A1 (ru) 1976-01-27 1976-01-27 Устройство дл преобразовани двоичного сигнала в модулированный псевдоп теричный сигнал

Publications (1)

Publication Number Publication Date
SU636811A1 true SU636811A1 (ru) 1978-12-05

Family

ID=20649110

Family Applications (1)

Application Number Title Priority Date Filing Date
SU762325063A SU636811A1 (ru) 1976-01-27 1976-01-27 Устройство дл преобразовани двоичного сигнала в модулированный псевдоп теричный сигнал

Country Status (1)

Country Link
SU (1) SU636811A1 (ru)

Similar Documents

Publication Publication Date Title
US3523291A (en) Data transmission system
US3548342A (en) Digitally controlled amplitude modulation circuit
KR930701037A (ko) 디지탈 변조 회로
KR940005013A (ko) 디지틀 신호 전송 방법 및 전송용 송신기
US5789992A (en) Method and apparatus for generating digital pulse width modulated signal using multiplied component and data signals
US3818135A (en) Circuitry for transmission of phase difference modulated data signals
SU636811A1 (ru) Устройство дл преобразовани двоичного сигнала в модулированный псевдоп теричный сигнал
KR940023102A (ko) 자동부호화 4분 위상천이 변조방법 및 장치
SU598259A1 (ru) Устройство преобразовани двоичного сигнала в модулированный псевдо-п теричный сигнал
SU1702328A1 (ru) Имитатор радиосигналов
RU1772801C (ru) Генератор системы дискретных ортогональных сигналов
SU1145453A1 (ru) Формирователь фазоманипулированных сигналов
SU1292201A1 (ru) Формирователь сигналов
SU437061A1 (ru) Генератор цепеей маркова
SU1163484A1 (ru) Коммутационный тракт
SU574863A1 (ru) Устройство дл цифровой многочестотной манипул ции
SU554630A1 (ru) Цифровое устройство слежени за задержкой псевдослучайных последовательностей
SU1626384A1 (ru) Преобразователь биимпульсного кода в бинарный
SU581590A1 (ru) Устройство дл преобразовани двоичного сигнала в модулированный псевдо-троичный сигнал
SU663098A1 (ru) Амплитудный модул тор с цифровым управлением
JPH0289440A (ja) ディジタル4相psk変調器
SU809609A1 (ru) Многоканальна система св зи сВРЕМЕННыМ уплОТНЕНиЕМ КАНАлОВ
SU1518867A1 (ru) Устройство формировани частотно-модулированных сигналов
SU508958A1 (ru) Устройство формировани сигналовчастотной телеграфии с подавленнымиизлучени ми
SU1181152A1 (ru) Дельта-декодер