SU598259A1 - Устройство преобразовани двоичного сигнала в модулированный псевдо-п теричный сигнал - Google Patents

Устройство преобразовани двоичного сигнала в модулированный псевдо-п теричный сигнал

Info

Publication number
SU598259A1
SU598259A1 SU752305809A SU2305809A SU598259A1 SU 598259 A1 SU598259 A1 SU 598259A1 SU 752305809 A SU752305809 A SU 752305809A SU 2305809 A SU2305809 A SU 2305809A SU 598259 A1 SU598259 A1 SU 598259A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
diode
inputs
resistor
Prior art date
Application number
SU752305809A
Other languages
English (en)
Inventor
Владимир Иванович Бакулин
Original Assignee
Научно-Производственное Объединение "Энергия" Главатомэнерго
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Научно-Производственное Объединение "Энергия" Главатомэнерго filed Critical Научно-Производственное Объединение "Энергия" Главатомэнерго
Priority to SU752305809A priority Critical patent/SU598259A1/ru
Application granted granted Critical
Publication of SU598259A1 publication Critical patent/SU598259A1/ru

Links

Landscapes

  • Amplitude Modulation (AREA)

Description

(54) УСТРОЙСТВО ПРЕОБРАЗОВАНИЯ ДВОИЧНОга СИГНАЛА В МОДУЛИРОВАННЫЙ ПС недосп т ЕРИ ЧНЬ И СИГНАЛ
не-резисториыа; цепей, причем средние точки д одно-резисторного uiyHra и втйричных обмотох входных трансформаторов соединены с выходами ключей, а первзгчиые обмотки входных трансформаторов соедн-кены «араллеггьно.
На чертеже приведена структурна  электрическа  схема- предложенного устройства.
Устройство преобразовани -дво51чного сиг , нала в модулированный псевдо-п терйчный сигнал содержит поеледсвательно соединенные входной сумматор i гш модулю два, первый сдвигающий регистр 2 и второй сдвигающий регистр 3, выход которого соединен с одним нз входоэ входного сумматора I по модулаз два, первым входом первого элемента i 4 н входом первого элемента I IE 5, выход входного суммаfop5 i по модулю два через второй liE 6 сочинен с первым входом второго элемента И 7, выход первого сдвигающего рекнстра 2 соединен с первым входом третьего алеме та И 8, а через третий элемент НЕ 9 ---с первым входом -Четвертого элемента И 10, выходной 5« дул тор И, элеме-нт ИЛИ-НЕ 12 и п ть управл ю ншх ключей , при этом другой вход входного сумматора по модулю два подключен к
вторым входам третьего и четвертого элементов И 8 и 10 и первому входу элемента ИЛИНЕ 12, второй и третий входы которого соединены соответственно с выходами первого элемента И 4 и второго элемента И 7, второй вход Которого подключен к выходу первого элемента НЕ 5, а третий вход - к первому входу третьего элемента И 8, причем второй и трет 1й входы первого элемента И 4 соединены с первым входом четвертого элемента И 10 и входом первого сдвигающего регистра 2 соответственно , а выходы всех элементов И 4, 7, 8 и Ш и элемента ИЛИ-НЕ 12 через соответствующие управл ющие ключи 13, 16, 15, i4 и 17 подключены к выходному модул то;:у П, который выполнен по схеме двух двойных балансных мостов, содержащих диодно-резисторные цепи 18 и два входных трансформатора 19 и 20, причем каждый входной трансформатор 9 и 20 имеет лис вторичные обмотки 21, 22 и 2.1, 24 соответственно, причем одну вторичную об , мотку 21 и 23 - с числом витков, равным числу витков первичной обмотки 25, а другую вторичную обмотку 22 к 24 - с удвоенным числом витков, которые через диодно-резисторные цепи 18 соединены с первичной обмоткой 26 выходного трансформатора 27 с заземленной средней точкой и подключенной к диодно-резисторному шунту 28, состо щему из двух встречно-включенных диодно-резнсторных цепей 18, причем средние точки диодно-резисторкого uiynта 28 и вторичных обмоток 21,24 входных трансформаторов 19 и 20 соединены с выходами ключей 13-17, а первичные обмотки входных трансформаторов 19 и 20 соединены параллельно .
Устройство преобразовани  двоичного сигнала в модулированный нсевдо-п теричный сиг нал работает следующим образом.
Дл  преобразовани  информационной последовательност двоичных импульсов в п ть последовательностей двоичных импульсов, предназначенных дл  формировани  уровней 1,
«-I, «+2, «О (аодулнрованного сигнала, входной сигнал поступает иа информационный вход сумматора 1, где происходит сйожение по ейодулю два с сигналом, задержанным едвигающззмн регистрами 2 и 3 на требуемое число тактов.
Четыре управл ющие последовательности импульсов формируютс  элементами И 4, 7, 8 и 10, соединение входов которых с информационным вкодом устройства и выходами сумматора i н регнстров 2 и 3 определ етс  положенн ий псевдо-п тернчного кодировани .
Интервалы действи  уровнен «-Ь1 определ ютс  элементом И 8, входы которого соеди: нены с информационным входом сумматора и выходом регистра 2.
Управл юпшй сигнал, соответствующий t Hтервалам действи  уровн  «-г-1з, создаетс  элементом И 10, его входы соединены с информационным входом сумматора 1 и через элемент НЕ 9 - с выходом регистра 2.
Совпадение событий, определ ющее интервалы действи  уровн  «-Ь2, провер етс  элементом И 7, В5(оды которого подключены к выходу регистра 2 и соответственно через элемеи .ты НЕ 6 и 5 - к выходам сумматора 1 и регистра 3. Логическа  операци , вы вл юща  интервалы передачи уровн  «-2, осуществл етс  элементом И 4, один из входов которого подключен через элемент НЕ 9 к выходу регистра 2, а другие - к выходам сумматора I и регистра 3, при этом определение моментов времени, соответствующих нулевому уровню сигнала, выполн етс  элементом ИЛЙ-НЕ 12, объедин ющим выходы элементов И 4 и 7 с информационным входом сумматора . Выработанные элементами И 4, 7, 8 и SO и элементом ИЛИ-НЕ 12 последовательности импульсов управл ют работой ключей 13-17,при этом каждцй из ключей открывает два диода соответствующих диодно-резисторных цепей 18 модул тора 11, закрыва  остальные диоды.
Колебани , несущей частоты, поданные на первичные обмотки 25 трансформаторов 19 и 20 через открытые диоды соответствующих диодно-резисторних цепей 18, подаютс  на обмотку 26 трансформатора 27, вторична  обмотка которого  вл етс  выходом устройства, а напр жение , наводимое в ней, имеет два значени  амплитуды, которые обеспечиваютс  разны-. ми коэффициентами трансформации трансформаторов 59 и 20. Одновременно сигнал на выходе устройства модулируетс  по фазе в соответствии с изменением направлени  тока в обмотке 26 при изменении знака урови  сигнала. Изменение направлени  тока в обмотке 26 реализуетс  соединением выводов обмотки 26 трансформатора 27 через соответствующие диодно-резнсторные цепи 8 с обмотками 21, 22, и 23, 24 трансформаторов 19 и 20 соответственно .
При нулевом уровне модулированного сигнала колебание несушей частоты на выход устройства не поступают, а дл  согласовани  выходного сопротивлени  модул тора с нагрузкой устройства к обмотке 26 трансформатора- 27 подключен диодно-резисторный щунт 28, диоды этого шунта и ключ 17 открываютс  при отсутствии и§ пульсов на входах элемента ИЛИ-НЕ 2.
Таким образом, несущее колебанне на выходе устройства манипулируетс  одновременно по амплитуде н по фазе, причем двоичным символам «I входной информации соответствуют модулированные уровни «±1, а символы «О переход т либо в модулированные уровни « i либо в нулевой потенциал.
Такое устройство исключает вли ние остаточных напр жений на формирование спектра сигнала, так как открыты только два диода модул тора. Упрощаетс  реализаци  устройства н по вл етс  возможность применени  одного источника питани , так как в этом случае не требуютс  усилители на две пол рности и не нужны сложные разв зывающие цепи перетода ,от усилителей к схеме сложени . Использование диодно-резисториого шунта обеспечивает постойнную величину выходного сопротнвленн , что уменьшает импульсные помехи на выходе модул тора и облегчает услови  согласовани  с нагрузкой.

Claims (2)

  1. Формула изобретени 
    . Устройство преобразбаавдй двоичного сигнала в модулированный псевдо-п теричный сигнал , содержащее последовательно соединенныевходной сумматор по модулю два, первый сдвигающий регистр и второй сдвигающий регистр , выход которого соединен с одним из входов входного сумматора по два, первым входом первого элемента И и входом первого, элемента НЕ, выход входного сумматора по модулю два через второй элемент НЕ соединен с первым входом второго элемента И, выход первого сдвигающего регистра соединен с первым входом третьего элемента И, а через третий элемент НЕ - с первым входом четвертого элемента И, отличающеес  тем, что, с келью уменьагеии  искажений выходного сигнала путем исключени  шги ии  «остаточных
    напр хсений, введены выходной модул тор, элемент ИЛИ-НЕ и п ть управл ющих ключей, при этом другой вход входного сумматора по модулю два подключен к вторым входам третьего и четвертого элементов И и первому входу элемента ЙЛИ-НЕ, второй и третий входы которого соединены соответственно с выходами Первого, элемента И и второго элемента И, второй вход которого подключен к выходу первого элемента НЕ, а третий вход подключен
    к первому входу третьего элемента И, причем второй и третий входы первого элемента И соединены с первым входом четвертого элемента И и входом первого сдвигающего регистра соответственно, а выходы всех элементов И и элемента ИЛИ-НЕ через соответствующие управл ющие ключи подключены к выходному модул тору.
  2. 2. Устройство по п. i, отличающеес  тем, что модул тор выполнен по схеме двух двойных балансных мостов, содержащих диоднореэисторные цепи и два входных трансформатора , причем каждый входной трансформатор имеет две вторичные обмотки, одну - с числом витков, равным числу витков первичной обмоткк , другую с удвоенным числом витков, которые через диодно-резнсторные цепи соединены с
    первичной обмоткой выходного трансформатора , с заземлеиной средней точкой и подключенной к диодно-резисторному шунху, состо щему из двух встречно-включениых йиодно-резисторных цепей, причем средние точки диодно-резисторного шунта и вторичных обмоток
    входных трансформаторов соединены с выходами ключей, а первичные обмотки входных транс{ орматоров соединены параллельно.
    Источники информации, прин тые во внимание при экспертизе:
    I. Bader F.«Ein Datenmodem fur 2400 bit/s
    шН Eifiseitenbandmodulation. «Datenubertragung ,(Vortrage der Fachtagung Datetiubertragung in Mannheim vom 19 bei 21 Marz 1969). Nachrichtentechnische Fachberichte, Band 37,
    S. 224-230, 1969. VDa -Veriag GMBH, BerВход
SU752305809A 1975-12-30 1975-12-30 Устройство преобразовани двоичного сигнала в модулированный псевдо-п теричный сигнал SU598259A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU752305809A SU598259A1 (ru) 1975-12-30 1975-12-30 Устройство преобразовани двоичного сигнала в модулированный псевдо-п теричный сигнал

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU752305809A SU598259A1 (ru) 1975-12-30 1975-12-30 Устройство преобразовани двоичного сигнала в модулированный псевдо-п теричный сигнал

Publications (1)

Publication Number Publication Date
SU598259A1 true SU598259A1 (ru) 1978-03-15

Family

ID=20642762

Family Applications (1)

Application Number Title Priority Date Filing Date
SU752305809A SU598259A1 (ru) 1975-12-30 1975-12-30 Устройство преобразовани двоичного сигнала в модулированный псевдо-п теричный сигнал

Country Status (1)

Country Link
SU (1) SU598259A1 (ru)

Similar Documents

Publication Publication Date Title
US3523291A (en) Data transmission system
KR100221692B1 (ko) 변조된 캐리어 신호를 발생하는 전자 장치를 구비한 전송기
US3987280A (en) Digital-to-bandpass converter
US5410280A (en) Process and device for amplitude modulation of a radiofrequency signal
JP2004538703A (ja) アナログfirフィルタ
US3560856A (en) Multilevel signal transmission system
CN104063007A (zh) 使用谐波混频的异步时间交织波形发生器
US5263122A (en) Neural network architecture
US3154777A (en) Three-level binary code transmission
SU598259A1 (ru) Устройство преобразовани двоичного сигнала в модулированный псевдо-п теричный сигнал
US3456199A (en) Two level to three level pulse code converter utilizing modulo-2 logic and delayed pulse feedback
US4399558A (en) Cascaded digital broadcast transmitter
US4504804A (en) Switched capacitor balanced modulator/demodulator
US3665314A (en) Communications system comprising a matrix network of modulation elements
SU636811A1 (ru) Устройство дл преобразовани двоичного сигнала в модулированный псевдоп теричный сигнал
US2811693A (en) Polarity-true impulse scanning of oscillations
SU1702328A1 (ru) Имитатор радиосигналов
SU1292201A1 (ru) Формирователь сигналов
CA1215782A (en) Code generator
SU809609A1 (ru) Многоканальна система св зи сВРЕМЕННыМ уплОТНЕНиЕМ КАНАлОВ
JPH01125682A (ja) パルス形成器
SU1464296A2 (ru) Формирователь фазоманипулированных сигналов
US3068464A (en) Code conversion circuitry
JPS63309005A (ja) 位相変調回路
SU649142A1 (ru) Адаптивный корректор фазомодулированных сигналов