SU634469A1 - Arrangement for correcting for code combination errors - Google Patents
Arrangement for correcting for code combination errorsInfo
- Publication number
- SU634469A1 SU634469A1 SU772485933A SU2485933A SU634469A1 SU 634469 A1 SU634469 A1 SU 634469A1 SU 772485933 A SU772485933 A SU 772485933A SU 2485933 A SU2485933 A SU 2485933A SU 634469 A1 SU634469 A1 SU 634469A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- combination
- correcting
- arrangement
- threshold
- Prior art date
Links
Landscapes
- Detection And Prevention Of Errors In Transmission (AREA)
- Error Detection And Correction (AREA)
Description
Изобретение относитс к электросв зи и может быть использовано в аппаратуре приема дискретной инфоргу1ации в системах с решающей обратной св зью.The invention relates to telecommunications and can be used in the equipment for receiving discrete information in systems with decisive feedback.
Известно устройство дл исправлени ошибок в кодовой комбинации, содержащее объединенные по входу первый и второй пороговые блоки, накопитель, один выход которого через сумматор по модулю два соединен с первым входом элемента И, и блок обнаружени ошибок 1.A device for correcting errors in a code combination is known, containing the first and second threshold blocks combined in an input, a drive, one output of which is connected to the first input of the AND element and the error detection unit 1 via an modulo two adder.
Однако такое устройство обладает низкой помехоустойчивостью.However, such a device has low noise immunity.
Цель изобретени - повыщение помехоустойчивости .The purpose of the invention is to increase noise immunity.
Это достигаетс тем, что в устройство дл исправлени ощибок в кодовой крмбинации , содержащее объединенные по входу первый и второй пороговые блоки, накопитель , один выход которого через сумматор по модулю два соединен с первым входом элемента И, и блок обнаружени ощибок, введены дополнительный сумматор по модулю два, два элемента ИЛИ и ключ, к информационному входу которого подключен выход первого порогового блока, а гаервый.This is achieved by the fact that an additional adder with respect to modulo two is connected to the first input of the first and second threshold blocks, a storage device, one output of which through the modulo two adder and the first input of the AND element, and the error detection block. module two, two elements OR, and a key, to the information input of which the output of the first threshold unit is connected, and the key one.
выход ключа соединен с первыми входами элементов ИЛИ, выход одного из которых св зан с первым входом накопител непосредственно , а выход другого - через блок обнаружени со вторым входом lia5 коп тел , вторые входы элементов ИЛР1 подключены к выходу дополнительного сум:.и1тора но модулю два, второй вход, которого через элемент И соединен с выходом второго порогового блока, а первые входы сумма торов по модулю два подключены ко второ10 му выходу ключа.the output of the key is connected to the first inputs of the OR elements, the output of one of which is directly connected to the first drive input, and the output of the other via the detection unit to the second input lia5 of the bodies, the second inputs of the ILR1 elements are connected to the output of the additional sum: , the second input, which through the element I is connected to the output of the second threshold unit, and the first inputs are the sum of tori modulo two connected to the second output of the key.
На чертеже изображена структурна электрическа схема предлагаемого устройства .The drawing shows a structural electrical circuit of the proposed device.
Устройство содержит первый пороговый блок 1, второй пороговый блок 2, ключ 3. элементы ИЛИ 4, накопитель 5, сумматоры б по модулю два, элемент И 7, дополнительный сум.матор 8 но модулю два, элемент ИЛИ 9. и блок 10 обнаружени ошибок.The device contains the first threshold unit 1, the second threshold unit 2, key 3. elements OR 4, drive 5, adders b modulo two, element AND 7, additional sum. Mater 8 but module two, element OR 9. and block 10 error detection .
Устройство работает следующим образом.The device works as follows.
Прин та кодова комбинаци поступает на входы первого порогового и второгоThe received code combination is fed to the inputs of the first threshold and second
порогового блоков 1 и 2. с выхода порогового блока 1 комбинаци в. виде последовательности нулей- и единиц через ключ 3 и элемент ИЛИ 4 записываетс в накопитель 5, через элемент ИЛИ 9 комбинаци вводитс в блок 10 обнаружени ошибок. В случае обнаружени огиибки блок 10 разрешает выдачу комбинации из накопител 5 получателю. Комбинаци из накопител 5 поступает на выход устройства. В случае обнаружени ошибки блрк 10 на выходе 11 фор.мирует и передает сигнал переспроса, на повторную передачу. При этом инфор.мационный вход ключа 3 переключаетс с выхода 12 на выход 13. Прин та комбинаци второго повторени с выхода 13 ключа 3 через сумматор 8 по модулю два и элемент ИЛИ 4, осуществл последовательный сдвиг первого повторени на один из входов сумматора 6, записываетс в накопитель 5, а через элемент ИЛИ 9 поступает в блок 10 обнаружени ошибок. Если ошибка не обнаружилась , информаци из накопител 5 выдаетс получателю. Дл уменьшени числа потерь, возникающих в случае искажени обоих повторений, устройство обеспечивает исправление ошибки во втором повторении комбинации. Дл этого на сумматоре 6 по модулю два происходит поразр дное сравнение обеих комбинаций при одноBpe .MeHHorvi вы влении второго порогового блока 2 ненадежных элементов («стираний ) второго повторени . Результат сравнени поступает на один из входов эле.мента И 7, а на другой вход последнего выдаютс сигналы стирани , формируемые вторым пороговым блоко-м 2. Инвертирование разр дов комбинации второго повторени на сумматоре 6 будет происходить в том случае, когда на обоих входах элемента И 7 одновременно по вл етс сигнал несовпадени двух повторений, формируемых сумматором 6, и сигнал стирани , вы вленный вторым пороговым блоком 2. В абсолк)тном большинстве случаев это будет соответствовать исправлению искаженной комбинацииthreshold blocks 1 and 2. from the output of threshold block 1 combination c. In the form of a sequence of zeros and ones through the key 3 and the element OR 4 is written to the accumulator 5, through the element OR 9 the combination is entered into the error detection block 10. In case of detection of the fault, block 10 permits the issuance of a combination of accumulator 5 to the recipient. The combination of the drive 5 is fed to the output device. If an error is detected, blrk 10 at output 11 will format and transmit a reshoot signal for retransmission. At the same time, the information input of the key 3 switches from output 12 to output 13. The combination of the second repetition from output 13 of key 3 through the adder 8 modulo two and the OR 4 element, having sequentially shifted the first repetition to one of the inputs of the adder 6, is written to the drive 5, and through the element OR 9 enters the block 10 error detection. If no error is detected, information from accumulator 5 is provided to the recipient. To reduce the number of losses arising in the event of a distortion of both repetitions, the device provides error correction in the second repetition of the combination. For this, modulo two on adder 6 produces a one-by-one comparison of both combinations with one Bpe. MeHHorvi revealing the second threshold block 2 of unreliable elements ("erase") of the second repetition. The result of the comparison is fed to one of the inputs of the cell AND 7, and to the other input of the latter, erase signals are generated, generated by the second threshold block-2. Inverting the bits of the combination of the second repetition on the adder 6 will occur when And 7 simultaneously, a two-repetition mismatch signal generated by the adder 6 and the erase signal detected by the second threshold unit 2 appear. In the absolute majority of cases, this will correspond to the correction of the distorted combination.
Обеспечение высокой помехоустойчивости в предлагаемом устройство осуществл етс за счет повторной передачи искаженной комбинации с последующим сравнением одноименных разр дов обоих повторений в сочетании с вы влением ненадежных элементов второго повторени .The provision of high noise immunity in the proposed device is carried out by re-transmitting the distorted combination with the subsequent comparison of the like bits of both repetitions in combination with the detection of unreliable elements of the second repetition.
Веро тность необнаруженной ошибки Р„„ дл (10,5)-кода в известном устройстве составл ет:The probability of an undetected error P „„ for (10,5) -code in a known device is:
Н. 1,91 10-9 + 1,5НО 9 3,42-109 а в предлагаемом устройстве:N. 1.91 10-9 + 1,5NO 9 3.42-109 and in the proposed device:
Р„, 1,91 10 + 8,75 10Р „, 1.91 10 + 8.75 10
Таким образом, сравнение величин достоверности известного и предлагаемого устройств показало, что предлагае.мое устройство обладает более высокой помехоустойчивостью .Thus, a comparison of the reliability values of the known and proposed devices showed that the proposed device has a higher noise immunity.
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU772485933A SU634469A1 (en) | 1977-05-13 | 1977-05-13 | Arrangement for correcting for code combination errors |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU772485933A SU634469A1 (en) | 1977-05-13 | 1977-05-13 | Arrangement for correcting for code combination errors |
Publications (1)
Publication Number | Publication Date |
---|---|
SU634469A1 true SU634469A1 (en) | 1978-11-25 |
Family
ID=20708979
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU772485933A SU634469A1 (en) | 1977-05-13 | 1977-05-13 | Arrangement for correcting for code combination errors |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU634469A1 (en) |
-
1977
- 1977-05-13 SU SU772485933A patent/SU634469A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4849976A (en) | PASM and TASM forward error correction and detection code method and apparatus | |
EP0154538A2 (en) | Parity and syndrome generation for error and correction in digital communication systems | |
US3155818A (en) | Error-correcting systems | |
GB1105583A (en) | Error detection and/or correction of digital information | |
US3831143A (en) | Concatenated burst-trapping codes | |
US4055832A (en) | One-error correction convolutional coding system | |
US8631307B2 (en) | Method for encoding and/or decoding multimensional and a system comprising such method | |
US3024444A (en) | Error detection by shift register parity system | |
US3588819A (en) | Double-character erasure correcting system | |
Levy | Self-synchronizing codes derived from binary cyclic codes | |
SU634469A1 (en) | Arrangement for correcting for code combination errors | |
US3639901A (en) | Error correcting decoder utilizing estimator functions and decision circuit for bit-by-bit decoding | |
US3587042A (en) | Random error correcting coding and decoding system having inversion tolerance and double code capability | |
JPH0629956A (en) | Error correction code insert processing system in sdh signal and optical transmitter | |
JPH0365698B2 (en) | ||
JPS62137933A (en) | Radio system with error correction | |
SU508949A1 (en) | Packet Error Correction Device | |
Gholase et al. | Enhancement of error detection and correction capability using orthogonal code convolution | |
SU559419A1 (en) | Linear convolutional code decoding device | |
US3069497A (en) | Teleprinter signal transmission employing a securing code | |
SU944130A1 (en) | Device for correcting errors in code combination | |
SU1159166A1 (en) | Regenerator for coding and decoding digital information | |
SU472469A1 (en) | Data transmission system with information feedback | |
KR870001608B1 (en) | Decoder for digital audio equipments | |
SU1365359A1 (en) | Digital signal regenerator |