SU634271A1 - Устройство дл вычислени функции - Google Patents
Устройство дл вычислени функцииInfo
- Publication number
- SU634271A1 SU634271A1 SU762344861A SU2344861A SU634271A1 SU 634271 A1 SU634271 A1 SU 634271A1 SU 762344861 A SU762344861 A SU 762344861A SU 2344861 A SU2344861 A SU 2344861A SU 634271 A1 SU634271 A1 SU 634271A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- input
- module
- unit
- finding
- Prior art date
Links
Landscapes
- Compression, Expansion, Code Conversion, And Decoders (AREA)
Description
динсн с первым входом первого элемента И, второй вход которого соединен с выходом третьего блока сравнени и входом второго элемента НЕ, а выход соединен с третьим входом блока коммутации, выход второго блока сравнени соединен со входом третьего элемента НЕ, выход которого соединен с нервым входом второго элемента И, второй вход которого соединен с выходом второго элемента НЕ, а выход соединен с четвертым входом блока коммутации и со вторым входом второго элемента ИЛИ, выход которого соединен со входами уцравлени второго блока сдвига и блока суммировани -вычитани , выходы блока нахождени модул величины X и блока нахождени модул величины у соединены с первым и вторым информационными входами блока коммутации, выход сумматора соединен с информационным входом первого блока сдвига , выход которого соединен с первым информационным входом блока суммировани вычитани , второй информационный вход которого соединен с выходом второго блока сдвига, информационный вход которого соединен с выходОдМ блока коммутации, выход блока суммировани -вычитани вл етс выходом устройства. Схема устройства изображена на фиг. 1 и фиг. 2. Устройство содержит: шину 1 знака величины X, шину 2 кода величины х, блок 3 на.хождени модул величины х, блок 4 нахождени модул величины у сумматор 5, блоки 6 сдвига, шину 7 кода величины у. блок 8 суммировани -вычитани , шины 9 результата, шину 10 знака величины у блок 11 ко.ммутации, первый выход 12 блока управлени , второй выход 13 блока управлени , третий выход 14 блока унравлени , .четвертый выход 15 блока управлени , п тый выход 16 блока управлени , шестой выход 17 блока управлени , блок 18 управлени , первый блок 19 сравнени , элементы 20 ИЛИ, второй блок 21 сравнени , элементы 22 НЕ, элементы 23 И, третий блок 24 сравнени . В устройстве используетс следующий a;iгоритм: Zi 1x1 + lyl; z w asZi +|xl, если lxl 21yi; z ajzi +ly|, если lyj 2|yl; . -Ьз lyl, если 2ly| x |yl; x-xzi -bjlxl, если . Дл реализации этих выражений достаточно иметь два блока сдвига и один блок ко.ммутации. При этом коэффициенты принимают значени : а 0,01, Ьз 0,01, с 0,313075, а наибольша относительна ошибка сохран ет прежнее значение 1,79%. Работа устройства осуществл етс следующим образом. На информационные входы блоков 3, 4 нахождени модул величин х и у поступают многоразр дные коды величин х и , представленных в двоичном дополнительном коде . По отдельным шинам 1 и 10 на входы управлени блоков 3 и 4 поступают знаковые разр ды величин х и у. Если потенциал на шине знака соответствует знаку «Ч-, то код величины х и у пропускаетс блока.ми 3 и 4 без изменени ; если же потенциал соответствует знаку «-, то код величины поразр дно инвертируетс и к младшему разр ду инвертированного кода добавл етс единица. Полученный код по вл етс па выходных шинах блоков 3, 4. Схемно блоки 3 и 4 нахождени модул быть выполнены , в частности, в виде сум.маторавычитател . Полученные на выходах блоков 3 и 4 коды величин 1x1 и 1у1 поступают на входы сумматора 5, на выходе которого .образуетс код функции z |х + 1у|. С выхода су.мматора 5 код функции-zi поступает на информационные входы первого блока 6 сдвига. Коды величин txl и |у1 также поступают в блок 8 управлени . Блок 8 управлени вырабатывает управл ющие сигналы , соответствующие услови м выражений (2)ч-(5), на выходах , а также управл ющий сигнал, соответствующий выполнению услови (2) или (3), на выходе 16 и управл ющий сигнал, соответствхюшпй выполнению услови (4) или (5), на выходе 17. Дл выработки этих сигналов используютс три блока сравнени кодов; нерв1)1Й блок 19 сравнени сра1И1ивает код X и код 2 l; второй блок 21 сравнени сравнивает код у и код 2 х ; третий блок сравнени сравнивает код |х| и KO;I lyi. Пор док выработки сигналов на выходах 12- 17 иллюстрирует табл. 1. Сигналы с выходов 12-М7 блока 8 управлени поступают на входы управлени блока 11 коммутации. На первый и второй инфор .мационные входы блока 18 ком.мутации поступают соответственно коды х и у- Логика работы блока коммутации полностью описываетс таблицей 2. С выхода блока 11 ком.мутации код поступает на второй блок 6 сдвига. Первый и второй блоки сдвига управл ютс сигна.чами с выходов 16 и 17 блока 18 управлени . Если сигнал на входе управлени блока 6 сдвига имеет значение О, то блок 6 сдвига пропускает код, поданный на его информационный вход, без изменени . Если же сигнал на входе управлени имеет значение 1, то код на выходе блока 6 сдвига сдвинут по отнощению к коду на входе на два разр да в сторону уменьшени , что эквивалентно умножению входного кода на число 0,01. Схемна реализаци блоков 6 сдвига, в частности , может быть такой же, как и в устройстве прототипа. Коды с выходов блоков 6 сдвига поступают на первый и второй информационные входы сумматора-вычитател 8. На вход управлени сумматора-вычитател 8 подаетс сигнал с выхода 17 блока 8 управлени . Если этот сигнал равеп О, то коды, поступившие на первый и второй, информационные входы сум.маторавычитател 8, суммируютс . Если же сигнал на входе управлени равен 1, то код, поступивший на второй информационный вход, вычитаетс из кода, поступившего на первый информационный вход. На выходе 9 сумматора-вычитател 8 образуетс конечный результат вычислений.
Таблица Введение в устройство 1.рототипа дополнительного блока суммировани -вычитани , блока коммутации и замена блока сравнени блоком управлени , содержаш,им три блока сравнени , а также введение соответствуюших св зей, позвол ет уменьшить максимальную погрешность вычислений функции Z примерно в 5,5 раза. Это расшир ет область применени устройства по сравнению с прототипо.м, позвол ет его при.менить, в частности, в высокоточных анализаторах спектра.
Значени сигналов на входах управлени
О
о о
1 О
1 о
о
Claims (1)
1. Устр ойство дл вычислени функции Z с . содержащее блок нахождени модул величины х, блок нахождени модул величины Y, первый и второй блоки сдвига , сумматор, причем информационные входы блока нахождени модул величины х и блока нахождени модул величины у соединены с входными шинами величин х и у соответственно, входы управлени блоков нахождени модул величин х и у соединены с шиной знака величины х и шиной знака величины у соответственно, выходы блоков нахождени модул величин х и у соединены с первым и вторым входами сумматора соответственно, отличающеес тем, что, с це.лью повышени точности вычислени функции, в устройство введены блок
ооо10
1оо10
01.0о1 00101
Таблица2
Код заданных величин на выходе блока коммутации
1x1
IY/
у1 1x1
суммировани -вычитани , блок коммутации и блок управлени , содержащий первый, второй и третий блоки сравнени , первый, второй и третий элементы НЕ, первый и второй элементы И, первый и второй элементы
ИЛИ, причем первые входы блоков сравнени соединены с выходом блока нахождени модул величины х, вторые входы блоков сравнени соед1«нены с выходом блока нахождени модул величины у, выходы первого и второго блоков сравнени соединены соответственно с первым-и вторым входами блока коммутации, выход первого блока сравнени соединен со входом первого элемента НЕ и первым входом первого элемента ИЛИ, второй вход которого соединен с
выходом второго блока сравнени , а выход соединен с входом управлени первого блока сдвига, выход первого элемента НЕ
соединен с первым входом первого элемента И, 5торой вход которого соединен с выходом третьего блока сравнени и входом второго элемента НЕ, а выход соединен с третьим входом блока коммутации, выход второго блока сравнени соединен со входом третьего элемента, НЕ, выход которого соединен с первым входом второго элемента И, второй вход которого соединен с выходом второго элемента НЕ, а выход соединен с четвертым входом блока коммутации и со вторым входом второго элемента ИЛИ, выход которого соединен со входами управлени второго блока сдвига и блока сумми-. ровани -вычитани , выходы блока нахождени модул величины х и блока нахождени модул величины у соединены с первым
II вторым информационными входами блока коммутации, выход сумматора соединен с информационным входом первого блока сдвига, выход которого соединен с первым информационным входом блока суммировани -вычитани , второй информационный вход которого соединен с выходом второго блока сдвига, информационный вход которого соединен с выходом блока коммутации, выход блока суммировани -вычитани вл етс выходом устройства.
Источники информации, прин тые во внимание при экспертизе:
1.-Патент США №3505505, кл. 235.151.3, 1970.
2. 11атент США № 3829671, кл. 235.151.3, 1974.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU762344861A SU634271A1 (ru) | 1976-04-05 | 1976-04-05 | Устройство дл вычислени функции |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU762344861A SU634271A1 (ru) | 1976-04-05 | 1976-04-05 | Устройство дл вычислени функции |
Publications (1)
Publication Number | Publication Date |
---|---|
SU634271A1 true SU634271A1 (ru) | 1978-11-25 |
Family
ID=20655930
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU762344861A SU634271A1 (ru) | 1976-04-05 | 1976-04-05 | Устройство дл вычислени функции |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU634271A1 (ru) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4599701A (en) * | 1983-10-19 | 1986-07-08 | Grumman Aerospace Corporation | Complex magnitude computation |
-
1976
- 1976-04-05 SU SU762344861A patent/SU634271A1/ru active
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4599701A (en) * | 1983-10-19 | 1986-07-08 | Grumman Aerospace Corporation | Complex magnitude computation |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6003054A (en) | Programmable digital circuits | |
SU634271A1 (ru) | Устройство дл вычислени функции | |
US3636338A (en) | Continuous function generation | |
US3504360A (en) | Logic circuit producing an analog signal corresponding to an additive combination of digital signals | |
Cauchy | LXXVIII. On a new formula for solving the problem of interpolation in a manner applicable to physical investigations | |
EP0494536B1 (en) | Multiplying apparatus | |
SU577528A1 (ru) | Накапливающий сумматор | |
US3835452A (en) | Coding system for stochastic representation | |
SU822173A1 (ru) | Преобразователь двоично-дес тичныхчиСЕл B дВОичНыЕ C МАСшТАбиРОВАНиЕМ | |
SU1150767A2 (ru) | Аналого-цифровой преобразователь с самоконтролем | |
SU732920A1 (ru) | Цифровой интегратор | |
SU809154A1 (ru) | Преобразователь полиадического кодаВ КОд СиСТЕМы ОСТАТОчНыХ КлАССОВ | |
SU1003074A1 (ru) | Устройство дл параллельного алгебраического сложени в знакоразр дной системе счислени | |
SU521563A1 (ru) | Устройство дл преобразовани двоичного кода с масштабированием | |
SU822347A1 (ru) | Вычислительный преобразовательНАпР жЕНи B КОд | |
SU957207A1 (ru) | Устройство дл вычислени функций @ | |
SU1494218A2 (ru) | Аналого-цифровой преобразователь | |
SU756624A1 (ru) | ПРЕОБРАЗОВАТЕЛЬ напряжения в КОД 1 | |
SU1315970A1 (ru) | Устройство дл умножени | |
SU792262A1 (ru) | Устройство дл решени уравнений вида | |
SU1188731A1 (ru) | Устройство дл сложени @ -разр дных чисел в избыточной системе счислени | |
SU1327129A1 (ru) | Устройство дл преобразовани координат | |
SU1244797A1 (ru) | Устройство дл вычислени позиционных характеристик модул рного кода | |
SU894699A1 (ru) | Преобразователь двоичного кода в двоично-дес тичный | |
SU881772A1 (ru) | Функциональный преобразователь |