SU629643A2 - Arrangement for protection from pulsed noise - Google Patents

Arrangement for protection from pulsed noise

Info

Publication number
SU629643A2
SU629643A2 SU772490788A SU2490788A SU629643A2 SU 629643 A2 SU629643 A2 SU 629643A2 SU 772490788 A SU772490788 A SU 772490788A SU 2490788 A SU2490788 A SU 2490788A SU 629643 A2 SU629643 A2 SU 629643A2
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
arrangement
protection
delay unit
Prior art date
Application number
SU772490788A
Other languages
Russian (ru)
Inventor
Евгений Николаевич Бантюков
Виталий Османович Курт-Умеров
Олег Алексеевич Малиновский
Original Assignee
Укринский Заочный Политехнический Институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Укринский Заочный Политехнический Институт filed Critical Укринский Заочный Политехнический Институт
Priority to SU772490788A priority Critical patent/SU629643A2/en
Application granted granted Critical
Publication of SU629643A2 publication Critical patent/SU629643A2/en

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

(54) УСТЮЙКТЮ ДЛЯ ЗА1ДИТЫ ОТ liMrD-JIbaiblX ПО.МЕХ(54) APPROVED ENERGY FROM liMrD-JIbaiblX software

совпадени  3 пройдет на вход устройства, одновременно в единичное состо ние установитс  триггер 7 и закроет схему совпадени  3. ilo окончании входного сигнала триггеры 5 и 6 элемента задержки 4 и триггер 7 устанавливаютс  в нулевое состо ние. Устройство готово к приему следующего сигнала.coincidence 3 will pass to the input of the device, trigger 7 will be set to one at the same time and will close coincidence circuit 3. ilo the end of the input signal triggers 5 and 6 of delay element 4 and trigger 7 are set to zero. The device is ready to receive the next signal.

При по влении помехи типа ложный импульс , длительность которой меньше времени задержки элемента задержки 4, сигнал на выходе не по витс .If interference appears such as a false pulse, the duration of which is less than the delay time of the delay element 4, the output signal does not work.

При по влении помехи типа дробление импульса в сигнале, длительность которой меньше времени задержки блока задержки 1, на выходе элемента ИЛИ 2 не произойдет разрыва сигнала, так как во врем  действи  разрыва в сигнале на выходе элемента ИЛИ 2 будет действовать сигаал с выхода блока задержки 1.If interference appears, such as splitting a pulse in a signal whose duration is shorter than the delay time of delay unit 1, the output of the element OR 2 will not break the signal, because during the action of a break, the signal at the output of the element OR 2 will have a signal from the output of delay 1 .

Устройство не сброситс  в нулевое состо ние и на выходе импульс по витс  так же, как при сигнале, не подвергшемс  воздействию помехи .The device is not reset to the zero state and the output pulse is output in the same way as with a signal not affected by interference.

Величина времени блока задержки 1 устанавливаетс  превышающей наиболее веро тную длительность помехи типа дробление импульсов .The length of the delay unit 1 is set to exceed the most likely duration of interference such as pulse splitting.

Введение блока задержки -и элемента ИЛИ выгодно отличает предлагаемое устройство от известного, так как сигналы, подвергшиес  воздействию помехи типа дробление импульса, . не будут подавл тьс .The introduction of the delay unit and the element OR favorably distinguishes the proposed device from the known one, since the signals subjected to the interference of the type of pulse fragmentation,. will not be suppressed.

Claims (1)

Формула изобретени Invention Formula Устройство дл  защиты от импульсных помех по авт. св. № 425366, отличающеес  тем, что, с целью повьшкни  помехозащищенности , в него введены блок задержки и элемент ИЛИ, причем вход блока задержки и первый вход элемента ИЛИ объединены и  вл ютс  входом устройства, второй вход элемента ИЛИ соединен с выходом блока задержки, а выход элемента ИЛИ соединен с третьим входом первой схемы совпадени , установоч1ШМИ входами триггеров элемента задержки и входом сброса триггера.Device for protection against impulse noise on auth. St. No. 425366, characterized in that, in order to improve noise immunity, a delay unit and an OR element are inserted into it, the input of the delay unit and the first input of the OR element are combined and are the device input, the second input of the OR element is connected to the output of the delay unit, and the output the OR element is connected to the third input of the first coincidence circuit, set by the SMI inputs of the triggers of the delay element and the reset input of the trigger. ВьпадVpad
SU772490788A 1977-05-23 1977-05-23 Arrangement for protection from pulsed noise SU629643A2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU772490788A SU629643A2 (en) 1977-05-23 1977-05-23 Arrangement for protection from pulsed noise

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU772490788A SU629643A2 (en) 1977-05-23 1977-05-23 Arrangement for protection from pulsed noise

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU425366 Addition

Publications (1)

Publication Number Publication Date
SU629643A2 true SU629643A2 (en) 1978-10-25

Family

ID=20711015

Family Applications (1)

Application Number Title Priority Date Filing Date
SU772490788A SU629643A2 (en) 1977-05-23 1977-05-23 Arrangement for protection from pulsed noise

Country Status (1)

Country Link
SU (1) SU629643A2 (en)

Similar Documents

Publication Publication Date Title
JPS5477532A (en) Key identifying circuit
SU629643A2 (en) Arrangement for protection from pulsed noise
SU425366A1 (en) DEVICE FOR PROTECTION AGAINST PULSE INTERFERENCE
SU652711A1 (en) Pulse noise protection arrangement
SU514370A1 (en) Frequency relay
SU1667268A1 (en) Device for preliminary synchronization
SU480134A1 (en) Resistance relay
SU1511853A1 (en) Converter of pulse train into square pulse
SU864535A1 (en) Device for monitoring pulse loss
SU824422A2 (en) Time delay device
SU1058059A1 (en) Sensory button
SU794726A1 (en) Selector of pulses by duration
SU790193A1 (en) Pulse shaper
SU1226624A1 (en) Pulser
SU550761A1 (en) Pulse Forming Device
SU790254A1 (en) Device for tolerance checking of time intervals between pulses
SU907848A1 (en) Device for protecting from false start
SU1169159A1 (en) Selector of pulses having with given width
SU434599A1 (en) LOGICAL DEVICE TO SUPPRESS IMPULSES OF INTERFERENCE
SU1758844A1 (en) Former of pulse sequence
SU744943A1 (en) Pulse shaper
SU507834A1 (en) Device for automatically determining the distance to the fault on the power line
SU1411951A1 (en) Device for selecting the first and last pulses in a series
SU1221726A1 (en) Device for delaying pulses
SU639131A2 (en) Pulse duration shaper