SU629585A2 - Arrangement for power transformer differential protection - Google Patents

Arrangement for power transformer differential protection

Info

Publication number
SU629585A2
SU629585A2 SU772484068A SU2484068A SU629585A2 SU 629585 A2 SU629585 A2 SU 629585A2 SU 772484068 A SU772484068 A SU 772484068A SU 2484068 A SU2484068 A SU 2484068A SU 629585 A2 SU629585 A2 SU 629585A2
Authority
SU
USSR - Soviet Union
Prior art keywords
output
signal
relay
power transformer
input
Prior art date
Application number
SU772484068A
Other languages
Russian (ru)
Inventor
Александр Михайлович Дмитренко
Михаил Георгиевич Линт
Original Assignee
Предприятие П/Я А-7374
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-7374 filed Critical Предприятие П/Я А-7374
Priority to SU772484068A priority Critical patent/SU629585A2/en
Application granted granted Critical
Publication of SU629585A2 publication Critical patent/SU629585A2/en

Links

Landscapes

  • Electronic Switches (AREA)

Description

Изобретение относитс  к релейной защите электрических систем и может примен тьс  дл  залцкты силовых транс форматоров . По основному авт.св. № 266909 известно устройство дифференциальной защиты силового трансформатора, содержащее промежуточный трансформатор тока, к вторичной обмотке которого подсоединено сопротивление и вьтр ми тельный мост, к выходу которого подключены последовательно соединенные формирователь, пр моугольных импульсо инвертор, селектор импульсов по длительности , орган запоминани  сигналов , инвертор и выходное реле. Врем  срабатывани  этого устройства определ етс  временем пам ти органа запоминани  сигнллов, которое должно превышать длительность периода промышленной частоты, Однако дл  него характерно недостаточно высокое быстродействие. Целью изобретени   вл етс  повыше ние быстродействи  устройства. Это достигаетс  тем, что в -предло женное устройство между инвертором и выходным реле введен логический элемент и, а между вторым входом упом нутого элемента И и .выходом релейного формировател  пр моугольных импульсов включен логический элемент ИЛИ, второй вход которого соединен с выходом элемента И. На фиг.1 показана схема предложенного устройства дл  дифференциальной защиты силового трансформатора; на фиг.2 а и б - временные диаграммы его работы в режимах протекани  броска тока намагничивани  и тока короткого замыкани  в зоне действи  защиты . На схеме прин ты: следующие обозначени : 1 - релейный формирователь пр моугольных импульсов, 2,3 - инверторы , 4 - селектор импульсов по длительности , 5 - орган запс иинани  сигналов , 6 - выходное реле, 7 - логический элемент ИЛИ, 8 - логический элемент И. Устройство работает следующим образом. В нормальном режиме (в статическом состо нии) ток на входе реле мал и сигнал на выходе релейного формировател  1 равен О. Сигналы на выходах инвертора 2, селектора импульсов по длительности 4, органа запоминани  сигнала равны , на выходе инвертор4 2 - О 3 Соответственно, равен О -сигнал на выходе элемента И 8 и элемента ИЛИ 7. Выходное реле б не работает, При протекании в силовом трансформаторе броска намагничивающего тока на.выходе релейного формировател  1 во ,. когда абсолютное значение тока на входе реле превышает уровень сравнени , формируютс  импульсы. Одновременно по вл ютс  паузы на выходе инвертора 2 и происходит сброс селектора 4 импульсов по длительности (на его выходе по вл етс  нулевой сигнал). Длительность пауз на вы.ходе селектора 4 импульсов по длительности больше длительности пауз инвертора 2 на величину уставки по времени срабатывани  селектора импульсов по длительности . В момент, когда длительность паузы на. выходе селектора 4 импульсов по длительности превысит врем  пам ти органа 5 запоминани  сигналов, на выходе последнего по в л етс  сигнал О, а на выходе инвертора 3 (и на соответствующем входе логического элемента И 8) сигнал V1. Так как в это врем  сигнал на входе элемента ИЛИ 7, св занном с выходом элемента И В, равен О . на выходе элемента ИЛИ сигнал 7 по вл етс  и исчезает одновремен но с по влением и исчезновением сигнала на выходе релейного формировател  1 пр моугольных импульсов . Поскольку врем  йам ти ор гана 5 запоминани  сигналов устана ливаетс  больше, чем максимальна  длительность импульса на выходе ре лейного формировател  при протекан бросков тока намагничивани  силово трансформатора, к моменту по влени сигнеипа на входе элемента И .соединенном с инвертором 3, на дру входе,соединенном с выходом логического элемента ИЛИ 7, сигнал уже будет равен О до конца периода С по влением импульса на .выходе селектора 4 импульсов по длительности выходной сигнал органа 5 запоминани  сигналов возвращаетс  в состо ние 1 на выходе инверто 3 устанавливаетс  Таким образом, к моменту по вле ни  сигнала Ч на входе логичес кого элемента И 8, св занном с выходом логического элемента ИЛИ 7, сигнал на входе, св занном с выходом инвертора 3 будет равен При протекании бросков намагничивающего тока одновременное по влена обоих входах ние сигнала логического элемента И 8 не имеет места и на его выходе сохран етс  сигнал О. Выходное реле б не ботает. При небольших бросках -намагничиающего тока в силовом трансформатое импульсы на выходе релейного формировател  будут короче по длительности . Если при этом длительность пауз на выходе селектора 4 импульсов по длительности окажетс  меньше времени пам ти органа 5 запоминани  сигналов, на выходе последйего сохран етс  сигнал , а i на выходе логического элемента И 8, св занном с выходом инвертора 3 вообще не по вл етс / сигнал что обеспечивает надежное блокирование защиты. При коротком замыкании в зоне действи  защиты импульсы на выходе инвертора 2, соответствующие паузам на выходе релейного формировател  1, короче времени срабатывани  селектора 4 импульсов по длительности, благодар  чему на выходе последнего после сброса сохран етс  сигнал, равный О. Через врем  после прихода первого импульса с выхода релейного формировател  1, равное времени пам ти органа 5 запоминани  импульсов ПО длительности, происходит его сброс, и на выходе инвертора 3 по вл етс  сигнал .. В этот момент сигнал , присутствующий на обои: входах элемента И 8, по вл етс  на его выходе. С выхода логического эле мента ИВ сигнал поступает на вход выходного реле 6, действующего на отключение повре5({денного трансформатора . Одновременно сигнал :1 поступает на второй вход логического элемента ИЛИ 7, благодар  чему на его выходе сохран етс  сигнал , после исчезновени  сигнала на выходе релейного формировател  пр моугольных импульсов 1 во врем  бестоковой паузы . Сигнал на выходе логического элемента И 8 сохран етс  непрерывным до тех пор,пока поступает непрерывный сигнал на его вход с выхода инвертора 3, чем обеспечиваетс  надежное срабатывание выходного реле. Логические элементы ИЛИ и 8 могут быть выполнены как с применением диодов и транзисторов, так и логических микросхем. Предложенное устройство позвол ег уменьшить врем  срабатывани  дифференциальной защиты по меньшей мере на 25%, что приводит к более быстрому отклонению силового трансформатора от сети при его повреждении, тем самым снижаетс  врем  нахождени  поврежденного трансформатора под напр жением и быстрее прекращаетс  развитие аварии, уменьшаютс  ее последстви . Снижаетс  также ущерб, св занный с затратами ,на ремонт силового трансформатора, и потери из-за просто  трансформатора, наход щегос  в ремонте.The invention relates to relay protection of electrical systems and can be applied to electrical power transformers. According to the main auth. No. 266909, a device for differential protection of a power transformer is known, which contains an intermediate current transformer, a resistance and a relay bridge are connected to the secondary winding, to the output of which are connected in series a driver, a square pulse inverter, a pulse selector for duration, a signal memory, an inverter and output relay. The response time of this device is determined by the memory time of the signal storage organ, which must exceed the duration of the period of the industrial frequency. However, it is not characterized by a sufficiently high speed. The aim of the invention is to increase the speed of the device. This is achieved by introducing a logic element between the inverter and the output relay, and a logical element OR, the second input of which is connected to the output of element I., is inserted between the second input of the said AND element and the output of the relay rectangular pulse generator. Figure 1 shows a diagram of the proposed device for the differential protection of a power transformer; Figures 2a and b are time diagrams of its operation in the modes of flow of the magnetizing current and short-circuit current in the protection zone. In the diagram there are the following notation: 1 - relay shaper of rectangular pulses, 2,3 - inverters, 4 - pulse selector by duration, 5 - signal transducer, 6 - output relay, 7 - logical element OR, 8 - logical element I. The device works as follows. In the normal mode (in the static state), the current at the relay input is small and the signal at the output of relay driver 1 is 0. The signals at the outputs of inverter 2, pulse selector are 4, the signal storage unit is equal, at the output of inverter 4 2 - O 3 is equal to O-signal at the output of the element And 8 and the element OR 7. The output relay b does not work. When a throw of magnetizing current flows in the power transformer at the output of the relay driver 1 in,. when the absolute value of the current at the input of the relay exceeds the level of the comparison, pulses are generated. At the same time, pauses appear at the output of inverter 2 and the pulse selector 4 is reset in duration (a zero signal appears at its output). The duration of pauses at the output of the selector 4 pulses is longer in duration than the duration of pauses of the inverter 2 by the value of the setpoint for the response time of the pulse selector in duration. At the moment when the duration of the pause on. the output of the pulse selector 4 will exceed the memory time of the signal memory 5, the output of the last signal O, and the output of the inverter 3 (and the corresponding input of the logic element 8) the signal V1. Since at this time the signal at the input of the element OR 7, associated with the output of the element AND B, is equal to O. at the output of the OR element, signal 7 appears and disappears simultaneously with the appearance and disappearance of the signal at the output of the relay shaper 1 of rectangular pulses. Since the time of signal storage of the signal organizer 5 is longer than the maximum pulse duration at the output of the relay driver when the magnetizing current surge of the power transformer flows, at the time of the signal appearance at the input of the And element connected to the inverter 3, at the other input connected with the output of the logic element OR 7, the signal will already be equal to O until the end of the period C with the appearance of a pulse at the output of the selector 4 of pulses by the duration of the output signal of the signal storing unit 5 returns to 1 n In the output, the inverto 3 is set. Thus, by the time the signal Ч arrives at the input of the logic element AND 8, associated with the output of the logic element OR 7, the signal at the input connected with the output of the inverter 3 will be equal to. During the flow of magnetizing current surges simultaneously Both input signals of the logic element AND 8 do not take place, and the O signal remains at its output. The output relay b does not work. At small throws of the magnetizing current in the power transformer, the pulses at the output of the relay shaper will be shorter in duration. If the duration of the pauses at the output of the selector 4 of pulses is less than the memory time of the signal storage organ 5, the signal is saved at the output of the latter, and i at the output of the AND 8 logic element associated with the output of inverter 3 does not appear / signal that provides reliable blocking protection. When a short circuit in the protection zone, the pulses at the output of inverter 2, corresponding to the pauses at the output of the relay shaper 1, are shorter than the response time of the selector 4 pulses in duration, so that the signal at the output of the last after resetting is equal to 0. After the arrival of the first pulse from the output of the relay driver 1, equal to the memory time of the memory impulse memory 5, it is reset, and a signal appears at the output of the inverter 3. At this moment, the signal present : Inputs of AND 8 appears at its output. From the output of the logic element, the IW signal is fed to the input of the output relay 6, which acts to turn off the damaged 5 ({current transformer. At the same time, the signal: 1 goes to the second input of the logic element OR 7, whereby the signal remains at its output relay square pulse shaper 1 during the dead time. The signal at the output of the logic element And 8 is kept continuous until a continuous signal arrives at its input from the output of the inverter 3, which is provided to triggered output relay every time. OR and 8 logic elements can be made using both diodes and transistors and logic chips. The proposed device allows him to reduce the response time of the differential protection by at least 25%, which leads to a faster deviation of the power transformer from the network when it is damaged, thereby reducing the time of the damaged transformer under voltage and the development of the accident stops faster, reducing its consequences. Damage associated with the cost of repairing a power transformer and the loss of a transformer just being repaired is also reduced.

Claims (1)

5 Формула изобретени 5 claims Устройство дл  дифференциальной защиты силового трансформатора по авт.св. 266909, отличающеес  тем, что, с целью повышени  его быстродействи , между ин6ГA device for differential protection of a power transformer according to auth.St. 266909, characterized in that, in order to increase its speed, between six 629585629585 вертором и выходным реле включен логический элемент И, а между вторым входом упом нутого элемента И и выходом релейного формировател  пр моугольных импульсов - логический элемент ИЛИ, второй вход которого соединен с выходом элемента И.the logical element AND is switched on by the vertator and the output relay, and the logical element OR, the second input of which is connected to the output of element I., between the second input of the said element AND and the output of the relay shaper of rectangular pulses. -1 S I-1 S I gl IZIz ULUL ПФиг . 2Pfig. 2
SU772484068A 1977-05-10 1977-05-10 Arrangement for power transformer differential protection SU629585A2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU772484068A SU629585A2 (en) 1977-05-10 1977-05-10 Arrangement for power transformer differential protection

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU772484068A SU629585A2 (en) 1977-05-10 1977-05-10 Arrangement for power transformer differential protection

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU266909 Addition

Publications (1)

Publication Number Publication Date
SU629585A2 true SU629585A2 (en) 1978-10-25

Family

ID=20708195

Family Applications (1)

Application Number Title Priority Date Filing Date
SU772484068A SU629585A2 (en) 1977-05-10 1977-05-10 Arrangement for power transformer differential protection

Country Status (1)

Country Link
SU (1) SU629585A2 (en)

Similar Documents

Publication Publication Date Title
SU629585A2 (en) Arrangement for power transformer differential protection
US3173022A (en) Overload protected switching circuit
US4621314A (en) Thyristor converter control apparatus including differentiation arrangement to prevent abnormal operation
GB1053029A (en) Earth fault protection means for direct current transmission systems
SU1141497A1 (en) Device for differential protection of lines with braking
SU1095298A2 (en) Device for differential protecting of power transformer
SU999160A1 (en) Switching device of actuating thyristorized amplifier
SU430786A1 (en) Device for protecting shunting rectify valve of converting bridge of d.c. power transmission against direct break down
SU943970A1 (en) Device for differential protection of transformer
SU384173A1 (en) DEVICE FOR DIFFERENTIAL PROTECTION OF POWER TRANSFORM / ATORA
SU1032559A1 (en) Device for checking condition of thyristors connected in series in converter
JPH0556663A (en) Protector for thyristor converter
SU1525846A1 (en) Device for controlling two fast-acting gates connected to common load
SU799066A2 (en) Device for differential protection of power transformer
SU900355A1 (en) Device for automatic reconnection
SU1686569A1 (en) Device for current protection of electric power line with taps
SU1148070A1 (en) Device for protection of bridge converter
SU1030904A1 (en) Device for asymmetric earth fault distance protection
SU1409999A2 (en) Supply source protected against current overloads and short-circuits
SU1644283A1 (en) Device for protection of self-contained inverter
SU725140A1 (en) Arrangement for protecting bridge-type thyristorized converter
SU516144A1 (en) Directional resistance relay
SU930478A1 (en) Three-phase current generator protection device
SU913515A1 (en) Device for protecting three-phase rectifier
SU828306A1 (en) Device for protecting self-sustained thyristorized inverter