SU627572A1 - Frequency multiplier - Google Patents

Frequency multiplier

Info

Publication number
SU627572A1
SU627572A1 SU752134193A SU2134193A SU627572A1 SU 627572 A1 SU627572 A1 SU 627572A1 SU 752134193 A SU752134193 A SU 752134193A SU 2134193 A SU2134193 A SU 2134193A SU 627572 A1 SU627572 A1 SU 627572A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
frequency multiplier
reference frequency
control unit
Prior art date
Application number
SU752134193A
Other languages
Russian (ru)
Inventor
Григорий Антонович Лызин
Виталий Федотович Тарасов
Наиль Бурганович Залялов
Владимир Викторович Музалев
Николай Петрович Сергеев
Original Assignee
Пензенский Политехнический Институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Пензенский Политехнический Институт filed Critical Пензенский Политехнический Институт
Priority to SU752134193A priority Critical patent/SU627572A1/en
Application granted granted Critical
Publication of SU627572A1 publication Critical patent/SU627572A1/en

Links

Landscapes

  • Processing Of Solid Wastes (AREA)
  • Organic Low-Molecular-Weight Compounds And Preparation Thereof (AREA)
  • Physical Or Chemical Processes And Apparatus (AREA)

Description

Изобретение относитс  к автоматике, измерительной и вычислительной технике, может найти применение в устройствах частотноимпульсной и цифровой обработки информации.The invention relates to automation, measuring and computing, can be used in devices of frequency-pulse and digital processing of information.

Известен умножитель частоты, содержащий управл емый делитель частоть, делитель опорной частоты, входной и выходной формирователи, запоминающий регистр , блок управлени , счетчик опорной частоты и ключ ij.A frequency multiplier is known comprising a controlled frequency divider, a reference frequency divider, input and output drivers, a memory register, a control unit, a reference frequency counter, and a key ij.

Однако данное устройство обладает низким быстродействием.However, this device has a low speed.

Наиболее близок к предлагаемому умножитель частоты, содержащий входной формирователь, вход которого подключен ко входной шине, делитель опорной частоты , запоминающий рюгистр, вход которого подключен к выходу первого блока переноса кода, управл ющий вход которого сое динеН с первым выходом блока управлени , а выход запоминающего регистра подключен ко входу второго блока переноса кода, управл ющий вход котороггэ соединен с выходом выходного формироватнд  2j. Closest to the proposed frequency multiplier, which contains an input driver, the input of which is connected to the input bus, a reference frequency divider, a memory register, the input of which is connected to the output of the first code transfer unit, the control input of which is connected to the first output of the control unit, and the output memory the register is connected to the input of the second code transfer unit, the control input of which is connected to the output of the output transponder 2nd.

Недостаток данного устройства - наличие динамической погрешности.The disadvantage of this device is the presence of dynamic error.

Цель изобретени  - повышение точности умножени .The purpose of the invention is to increase the accuracy of multiplication.

Поставленна  цель достигаетс  тем, что в умножитель частоты, содержащий входной и выходной формирователи, делитель опорной частоты, запоминающий регистр , блоки переноса кода и блок управлени , введены регистры сдвига, первый вход первого из которых соединен с выходом входного формировател , второй вход с выходом делител  опорной частоты, первый выход - со входом первого блока переноса кода, второй выход - со входом блока управлени , первый вход второго регистра сдвига объединен со входам делител  опорной частоты и подключен к шине импульсов опорной частоты, второй вход - к выходу второго блока переноса кода, установочный вход - ко второму выходу блока управлени , а выход - ко входу выходного формировател .The goal is achieved by the fact that the shift registers, the first input of the first of which is connected to the output of the input shaper, the second input with the output of the splitter are entered into the frequency multiplier containing the input and output drivers, the reference frequency divider, the storage register, code transfer blocks and the control unit. reference frequency, the first output - with the input of the first code transfer unit, the second output - with the input of the control unit, the first input of the second shift register is combined with the inputs of the reference frequency divider and connected to the impulse bus cos reference frequency, the second input - to the output of the second code block transfer, installation input - to the second output of the control unit, and an output - to the input of the output driver.

Claims (2)

1.Авторское свиаетельство СССР N 354546. Н ОЗ К 5/2О, 1971.1. Author's svoyatelstvo USSR N 354546. N OZ K 5 / 2O, 1971. 2.Авторское сввдетвльство СССР № 357668, Н ОЗ К 5/О1, 1971.2. Authors Svdetvlstvo USSR №357668, N OZ K 5 / O1, 1971. ЧумМChumM fonfon ffuxffux
SU752134193A 1975-05-12 1975-05-12 Frequency multiplier SU627572A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU752134193A SU627572A1 (en) 1975-05-12 1975-05-12 Frequency multiplier

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU752134193A SU627572A1 (en) 1975-05-12 1975-05-12 Frequency multiplier

Publications (1)

Publication Number Publication Date
SU627572A1 true SU627572A1 (en) 1978-10-05

Family

ID=20619416

Family Applications (1)

Application Number Title Priority Date Filing Date
SU752134193A SU627572A1 (en) 1975-05-12 1975-05-12 Frequency multiplier

Country Status (1)

Country Link
SU (1) SU627572A1 (en)

Similar Documents

Publication Publication Date Title
SU579618A1 (en) Multiplier
SU627572A1 (en) Frequency multiplier
SU591862A1 (en) Digital machine for computing sine-cosine functions
SU427388A1 (en) DEVICE SHIFT
SU968804A1 (en) Device for determining extremum numbers
SU690341A1 (en) Device for measuring shaft power and acceleration
SU822327A1 (en) Pulse repetition frequency multiplying device
SU860062A1 (en) Device for multiplication
SU662949A1 (en) Point indicating device
SU377822A1 (en)
SU474027A1 (en) Device for registering cartographic information
SU596936A1 (en) Information put/output arrangement
SU881736A1 (en) Device for retrieval of numbers in a given interval
SU698006A1 (en) Device for computing the ratio of time intervals
SU696476A1 (en) Trigonometric function computing device
SU498579A1 (en) Device for simulating radar signals of moving axisymmetric objects
SU997034A1 (en) Device for computing square root from the sum of squares of two numbers
SU478305A1 (en) Number multiplier
SU622087A1 (en) Sine and cosine function digital computer
SU666642A1 (en) Decoder
SU811281A1 (en) Device for differentiating pulse-prequency signals
SU702398A1 (en) Angle-to-code converter
SU651339A1 (en) Maximum number determining arrangement
SU363980A1 (en) FIRMWARE PROCESSOR
SU1287176A1 (en) Device for calculating fourier transform