SU621024A1 - Analogue storage - Google Patents
Analogue storageInfo
- Publication number
- SU621024A1 SU621024A1 SU772449771A SU2449771A SU621024A1 SU 621024 A1 SU621024 A1 SU 621024A1 SU 772449771 A SU772449771 A SU 772449771A SU 2449771 A SU2449771 A SU 2449771A SU 621024 A1 SU621024 A1 SU 621024A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- gate
- substrate
- keys
- storage
- control unit
- Prior art date
Links
Landscapes
- Electronic Switches (AREA)
Description
(54) АНАЛОГОВОЕ ЗАПОМИНАЮШЕЕ УСТРОЙСТВО(54) ANALOG RECORDING DEVICE
Изобретение относитс к области вычислительной техники, Б частности к запоминающим устройствам.The invention relates to the field of computer technology, B of particular to storage devices.
Известно аналоговое запоминающее устройство, состо щее из электронного ключа, запоминающего конденсатора и буферного усилител LIJ. В режиме хранени информации такому устройству присуща погрешность, обусловленна конечным сопротивлением разомкнутого ключа.An analog storage device is known, consisting of an electronic key, a storage capacitor and a buffer amplifier LIJ. In the information storage mode, such a device has an inherent error due to the finite resistance of the open key.
Известно так же аналоговое запоминающее устройство, содержащее ключ зар да , выполненный на МДП-транзисторе, исток которого подключен к накопительному элементу, например конденсатору, и входу усилител , и блок управлени 2.It is also known to have an analog storage device containing a charge key made on a MOSFET whose source is connected to a storage element, for example a capacitor, and an amplifier input, and a control unit 2.
Однако в режиме хранени информации в известном устройстве возникает погрещность , обусловленна разр дом конденсатора паразитными токами, которые вызваны разностью потенциалов истока и затвора , а также истока и подложки МДП-транзистора; указанна погрещность вл етс одной из причин, ограничивающих врем However, in the storage mode of information in a known device, an error occurs due to the discharge of the capacitor by parasitic currents, which are caused by the potential difference between the source and the gate, as well as the source and the substrate of the MOS transistor; this error is one of the reasons for limiting the time
хранени информации в устройствах данного типа.storing information in devices of this type.
Целью изобретени вл етс увеличение времени хранени .The aim of the invention is to increase the storage time.
Это достигаетс тем, что аналоговое запоминающее устройство содержит два разв зывающих элемента, например два резистора, и два ключа, причем выход усилител подключен через разв зывающие элементы к затвору и подложке МДП-гранзистора , а затвор и подложка МДП-транзистора соединены через клгчи с блоком управлени .This is achieved by the fact that the analog storage device contains two dissociating elements, for example, two resistors, and two keys, the amplifier output being connected via the connecting elements to the gate and the substrate of the MIS-granzistor, and the gate and the substrate of the MIS transistor are connected via a block to the block management
На чертеже показана принцклиальна схема устройства.The drawing shows a printable layout of the device.
Аналоговое запоминающее устройство содержит ключ зар ца выполненный на МДП-транзисторе 1, накопительный элемент .выполненный на конденсаторе 2, угцлитель 3, первый и второй разв зывающие элементы 4 и 5, выполненные на резисторах , первый и второй ключи 6 и 7 и блок управление 8.The analog storage device contains a charging switch made on a MOS transistor 1, a storage element made on a capacitor 2, a charger 3, first and second isolating elements 4 and 5 made on resistors, first and second keys 6 and 7, and a control unit 8 .
Устройство работает следующим образом . В режиме выборки выходной сигнал блока управлени 8 открывает ключи 6 и 7, через которые поступают на затвор и подложку ) МДП-транэистора 1 отпирающие его напр жени , Д ДП-транзистор открываетс и значение его входного напр жени запоминаетс конденсатором. В режиме хранени информации ключи 6 и 7 разомкнуты и выходное напр жение усилител 3, равное напр жению на кон денсаторе, фиксируетс через резисторы 4 и 5.на затворе и подложке закрытого транзистора. Благодар равным потенциалам истока, затвора и подложки отсутствуют разр жающие конденсатор паразитные -тькй: между истоком и затвором, а также истоком и подложкой МДП-транэистора . В предлагаемом устройстве устранен р д факторов, вызываклцих разр д запоминающего конденсатора, и увеличено врем хранени информации в аналоговой формеThe device works as follows. In the sampling mode, the output signal of the control unit 8 opens the keys 6 and 7, through which the voltage of the MOS transistor 1 is released to the gate and the substrate, the DOS transistor 1 is opened and the value of its input voltage is remembered by a capacitor. In the information storage mode, the keys 6 and 7 are open and the output voltage of the amplifier 3, equal to the voltage on the capacitor, is fixed through resistors 4 and 5. on the gate and on the substrate of the closed transistor. Due to the equal potentials of the source, the gate and the substrate, there are no parasitic discharging capacitors: between the source and the gate, as well as the source and substrate of the MIS transistor. In the proposed device, a number of factors are eliminated, the discharge of the storage capacitor is caused, and the storage time of information in analog form is increased.
Claims (2)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU772449771A SU621024A1 (en) | 1977-02-08 | 1977-02-08 | Analogue storage |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU772449771A SU621024A1 (en) | 1977-02-08 | 1977-02-08 | Analogue storage |
Publications (1)
Publication Number | Publication Date |
---|---|
SU621024A1 true SU621024A1 (en) | 1978-08-25 |
Family
ID=20694502
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU772449771A SU621024A1 (en) | 1977-02-08 | 1977-02-08 | Analogue storage |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU621024A1 (en) |
-
1977
- 1977-02-08 SU SU772449771A patent/SU621024A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5381352A (en) | Circuit for multiplying an analog value by a digital value | |
JPS62273694A (en) | Sense amplifier | |
US4779012A (en) | Track-and-hold amplifier | |
US5416370A (en) | Multiplication circuit | |
SU621024A1 (en) | Analogue storage | |
JPS5827917B2 (en) | MIS memory circuit | |
US3836893A (en) | Capacitive computer circuits | |
JPS584848B2 (en) | A/D conversion circuit | |
SU830582A1 (en) | Analogue storage | |
JP2788684B2 (en) | Sample hold circuit | |
SU1014040A1 (en) | Analogue storage | |
JP3644445B2 (en) | Image reading signal processing apparatus | |
SU855735A1 (en) | Analogue storage device | |
US4163221A (en) | Capacitance to digital conversion system | |
SU801104A1 (en) | Analogue storage | |
JPH04295699A (en) | Sample-and-hold circuit | |
SU362352A1 (en) | DEVICE FOR STORING OF CONTINUOUS STRESSES | |
SU855673A1 (en) | Analog integrator | |
SU666584A1 (en) | Analogue storage | |
US5440156A (en) | Metal oxide semiconductor field effect transistor cell adaptable for use in an integrator | |
SU873279A1 (en) | Analog memory | |
SU1360454A1 (en) | Analog storage | |
SU1104585A1 (en) | Analog storage | |
SU410466A1 (en) | ||
SU903987A1 (en) | Analogue storage device |