SU617838A1 - Коммутатор - Google Patents

Коммутатор

Info

Publication number
SU617838A1
SU617838A1 SU772436004A SU2436004A SU617838A1 SU 617838 A1 SU617838 A1 SU 617838A1 SU 772436004 A SU772436004 A SU 772436004A SU 2436004 A SU2436004 A SU 2436004A SU 617838 A1 SU617838 A1 SU 617838A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
channel
flip
trigger
Prior art date
Application number
SU772436004A
Other languages
English (en)
Inventor
Вячеслав Иванович Григорьев
Федор Еремеевич Лисник
Дмитрий Васильевич Полонский
Юрий Григорьевич Степанцов
Original Assignee
Особое Конструкторское Бюро Киевского Управления Проектно-Монтажных Работ
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Особое Конструкторское Бюро Киевского Управления Проектно-Монтажных Работ filed Critical Особое Конструкторское Бюро Киевского Управления Проектно-Монтажных Работ
Priority to SU772436004A priority Critical patent/SU617838A1/ru
Application granted granted Critical
Publication of SU617838A1 publication Critical patent/SU617838A1/ru

Links

Landscapes

  • Small-Scale Networks (AREA)

Description

Изобретение относитс  к области автоматики и коммутационной техники и может быть использовано в устройствах передачи информации.
Известен коммутатор каналов с переменным циклом работы 1, содерл аш,ий генератор тактовых импульсов, триггерные  чейки, блоки наличи  информации, элементы И, а также элементы задержки и элементы И-НЕ, причем выход генератора тактовых импульсов соединен со входами элементов И и И-НЕ иервого канала, выход элемента И каждого канала соединен с выходной шиной и элементом задержки , выход элемента задержки каждого канала подключен к одному входу триггерной  чейки, выход элемента И-НЕ соединен со входами элементов И и И-НЕ последующего канала, выход элемента И-НЕ последнего канала соединен с другими входами всех триггерных  чеек, а единичные выходы всех триггерных  чеек соединены с блоками наличи  информации, выходы которых соединены с управл ющими входами элементов И и И-НЕ каждого канала .
Недостатками из-вестного устройства  вл ютс  узкие функциональные возможности коммутаторов, невозможность использовани  их в асинхронном режиме работы.
Цель изобретени  - расщирение функциональных возможностей путем асинхронной комм)тации каиалов. Достигаетс  заданна  цель тем, что в коммутаторе, содержащем элемент ИЛИ, один из входов которого соединен с шиной запуска, а другие входы - с входными шинами, а также в каждом канале RS-триггер, элемент И и блок управлени , выход которого подключен к первому входу элемента И, в каледом канале введены D-триггер, дополнительный элемент И, элемент НЕ и блок распространени  опроса, первый вход которого соединен с выходом блока управлени , второй
вход - со вторым входом элемента И и входом элемента НЕ, третий вход - с единичным выходом RS-триггера, а выход блока распространени  опроса предыдущего канала нодключен ко второму входу элемента И последующего канала, прпчем второй вход элемента И первого канала соединен с выходом элемента ИЛИ, а выход блока распространени  опроса последнего канала подключен к нулевым входам
RS-триггеров всех каналов, в каждом канале выход элемента И соединен с тактовым входом D-триггера, информационный вход которого подключен к нулевому входу RSтриггера , а единичный выход D-триггера
соединен с выходной шиной данного канала и с первым входом дополнительного элемента И, второй вход которого подключен к выходу элемента НЕ, а выход - к единичному входу триггера.
На чертеже изображена схема коммутатора каналов с неременным циклом работы .
Коммутатор содержит элемент ИЛИ I, триггер 2 с информационным входом и входом синхронизации, триггер 3 с входами установки в «единичное и «нулевое состо ние , элементы И 4, 5, блок раснространени  опроса 6, элемент НЕ 7, блок наличи  информации 8.
Выход элемента ИЛИ 1 подключен к входам элемента И 5, элемента НЕ 7, блока раснространени  опроса 6. Выход элемента
5И подключен к входу синхронизации триггера 2, единичный выход которого нодключен к элементу И 4. Выход элемента И 4 подключен к входу установки в «единичное состо ние триггера 3, «нулевой выход которого подключен к информационному триггеру 2, а «единичный - к входу блока 6 распространени  опроса. Выход блока 8 наличи  информации нодключен к входам элемента И 5 и блока 6 распространени  опроса. Выход элемента НЕ 7 подключен к входу элемента И 4. Выход блока 6 распространени  опроса первого канала коммутатора каналов с переменным циклом работы подключен одновременно к входам элемента И 5, элемента НЕ 7 и блока
6распространени  опроса второго канала
и т. д., а выход блока 6 распространени  опроса последнего канала подключен одновременно к входам установки в «нулевое состо ние триггеров 3 всех каналов. Выхо,1 триггера 2 каждого канала соединен с выходом коммутатора ка галов с неремеины.м циклом работы этого же канала. Выходы элемента ИЛИ 1 соединены с входами коммутатора каналов с переменным циклом работы.:
Единичный уровень сигнала на выводе блока 8 наличи  информации указывает, что этот канал подлежнт коммутации. Сигнал начала коммутации через элемент ИЛИ 1 поступает одновременно на входы элемента PI 5, элемента НЕ 7 и блок 6 раснространени  опроса. Если на выходе блока 8 наличи  информации первого канала имеетс  единичный уровень сигнала, блок 6 распространепи  опроса закрыт дл  прохожденн  сигнала с выхода элемента ИЛИ I.
Сигнал с выхода элемента ИЛИ 1 через элемент И 5 поступает па вход синхронизации триггера 2, при этом триггер 2 устанавливаетс  в «единичное состо ние. Сигнал с «единичного выхода триггера 2 включает коммутирующее устройство (не указано)и открывает элемент И 4.
В момент окончани  сигнала начала коммутации па выходе элемента 7 НЕ по вл етс  сигнал «единичного уровн , который
через элемент 4 И поступает на вход установки в «единичное состо ние триггера 3. (лггнал с «единичного выхода триггера 3 открывает блок 6 распространени  опроса дл  прохождени  сигнала с выхода элемепта ИЛИ 1.
Иосле окончани  коммутации коммутируемое устройство вырабатывает сигнал окончани  коммутации, поступающий па вход ком.мутатора каналов с переменным циклом работы. Этот сигнал через элемент ИЛИ 1 и элемент И 5 поступает на вход синхронизации триггера 2 и одповременно через блок 6 распространени  опроса - в последующий канал, а триггер 2 устанавливаетс  в «нулевое состо ние, и коммутируемое устройство отключаетс .
Если блоком 8 наличи  информации вырабатываетс  сигнал «пулевого уровн , элемент И 5 закрыт, а блок 6 распространени  опроса открыт дл  прохождени  сигнала с выхода элемента 1 ИЛИ в тот последующий канал, в котором блок 8 наличи  информации вырабатывает сигнал единичного уровн . При прохождении сигнала через последний блок 6 распространени  опроса триггеры 3 всех каналов устанавливаютс  в «нулевое состо ние.

Claims (1)

  1. Формула изобретени 
    Коммутатор, содержащий элемент ИЛИ, один из входов которого соединен с щиной запуска, а другие входы - с входными щинами , а также в каждом канале RS-триггер , элемент PI и блок управлени , выход к(Г()К)1о подключен к первому входу элемента И, отличающийс  тем, что, с целью расширени  функцио 1альных возможностей нутем асинхронной коммутации каналов, в каждый канал введены D-триггер , дополнительный элемент И, элемент НЕ и блок распространени  опроса, первый вход которого соединен с выходом блока управлени , второй вход - со вторым входом элемента И и входом элемента НЕ, третий вход - с единичным выходом RS-триггера , а выход блока раснространени  опроса предыдущего канала подключен ко второму входу элемента И последующего канала , причем второй вход элемента И первого канала соединен с выходом элемента ИЛИ, а выход блока распространени  опроса последнего канала подключен к нулевым входам RS-триггеров всех каналов, в каладом канале выход элемента И соединен с тактовым входом D-триггера, информационный вход которого нодключен к нулевому выходу RS-триггера, а единичный выход 13-трнггера соединен с выходной щиной данного канала и с первым входом дополнительного элемепта И, второй вход которого нодключен к выходу элемента НЕ, а выход - к единичному входу RS-триггера.
    Источники информации, прин тые во внимание при экспертизе
    I. Авторское свидетельство СССР № 466618, кл. Н ОЗК 17/04, 23.OS.73.
    V
SU772436004A 1977-01-03 1977-01-03 Коммутатор SU617838A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU772436004A SU617838A1 (ru) 1977-01-03 1977-01-03 Коммутатор

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU772436004A SU617838A1 (ru) 1977-01-03 1977-01-03 Коммутатор

Publications (1)

Publication Number Publication Date
SU617838A1 true SU617838A1 (ru) 1978-07-30

Family

ID=20689012

Family Applications (1)

Application Number Title Priority Date Filing Date
SU772436004A SU617838A1 (ru) 1977-01-03 1977-01-03 Коммутатор

Country Status (1)

Country Link
SU (1) SU617838A1 (ru)

Similar Documents

Publication Publication Date Title
SE7903969L (sv) Anordning for tidmultiplex dataoverforing vid en samlingsanordning
SU617838A1 (ru) Коммутатор
SU847504A1 (ru) Устройство дл получени разностнойчАСТОТы иМпульСОВ
SU746943A1 (ru) Делитель частоты импульсов на 10
SU1677696A1 (ru) Система контрол источника электропитани
SU739721A1 (ru) Устройство дл синхронизации импульсов
SU788389A1 (ru) Последовательный счетчик с двухпроводной св зью
SU832715A1 (ru) Устройство контрол импульсов
SU919141A1 (ru) Стартстопное передающее устройство
SU790217A1 (ru) Устройство дл задержки импульсов
SU1069205A1 (ru) Резервированный генератор импульсов
SU1437991A1 (ru) Переключающее устройство с сенсорным управлением
SU553737A1 (ru) Устройство синхронизации
SU1282351A1 (ru) Цифровой формирователь сигналов с манипул цией минимальным сдвигом
SU1280631A1 (ru) Устройство дл подключени источников информации к общей магистрали
SU471649A1 (ru) Частотный манипул тор
SU574842A1 (ru) Устройство дл многорежимного управлени трехфаным шаговым двигателем
SU1396255A1 (ru) Устройство дл формировани относительного биимпульсного сигнала
SU1383486A1 (ru) Входное логическое устройство
SU984057A1 (ru) Делитель частоты импульсов
SU1190491A1 (ru) Формирователь одиночного импульса
SU1448397A1 (ru) Устройство синхронизации
SU1190492A1 (ru) Формирователь импульсов
SU1370743A1 (ru) Формирователь импульсов тока
SU1635259A1 (ru) Преобразователь кода во временной интервал