SU604161A1 - Устройство дл передачи аналогового сигнала - Google Patents
Устройство дл передачи аналогового сигналаInfo
- Publication number
- SU604161A1 SU604161A1 SU752194423A SU2194423A SU604161A1 SU 604161 A1 SU604161 A1 SU 604161A1 SU 752194423 A SU752194423 A SU 752194423A SU 2194423 A SU2194423 A SU 2194423A SU 604161 A1 SU604161 A1 SU 604161A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- input
- valve
- inputs
- pulse
- Prior art date
Links
Landscapes
- Arrangements For Transmission Of Measured Signals (AREA)
Description
и вторым входом широтно-импульсного модул тора .
На чертеже дана структурна электрическа схема описываемого устройства.
Оно содержит сумматор 1, первый блок 2 вычитани и два элемента 3, 4 задержки, вход одного из которых соединен с выходом канала 5 св зи, две апериодические 6, 7 и две интегрирующие 8, 9 цепи, шесть вентилей 10- 15, два синхронизатора 16, 17, два логарифмических усилител 18, 19, второй и третий блоки 20, 21 вычитани , широтно-импульсный модул тор 22 и формирователь 23 импульсов, при этом входы первой апериодической 6 и первой интегрирующей 8 цепи соединены ; с первым входом сумматора 1, ко второму входу которого подключен выход первого вентил 10, первый и второй входы которого соединены соответственно с выходами первой апериодической 6 цепи и первого синхронизатора 16, соединенного со входом второго вентил 11, второй вход которого соединен с выходом первой интегрирующей цепи 8, а выход - с третьим входом сумматора 1, выход которого через канал 5 св зи подключен ко входу третьего вентил 12, выход которого соединен со входом второй интегрирующей 9 и второй апериодической 7 цепей, выходы которых подключены соответственно ко входам первого и второго блоков 2 и 20 вычитани , причем выход первого блока 2 вычитани через последовательно соединенные четвертый вентиль 13 и первый логарифмический усилитель 18 подключен к третьему блоку 21 вычитани , второй вход которого соединен с выходом второго логарифмического усилител 19, а выход - со входом щиротно-импульсного модул тора 22, подключенного через формирователь 23 импульсов к щестому вентилю 15, второй вход которого соединен с выходом первого элемента 3 задержки , вход которого подключен ко вторым входам первого и второго блоков 2 к 20 вычитани , а выход второго блока 20 через последовательно соединенные второй элемент 4 задержки и п тый вентиль 14 подключен ко входу второго логарифмического усилител 19, при этом выход второго синхронизатора 17 соединен со вторыми входами третьего 12, четвертого 13, п того 14 вентилей и вторым входом щиротно-импульсного модул тора 22.
Устройство дл передачи аналогового сигнала работает следующим образом.
Входной аналоговый сигнал длительностью Т поступает одновременно на входы сумматора 1, апериодической 6 и интегрирующей 8 цепей. Синхронизатор управл ет работой вентилей 10 и 11 в такой последовательности: в течение времени от О до Т оба вентил закрыты; в момент Т открываетс вентиль 10 на промежуток времени to; в момент (T + to) вентиль 10 закрываетс , а вентиль 11 открываетс на такое же врем to. На выходе сумматора 1 получаетс сигнал Y предназначенный дл передачи по каналу св зи 5 и состо щий из трех участков . Первый участок соответствует входному сигналу X, торой участок - выходному напр жению Х,| апериодической цепи 6, а третий - выходному -напр жению Хс2 интегрирующей цепи 8. Обща длительность передаваемого сигнала составл ет (T + 2to), где 2to характеризует введенную информационную избыточность .
В канале 5 св зи на сигнал накладываютс импульсные помехи с длительностью, не превыщающей некоторое значение, и с веро тностью по влени двух и более помех на интервале от О до Т, практически равной нулю. С выхода канала 5 св зи аддитивна смесь у сигнала с помехой через вентиль 12 поступает Б течение времени от О до Т на входы апериодической 7 и интегрирующей 9 цепей. Кроме
того, эта смесь подаетс на входы первого 2 и второго 20 блоков вычитани , а также на вход первого элемента 3 задержки. Вентиль 12 открываетс синхронизатором 17 на врем от О до Т и закрыт остальное врем . На выходе первого блока 2 получаетс разность между напр жением смеси и сигналом с выхода второй интегрирующей цепи 9. Четвертый вентиль 13 открываетс синхронизатором 17 на врем от (T-f to) до (T + 2to) и на его выходе образуетс сигнал А 2, соответствующий разности
переданного и полученного участка Xyz, На выходе второго блока 20 вычитани получаетс разность между напр жением смеси и сигналом с выхода второй апериодической цепи 7, котора задерживаетс на врем вторым элементом 4 задержки. П тый вентиль 14 открываетс синхронизатором 17 на врем от (T-f + to) до (Т + 2fo) и на выходе образуетс сигнал Л I, соответствующий разности переданного и полученного участка Хаь Логарифмические усилители 18, 19 и третий блок 21 вычитани
осуществл ют операции, позвол ющие получить на выходе блока 21 напр жение, соответствующее логарифму отношени Д2кА|. Это напр жение подаетс на сигнальный вход щиротно-импульсного модул тора 22, на тактовый вход которого в момент времени, равный
О, поступает запускающий импульс с синхронизатора 17. При правильном выборе параметров модул тора 22 задний фронт импульса на его выходе по вл етс в момент прохождени помехи. Этот фронт выдел етс формирователем 23, с выхода которого импульс длительностью , равной максимальной длительности помехи в канале, подаетс на управл ющий вход шестого вентил 15, закрыва его на врем своего существовани . На сигнальный вход вентил 15 поступает смесь у сигнала с помехой,
задержанна на врем (T-f-2to) первым элементом 3 задержки. Таким образом, на выходе устройства получаетс сигнал X. отличающийс от выходного сигнала Y канала 5 св зи тем, что из него вырезана помеха. При этом существенно уменьщаетс вводима в передаваемый по каналу св зи сигнал информационна избыточность, поскольку сигналы Xpi. и Ху2 практически представл ют собой урон-, ни посто нного напр жени и интервалы to могут быть вз ты значительно меньшими по
Claims (1)
- сравнению с Т. Формула изобретени Устройство дл передачи аналогового сигнала , содержащее сумматор, первый блок вычитани и два элемента задержки, вход одного из которых соединен с выходом канала св зи, отличающеес тем, что, с целью уменьшени информационной избыточности передаваемого сигнала, в него введены две апериодические и две интегрирующие цепи, шесть вентилей, два синхронизатора, два логарифмических усилител , второй и третий блоки вычитани , широт но-импульсный модул тор и формирователь импульсов , при этом входы первой апериодической и первой интегрирующей цепи соединены с первым входом сумматора, ко второму входу которого подключен выход первого вентил , первый и второй входы которого соединены соответственно с выходами первой апериодической цепи и первого синхронизатора, соединенного со входом второго вентил , второй вход которого соединен с выходом первой интегрирующей цепи, а выход - с третьим входом сумматора, выход которого через канал св зи подключен ко входу третьего вентил , выход которого соединен со входом второй интегрирующей и второй апериодической цепи, выходы которых подключены соответственно ко входам первого и второго блоков вычитани , причем выход первого блока вычитани через последовательно соединенные четвертый вентиль и первый логарифмический усилитель подключен к третьему блоку вычитани , второй вход которого соединен с выходом второго логарифмического усилител , а выход - со входом широтно-импульсного модул тора, подключенного через формирователь импульсов к шестому вентилю, второй вход которого соединен с вы ходом первого элемента задержки, вход которого подключен ко вторым входам первого и второго блоков вычитани , а выход второго блока вычитани через последовательно соединенные второй элемент задержки и п тый вентиль подключен ко входу второго логарифмического усилител , при этом выход второго синхронизатора соединен со вторыми входами третьего, четвертого, п того вентилей и вторым входом широтно-импульсного модул тора. Источники информации, прин тые во внимание при экспертизе: 1. Авторское свидетельство СССР № 433526, кл. G 08 С 19/16, 1972.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU752194423A SU604161A1 (ru) | 1975-11-26 | 1975-11-26 | Устройство дл передачи аналогового сигнала |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU752194423A SU604161A1 (ru) | 1975-11-26 | 1975-11-26 | Устройство дл передачи аналогового сигнала |
Publications (1)
Publication Number | Publication Date |
---|---|
SU604161A1 true SU604161A1 (ru) | 1978-04-25 |
Family
ID=20638878
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU752194423A SU604161A1 (ru) | 1975-11-26 | 1975-11-26 | Устройство дл передачи аналогового сигнала |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU604161A1 (ru) |
-
1975
- 1975-11-26 SU SU752194423A patent/SU604161A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
GB1236494A (en) | Improvements in or relating to phase difference detectors | |
US3072855A (en) | Interference removal device with revertive and progressive gating means for setting desired signal pattern | |
JPS57109089A (en) | Initial value resetting circuit for operational amplifier | |
US4144417A (en) | Echo cancelling system | |
GB1287376A (en) | A digital data receiver | |
GB1468245A (en) | Data transmission system | |
SU604161A1 (ru) | Устройство дл передачи аналогового сигнала | |
GB1409290A (en) | Automatic frequency controlled oscillator circuits | |
GB1048327A (en) | Signal modulation | |
GB1203354A (en) | Improvements in or relating to analogue computing apparatus | |
GB1335764A (en) | Method and apparatus for reducing noise in a transmitted signal | |
US4351032A (en) | Frequency sensing circuit | |
GB1217610A (en) | A process and device for identifying frequencies by logical circuits | |
JPS5454506A (en) | Coding method | |
GB1507652A (en) | Circuit arrangement for indicating within an incoming pulse train only signal pulses having a length exceeding a limit value | |
JPS5795728A (en) | Impulse noise eliminating device | |
GB1263119A (en) | Echo suppressor | |
GB1363017A (en) | Adaptive signal encoders | |
JPS57107688A (en) | Sampling pulse correcting system | |
SU402855A1 (ru) | УСТРОЙСТВО дл КОМПЕНСАЦИИ ПОМЕХ | |
SU879741A1 (ru) | Устройство дл автоматического регулировани коэффициента усилени | |
FR2436397A2 (fr) | Montage comportant un organe de transmission non lineaire possedant une zone morte pour la suppression de la composante parasite de signaux de mesure parasites | |
SU477549A1 (ru) | Устройство дл преобразовани сигнала | |
JPS5460587A (en) | Radar receiving device | |
SU580652A1 (ru) | Устройство дл коррекции фазовых искажений |