SU599371A1 - Устройство тактовой синхронизации - Google Patents
Устройство тактовой синхронизацииInfo
- Publication number
- SU599371A1 SU599371A1 SU762422129A SU2422129A SU599371A1 SU 599371 A1 SU599371 A1 SU 599371A1 SU 762422129 A SU762422129 A SU 762422129A SU 2422129 A SU2422129 A SU 2422129A SU 599371 A1 SU599371 A1 SU 599371A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- signal
- modulo
- adder
- discriminator
- Prior art date
Links
Landscapes
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Description
I
Изобретение относитс к радиосв зи и может использоватьс в системах синхронного фазировани устройств приема и обработки данных телеметрии и телеуправлени .
Известно устройство тактовой синхроназации , содержащее на информационном входе блок выделени символов принимаемой последовательности импульсов, к другому входу которого и к опорному входу фазового дискриминатора подключен выход блока усреднени через блок делени частоты задающего генератора , и сумматор по модулю два flj.
Однако это устройство характеризуетс значительным вли нием искажений входного сигнала на сигнал рассогласовани фазы и тем самым недостаточной точностью синхронизации .
Цель изобретени - повышение точности синхронизации.
Дл этого в устройство тактовой синхронизации содержащее на информационном входе блок выделени символов принимаемой последовательности импульсов, к другому входу которого и к опорному входу фазового дискриминатора подключен выход блока
усреднени через блок делени частоты заддающего генератора, и сумматор по модулю два, введены дополнительный сумматор по модулю два и два интегратора, при этом выход сумматора по модулю два подключен к информационному входу фазового дискриминатора через последовательно соединенные первый интегратор и дополнительный сумматор по модулю два, другой вход которого соединен через второй интегратор с информационными входами блока выделени символов принимаемой последовательности лпульсов и сумматора по модулю два, другой вход которого соединен с опорным входом фазового дискриминатора, выход которого подключен к входу блока усреднени .
На фиг. 1 приведена структурна элекн трическа схема предложенного устройства; на фиг. 2 - эпюры сигналов, по сн ющие работу устройства,
Claims (1)
- Устройство тактовой синхронизации, содержит на информационном входе блок 1 выделени | символов принимаемой последовательности импульсов,к другому входу KOTOpojO и к onopHOMj входу фазового дискриминатора 2 подкдючеы выход блока усреднени 3 через блок 4 делени частот задающего генератора, и сумматор 5 по модулю два, введены доаопнительный сум мбгтор 6 по модулю два два интегратора : 7и S. При этом выход сумматора 5 подключен к информационному входу фвзового дискриминатс1|ра 2 через последовательно соединенные первый интегратор 7 и до полнительный сумматс 6, другой вход которого соединен через второй интегратор 8с информационными входами блока 1 выделени , символов принимаемой последовательноста импульсов и сумматора 5, дру гой вход которого соединен с опорным входом фазового дискриминатора 2, выход подключен к входу блока усреднени 3 . УстрЫ4ство работает следующим образом . Случайна двоична последовательность с детерминированным тактовым интервалом (см. фиг. 2а) поступает на вход сумматора 5 по модулю два, на другой вход которого подаетс местнре тактовое колебание (в виде меандра) с выхода блока 4 делений частоты задающего генератора (см. фиг. 2б). Результат суммировани по модулю два этих сигналов подаетс на первый интегратс 7, а затем на дополнительный сумматор 6 по модулю два. В случае взаимного смешени тактовых интервалов входного сигнала и местного такт вого колебани на величину t сигнал на входе первого интегратора 7 (выходе сумм тора 5) искажаетс дроблени ми (см. фиг. 2в) в моменты смены пол рности посылок входного сигнала, В силу, полосовых свойст первого интегратсфа 7 на его выходе форм руетс сигнал, очищенный от дроблений (см. фиг, 2 г), который суммируетс по модулю два с входным сигналом, задержанным с помоишю второго интегратора 8 на врем задержки Сигнала в первом интег раторе 7. Результатом этого суммировани вл етс сигнал, сходный по структуре с опорным колебанием см. фиг, 2д), но только со смешенными на величину t тами входнрго сигнала. Таким образом, смещение входного сигнала прео разуетс во временные смещени сигнала на выходе дополнительного сумматора 6 по модулю . Этот сигнал подаетс на вход фазового дискриминатора 2, который в соответствии со знаком и величиной рассог ласовани t через блок усреднени 3 управл ет фазой местных тактовых импульсо измен Коэффициент делени блока 4 делени частоты задающего генератора. Кроме TCffOj местное тактовое гшебание испо ьгзуетс дл полной регеаереции символов йнфс мйцвз в блохе 1 Если посылки вход Н О сигнала будут искажены дроблениш ш и длигельность их дрс лений будет малой по сравнению с длительностью тактового интервала t о то эти искажени устракетлтс первым и вторым интеграторами 7 и 8. В случае более длительных дроблений посылок сигнала, превышающих фильтрующие возможности первого и второго интеграторов 7 и 8, которые должны пропускать символы длительностью t л помехи исключаютс из входного сигнала фазового дискриминатора 2 за счет их взаимного суммировани по модулю два (см. фиг. 2 а, г). В атучае мультипли, кативных искажений значительной части входного сигнала, что про вл етс в изменении пол рности посылок (см, фиг. 2а, е- к) входной сигнал фазового дискриминатора 2 сохран ет прежней свсио пол рность и те же самые временные смещени относительно опорного (см. фиг. 2 к). Таким образом предложенное устройство позвол ет значительно ослабить воздействие искажений входного сигнала и тем самым повысить точность синхронизации. Формула изобретени Устройство тактовой синхронизации , содержащее на информационном входе блок выделени символов принимаемой последовательности импульсов, к другому входу и к опорному входу фазового дискриминатора подключен выход блока усреднени через блок делени частоты задающего генератора, и сумматор по модулю два, отличающий (Ь тем, что, с целью повыщени тбчкости синхронизации, введены дополнител ный сумматор по модулю два и два интегратс а , при этом выход сумматора по модулю два подключен к информационному входу ф зового дискриминатора через последовательно соединенные первый интегратор и дополнительный сумматор по .модулю два, другой вход сЬеДинец через второй интегратор с йнффмвииониьгми входами блока эыделенн символов принимйемой. последовательности вмпульссж и сумматора по М1 дулю два, другой вход которого соединен с опорным входом фазоБОг о дискриминатора, выход котсрого подключен к вХоду блока, усреднени . Источники информации, прин тые во внимание при эксперт зе: 1. Авторское свидетельство СССР fA .314319, кл. Н 04 Ь 7/02, 1971.lJlJlJl nJ J
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU762422129A SU599371A1 (ru) | 1976-11-22 | 1976-11-22 | Устройство тактовой синхронизации |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU762422129A SU599371A1 (ru) | 1976-11-22 | 1976-11-22 | Устройство тактовой синхронизации |
Publications (1)
Publication Number | Publication Date |
---|---|
SU599371A1 true SU599371A1 (ru) | 1978-03-25 |
Family
ID=20683609
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU762422129A SU599371A1 (ru) | 1976-11-22 | 1976-11-22 | Устройство тактовой синхронизации |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU599371A1 (ru) |
-
1976
- 1976-11-22 SU SU762422129A patent/SU599371A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3523291A (en) | Data transmission system | |
US3392238A (en) | Am phase-modulated polybinary data transmission system | |
US3924186A (en) | Staggered quadriphase differential encoder and decoder | |
SU599371A1 (ru) | Устройство тактовой синхронизации | |
US3447086A (en) | Rectangular-code regenerator | |
US3037568A (en) | Digital communications receiver | |
GB2107094A (en) | Frequency-dividing apparatus | |
US4218769A (en) | Means for subdividing a baud period into multiple integration intervals to enhance digital message detection | |
GB1313344A (en) | Processing a differential multi-phase modulated signal | |
US4547738A (en) | Phase shift demodulator | |
GB1117724A (en) | Processes and devices for the demodulation of carrier waves phase modulated by telegraphic signals and the like | |
US3783389A (en) | Median frequency generator | |
SU477552A1 (ru) | Устройство приема сигналов с частотной относительно-фазовой манипул цией | |
SU1376256A1 (ru) | Устройство тактовой синхронизации | |
US3701026A (en) | Median frequency generator | |
SU500570A1 (ru) | Устройство дл преобразовани входного сигнала в системах синхронизации | |
SU1506561A1 (ru) | Устройство приема пакетной информации системы спутниковой св зи | |
SU1058084A1 (ru) | Демодул тор фазоманипулированных сигналов | |
SU1119184A1 (ru) | Система передачи и приема дискретной информации | |
SU1334391A1 (ru) | Цифровой демодул тор сигналов относительной фазовой телеграфии | |
SU896789A1 (ru) | Квазикогерентный демодул тор сигналов фазовой телеграфии | |
SU1124363A1 (ru) | Устройство передачи двух сигналов по одному каналу св зи | |
SU786066A1 (ru) | Система селективного вызова | |
SU1083399A1 (ru) | Устройство дл приема двоичных данных из самосинхронизирующегос потока информации | |
SU1003314A1 (ru) | Устройство дл генерации тактовых импульсов |