SU587633A1 - Устройство дл оценки веро тности ошибки в системах с многоуровневыми сигналами - Google Patents
Устройство дл оценки веро тности ошибки в системах с многоуровневыми сигналамиInfo
- Publication number
- SU587633A1 SU587633A1 SU742049621A SU2049621A SU587633A1 SU 587633 A1 SU587633 A1 SU 587633A1 SU 742049621 A SU742049621 A SU 742049621A SU 2049621 A SU2049621 A SU 2049621A SU 587633 A1 SU587633 A1 SU 587633A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- averaging
- output
- unit
- blocks
- Prior art date
Links
Landscapes
- Dc Digital Transmission (AREA)
Description
1
Изобретение относитс к технике св зи и может быть использовано в система х с многопозиционным сигналом.
Известно устройство дл оценки веро тности ошибки в системах с многоуровневыми сигналами, содержащее приемник , один из выходов которого через выпр митель подключен к входам первого и второго пороговых блоков, причем выход первого порогового блока соединен с первым входом элемента И, ко второму входу которого подключен выход стробирующих импульсов тактовой частоты приемника .
Однако данное устройство имеет недостаточную точность измерени .
Цель йзобретени - повьииение точности измерени .
Дл этого в устройство дл оценки веро тности ошибки в системах с многоуравневыми сигналами введены два дополнительных элемента И, три усредн ющих блока, блок делени и последовательно соединенные блок взвешивани сумматор и индикатор. При этом аьгход фиксации занижени уровн приемника через первый дополнительный элемент И подключен к входу первого усредн ющего блока, выход второго порогового
блока через второй дополнительнЕлй элмент И соединен с входом второго усредн ющего блока,а выход элемента И подключен к входу третьего усредн ющего блока. Причем между выходг ми второго и третьего усредн ющих блоко включен блок делени , выход которого подключен к одному из входов блока
взвешивани , к двум другим BXOДaLM
KOTopofb присоединены соответственно выходы первого и второго усредн ющих блоков, а другие входы первого и второго дополнительных элементов И объединены с вторым входом элемента И.
На чертеже изображена структурна электрическа схема предложенного устройства.
Claims (1)
- Устройство дл оценки веро тности ошибки в с истемах с MHoroypOBfte jaMii сигналами содержит приемник 1, один из выходов которого через выпр митель 2 подключен к входам первого и второго пороговых блоков 3 и 4, причем выход первого порогового блока 3 соединен с первым входом элемента И 5. К второму его входу подключен ВЕДХОД стробируюадих импульсов тактовой частоты приемника 1,, а также два допо нительных элемента И 6 и 7, три усредн ющих блрка 8-10, блок 11 делени и последовательно соединенные блок 12 взвешивани , сумматор 13 и индикатор 14. При этом выход фиксации занижени уровн приемника 1 через первый дополнительный элемент И 6 подключен к входу первого усредн ющего блока 8, выход второго порогового бло ка 4 через второй дополнительный элемент И 7 - к входу второго усредн юшего блока 10, а выход элемента И5 - к входу третьего усредн ющего блока 9. Чежду выходами второго и третьего усредн ющих блоков 10 и 9 включен бЛ9К 11 делени , выход его соединен одним их входов блока 12 взвешивани К двум другим входам которого подклю чены соответственно выходы первого и второго усредн ющих блоков 8 и 9, а другие входы первого и второго допол нительных элементов И б и 7 объедине ны с вторым входом элемента И 5. Устройство работает следующим Образом. На вход приемника 1 поступает искаженный , действием канального шума, межсимвольной интерференционной и мультипликативной Люмехами многоуров невый сигнал. В приемнике 1 происходит компенсаци мультипликативной помехи в точках отсчета и выделени из принимаемого сигнала стробирующих тактовых импульсов. Демодулир9ванна смесь сигнала и шума через выпр мите 2 поступает на первый и второй пороговые блоки 3 и 4. При помощи пороговых блоков 3 и 4, элементов И 5 и и усредн ющих блоков 9и 10 производ тс вБгчислени веро тностей превышени в отсчетные моменты времени порогов. Одновременно при помощи дополнительного элемёнта- И -6 и первого блока 8 усреднени оценив етсз веро тность по влени в отсчетные момент времени скачкообразной мультипликативной помехи. При помощи блока 11 д лени производитс вычисление частного 6т значений выходных сигналов усредн ющих блоков 9 и 10, Выходные сигналы усредн ющих блоков 8-10 поступают через блок 12 взвешивани с определенными коэффициентами передачи на вход сумг 1атора 13, значени выходных сигналов которого индицируютс при помощи индикатора 14. При использовании предложенного устройства значительно повышаетс точность измерени . Формула изобретени Устройство дл оценки веро тности ошибки в системах с многоуровневыми сигналами, содержащее приемник, один из выходов которого через выпр митель подключен к входам первого и второго пороговых блоков, причем выход первого порогового блока соединен с первым входом элемента И, ко второму входу которого подключен выход стробирующих импульсов тактовой частоты приемника, отличающеес тем, что, с целью повышени точности измерени , введены два дополнительных элемента И, три усредн ющих блока , блок делени и цоследоватёльно соединенные блок взвешивани , сумматор и индикатор, при этом выход фиксации занижени уровн приемника через первый дополнительный элемент И подключен к входу первого усредн ющего блока, выход второго порогового блока через второй дополнительный элемент И соединен с входом второго усредн ющего блока, а выход элемента И подключен к входу третьего усредн ющего блока, причем между выходами второго и третьего усредн ющих блоков включен блок делени , выход-которого подключен к одному:-И-э входов блока взвешивани ,.к двум другим, входам которого присоединены;. соответственно выходы первого и .щторого усредн ющих блоков, а другие входы первого и второго дополнительных элементов И объединены со вторым входом элемента И.. Источники информации, прин тые во внимание при экспертизе: 1. Шувалов В.П. Косвенные методы обнаружени ошибок в системах передачи дискретной информации. М.,Св зь 1972, 58.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU742049621A SU587633A1 (ru) | 1974-07-31 | 1974-07-31 | Устройство дл оценки веро тности ошибки в системах с многоуровневыми сигналами |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU742049621A SU587633A1 (ru) | 1974-07-31 | 1974-07-31 | Устройство дл оценки веро тности ошибки в системах с многоуровневыми сигналами |
Publications (1)
Publication Number | Publication Date |
---|---|
SU587633A1 true SU587633A1 (ru) | 1978-01-05 |
Family
ID=20592822
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU742049621A SU587633A1 (ru) | 1974-07-31 | 1974-07-31 | Устройство дл оценки веро тности ошибки в системах с многоуровневыми сигналами |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU587633A1 (ru) |
-
1974
- 1974-07-31 SU SU742049621A patent/SU587633A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4074201A (en) | Signal analyzer with noise estimation and signal to noise readout | |
WO1990015487A1 (en) | Bit error rate detection | |
US4972441A (en) | Enhanced pulse time-of-arrival detector | |
SU587633A1 (ru) | Устройство дл оценки веро тности ошибки в системах с многоуровневыми сигналами | |
RU167430U1 (ru) | Устройство оценки вероятности ошибки на бит для сигналов с восьмипозиционной фазовой модуляцией по четырехпозиционным сигналам | |
KR100386485B1 (ko) | 개선된음을갖는전송시스템 | |
RU175190U1 (ru) | Устройство оценки вероятности ошибки на бит для сигналов с шестнадцатипозиционной фазовой модуляцией по двухпозиционным сигналам | |
RU155554U1 (ru) | Устройство оценки вероятности ошибки на бит для сигналов с восьмипозиционной фазовой модуляцией по двухпозиционным сигналам | |
KR100386489B1 (ko) | 개선된톤을갖는전송시스템,단말기및검출기와검출방법 | |
SU987858A1 (ru) | Устройство дл определени параметров двухтональных сигналов | |
SU808995A1 (ru) | Устройство дл измерени отношени "СигНАл-шуМ | |
RU191273U1 (ru) | Устройство оценки вероятности ошибки на бит для сигналов с шестнадцатипозиционной фазовой модуляцией по восьмипозиционным сигналам | |
SU540383A1 (ru) | Устройство дл адаптивного приема дискретных сигналов | |
SU809628A2 (ru) | Устройство дл оценки достоверностипРиЕМА СигНАлОВ | |
SU924883A1 (ru) | Устройство дл контрол канала св зи | |
SU375762A1 (ru) | ||
SU995349A1 (ru) | Адаптивное устройство дл оценки достоверности прин того сигнала | |
SU930646A1 (ru) | Устройство дл приема и обработки коррелированных сигналов с импульсной модул цией в многоканальных системах | |
SU744707A1 (ru) | Устройство дл оценки достоверности сигналов с врем -импульсной модул цией | |
SU1003375A1 (ru) | Устройство дл синхронизации @ -последовательности | |
SU771892A1 (ru) | Способ определени коэффициента ошибок в дискретных каналах св зи | |
SU1332332A1 (ru) | Устройство дл коррел ционного анализа | |
SU1049860A1 (ru) | Селектор сигналов проверки времени | |
SU809017A1 (ru) | Устройство непараметрическойОбРАбОТКи СигНАлОВ | |
KR100430513B1 (ko) | 개량된톤검출기능을구비한송신시스템,단말,톤검출기및동시에송신된복수의톤신호들을수신하는방법 |