SU585493A1 - Arithmetical device - Google Patents

Arithmetical device

Info

Publication number
SU585493A1
SU585493A1 SU762341166A SU2341166A SU585493A1 SU 585493 A1 SU585493 A1 SU 585493A1 SU 762341166 A SU762341166 A SU 762341166A SU 2341166 A SU2341166 A SU 2341166A SU 585493 A1 SU585493 A1 SU 585493A1
Authority
SU
USSR - Soviet Union
Prior art keywords
register
output
subtractor
input
control unit
Prior art date
Application number
SU762341166A
Other languages
Russian (ru)
Inventor
Виктор Иванович Корнейчук
Анатолий Антонович Яремчук
Дмитрий Константинович Маков
Владимир Борисович Майструк
Original Assignee
Киевский Ордена Ленина Политехнический Институт Им.50-Летия Великой Октябрьской Социалистической Революции
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Киевский Ордена Ленина Политехнический Институт Им.50-Летия Великой Октябрьской Социалистической Революции filed Critical Киевский Ордена Ленина Политехнический Институт Им.50-Летия Великой Октябрьской Социалистической Революции
Priority to SU762341166A priority Critical patent/SU585493A1/en
Application granted granted Critical
Publication of SU585493A1 publication Critical patent/SU585493A1/en

Links

Landscapes

  • Complex Calculations (AREA)

Description

запрета 2 и регистром результата 4. Блок управлени  7 имеет св зь с реристром б знака числа, регистром результата .4, регистром 5 числа, сумматором-вычитателем 3, генератором 1 констант и элементом запрета .prohibition 2 and the result register 4. The control unit 7 is connected with a number-sign rerister b, result register .4, register 5 of the number, subtractor 3, constant generator 1 and prohibition element.

Ари етическое устройство работает следующим образом.The ariotic device operates as follows.

При выполнении операции возведени  в квадрат по сигналам блока управлеии  7 генератор 1 констант вырабатывает последовательные целые числа, поступающие на элемент запрета 2 , где запрещаютс  четные из них. Последовательные нечетные числа целые с выхода запрета поступают на сумматорвычитатель {Щ.When performing a squaring operation on the signals of the control unit 7, the constant generator 1 generates consecutive integers to the prohibition element 2, where even of them are prohibited. The consecutive odd integers from the output of the prohibition are fed to the adder.

Величина xi. получаетс  путем суммировани  чисел натурального р да 1, 3, 5... 44,, 2XJ - 1 с помощью сумматора-вычитател  согласно алгоритму ф|(гм) суммиИоследов .ательность чисел Х. руетс  с помощью сумматора-вычитател  3 и регистра результата 4 и накап ливаетс  в последнем v-f/l При выполнении операции извлечени квадратного корн  по сигналам блока управлени  7 результат суммировани  квадратов чисел, хран щийс  в регист ре результата 4 вводитс  в регистр 5 числа. Генератор 1 констант, выраба тывает последовательные целые числа, поступаасэдие на элемент запрета 2, гд запрещаютс  четные из них. Последова тельные нечетные целые числа с выхо ,ла элемента запрета 2 вычитаютс  с помседью сумматора-вычитател  3 из числа, введенного в регистр 5 числа до тех пор, пока регистр 6 знака чис ла не зафиксирует изменение знака остатка . Число вычитаний, которое, необходиМО выполнить до изменени  знака остаThe value of xi. is obtained by summing the numbers of the natural series yes 1, 3, 5 ... 44 ,, 2XJ - 1 with the help of the subtractor according to the algorithm f | (um) sum, and the sequence of the numbers X. ruets using the adder and subtractor 3 and the result register 4 and accumulates in the last vf / l. When performing the operation of extracting the square root of the signals of the control unit 7, the result of summing the squares of numbers stored in the result register 4 is entered into the register 5 of the number. Generator 1 constants, generates consecutive integers, falling on the element of prohibition 2, where even even ones are forbidden. Successive odd integers from the output of the prohibition element 2 are subtracted from the subtractor 3 from the number entered in the 5 number register until register 6 of the number sign does not fix the change in the sign of the remainder. The number of subtractions that you must do before changing the sign of the rest

ка, накапливаетс  в регистре тата, т.е.ka accumulates in the tat register, i.e.

г &g &

..

|,-х|, x

илиor

х«-иг х1 H-i x "-ig x1 H-i

ОкончательноFinally

Предлагаемое арифметическое устройство позвол ет, использу  то же основное оборудование устройства, выполн ть следукщие арифметические операции - возведение в квадрат, суммирование квадратов и извлечение квадратного корн  из полученной сумкы.The proposed arithmetic unit allows, using the same basic equipment of the device, to perform the following arithmetic operations - squaring, summing squares and extracting the square root of the resulting bag.

Claims (3)

Формула изобретени Invention Formula Арифметическое устройство, содержащее регистр числа, генератор констант , регистр знака числа, регистр результата , сумматор-вычитатель, элемент запрета, блок управлени , первый выход которого соединен с первыми входами генератора констант, регистра числа, регистра знака числа, второй выход блока управлени  соединен с пер выми входами сумматора-вычитател  и регистра результата, третий выход блока управлени  через элемент запрета соединен с вторыми входами генератора констант, сумматора-вычитател , регистра результата и регистра знака числа , выход которого соединен с вторым входом регистра числа, а выход генератора констант соединен, с вторым входом элемента запрета, отличающеес  тем, что,с целью расширени  Функциональных возможностей пут тем обеспечени  возможности возведени  в квадрат числа и суммироваии  квадрата чисел, в ибм выход сумматора-вычитател  соединен с третьим входом регистра результата, а его выход соединен с третьим входом регистра числа. Источники информации, прин тые во внимание при экспертизе: 1.Патент Японии 46-13297, кл. 97/7/ Е 32. 1971. An arithmetic unit containing a number register, a constant generator, a number sign register, a result register, a subtractor, a prohibition element, a control unit, the first output of which is connected to the first inputs of the constant generator, a number register, a number sign register, the second output of the control unit is connected to the first inputs of the adder-subtractor and the result register, the third output of the control unit through the prohibition element is connected to the second inputs of the constant generator, the adder-subtractor, the result register and the register and the number, the output of which is connected to the second input of the register of the number, and the output of the constant generator is connected to the second input of the prohibition element, characterized in that, in order to expand the Functional capabilities by providing the possibility of squaring the number and summing of the square of numbers, ibm output the adder-subtractor is connected to the third input of the result register, and its output is connected to the third input of the number register. Sources of information taken into account in the examination: 1. Japanese Patent 46-13297, cl. 97/7 / E 32. 1971. 2.Авторское свидетельство CCCt 239665, кл. S 06 F 7/38, 1971. 2. Certificate of authorship CCCt 239665, cl. S 06 F 7/38, 1971. 3.Авторское свидетельство СССР 382088, кл. S 06 F 7/38, 1975.3. Authors certificate of the USSR 382088, cl. S 06 F 7/38, 1975.
SU762341166A 1976-03-29 1976-03-29 Arithmetical device SU585493A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU762341166A SU585493A1 (en) 1976-03-29 1976-03-29 Arithmetical device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU762341166A SU585493A1 (en) 1976-03-29 1976-03-29 Arithmetical device

Publications (1)

Publication Number Publication Date
SU585493A1 true SU585493A1 (en) 1977-12-25

Family

ID=20654614

Family Applications (1)

Application Number Title Priority Date Filing Date
SU762341166A SU585493A1 (en) 1976-03-29 1976-03-29 Arithmetical device

Country Status (1)

Country Link
SU (1) SU585493A1 (en)

Similar Documents

Publication Publication Date Title
SU585493A1 (en) Arithmetical device
Hino Stability properties for functional differential equations with infinite delay
Golomb On the sum of the reciprocals of the Fermat numbers and related irrationalities
Zak Selection rules for integrals of Bloch functions
Kuzovatov et al. On an Analog of the Plan’s Formula
SU930324A1 (en) Analogue-digital device for square rooting
SU987614A1 (en) Information input device
SU930317A1 (en) Device for adding numbers in residual class system
Horadam A calculus of convolutions for generalized integers
Gilmer et al. Volume 5 Spring 1975 Number 2
SU521563A1 (en) Device for converting binary code with scaling
SU777808A1 (en) Pulse-width modulator
SU611217A1 (en) Voltage divider
SU688992A1 (en) Self-checking scaling device
SU483778A1 (en) Device with one steady state
SU934480A1 (en) Device for computing polynomial values
McCabe A note on Zariski's lemma
SU561961A1 (en) Digital computing device
SU391557A1 (en)
Sorenson Estimation for dynamic systems- A perspective
SU398948A1 (en) DEVICE FOR DIVISION NUMBERS WITHOUT RESTORATION REMAINS
SU555397A1 (en) Device for separating out of two functions extreme
SU1387201A1 (en) Device for generating modulo remainders
SU590776A1 (en) Functional converter
SU800991A1 (en) Device for subtracting from binary number of permanent code,equal to two