SU581565A1 - Digital frequency discriminator - Google Patents

Digital frequency discriminator

Info

Publication number
SU581565A1
SU581565A1 SU7201788020A SU1788020A SU581565A1 SU 581565 A1 SU581565 A1 SU 581565A1 SU 7201788020 A SU7201788020 A SU 7201788020A SU 1788020 A SU1788020 A SU 1788020A SU 581565 A1 SU581565 A1 SU 581565A1
Authority
SU
USSR - Soviet Union
Prior art keywords
discriminator
digital frequency
frequency discriminator
zero
source
Prior art date
Application number
SU7201788020A
Other languages
Russian (ru)
Inventor
Станислав Арташесович Даниэлян
Александр Александрович Мацков
Юрий Моисеевич Супер
Мая Исаковна Цодикова
Original Assignee
Предприятие П/Я А-7956
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-7956 filed Critical Предприятие П/Я А-7956
Priority to SU7201788020A priority Critical patent/SU581565A1/en
Application granted granted Critical
Publication of SU581565A1 publication Critical patent/SU581565A1/en

Links

Landscapes

  • Length Measuring Devices With Unspecified Measuring Means (AREA)

Description

Изобретение относитс  к радиоэлектронике и может использоватьс  в системах выделени  несущей дл  синхронного и коррел ционного приема, дл  выделени  несущего колебани  на фоне флуктуационных помех, при приеме фазоманипулированных сигналов с восстановлением несущей. Известен цифровой частотный дискриминатор , работающий по принципу цифрового сравнени  частот опорного и подстраиваемого (входного) сигналов 1. Однако это устройство характеризуетс  зависимостью помехозащищенности от стабильности подстраиваемого генератора. Наиболее близким техническим рещением  вл етс  цифровой частотный дискриминатор, содержащий дискриминатор нулевых биений, к одному Из входов которого подключен источник входного сигнала, а к другому - нсточник опорного сигнала 2. Однако это устройство обладает калиброванной зоной нечувствительности дискриминациончой характеристики. Целью изобретени   вл етс  получение калиброванной зоны нечувствительности дискриминационной характеристики. Дл  этого в цифровом частотном дискриминаторе , содержащем дискриминатор нулевых биений, к одному нз входов которого подключен источник входного сигнала, а к другому - исочник опорного сигнала, между выходом дискриминатора нулевых биений и интегратором ключен peвepcив fый счетчиК, вход установки оторого соединен с выходом источника опорноо сигнала через введенный делитель частоты. На чертеже приведена структурна  электрическа  схема предложенного дискриминатора. Цифровой частотный дискриминатор содержит дискриминатор 1 нулевых биений, к одному из входов которого подключен источник 2 входного сигнала, а к другому - источник 3 опорного сигнала. Между в&1ходом дискриминатора нулевых биений и интегратором 4 включен реверсивный счетчик 5, вход установки которого соединен с выходом источника 3 через введенный делитель частоты 6. Устройство работает следующим образом Сравниваютс  частоты напр жений нЬточников входного и опорного сигналов соответственно в дискриминаторе нулевых биении, частота следовани  выходных импульсов которого определ етс  разностью частот этих источников . При этом в зависимости от знака разиостн частот содержимое реверсивного счетчика 5 либо убывает, либо нарастает. Если реверсивный счетчик 5 заполн етс  до прихода импульса делител  частоты 6, он автоматически сбрасываетс  на нуль, а выходное напр жение интегратора 4 при этим возрастает млн убывает в зависимости от разности частот. Если же разность частот невелика, то реверсивный счетчик 5 не успевает заполнитьс  до прихода на его вход установки импульса с выхода делител  частоты 6, который принудительна сбрасывает реверсивный счетчик 5 на нуль. При этом выходное напр жение интегратора 4 не измен етс , так как на выходе счетчика 5 момент сброса импульса.The invention relates to electronics and can be used in carrier extraction systems for synchronous and correlation reception, for distinguishing carrier oscillations against the background of fluctuating interference, while receiving phase-shifted signals with carrier recovery. A digital frequency discriminator is known, which operates on the principle of digital comparison of the frequencies of the reference and adjustable (input) signals. However, this device is characterized by the dependence of the noise immunity on the stability of the adjustable oscillator. The closest technical solution is a digital frequency discriminator containing a zero beat discriminator, to one of the inputs of which an input signal source is connected, and to another the reference signal reference 2. However, this device has a calibrated deadband of discriminatory characteristic. The aim of the invention is to obtain a calibrated deadband of a discriminatory characteristic. For this, in a digital frequency discriminator containing a zero beat discriminator, one input source is connected to an input source and the other is a source of a reference signal, between the output of the zero beat discriminator and the integrator is a switch signal through the entered frequency divider. The drawing shows a structural electrical circuit of the proposed discriminator. The digital frequency discriminator contains a discriminator 1 zero beats, one of the inputs of which is connected to the source 2 of the input signal, and to the other - the source 3 of the reference signal. A reversible counter 5 is turned on between the zero-beat discriminator and the integrator 4, the installation input of which is connected to the output of source 3 through the entered frequency divider 6. The device operates as follows The input voltage and reference signal voltage frequencies in the zero beat discriminator respectively the output pulses of which are determined by the frequency difference of these sources. At the same time, depending on the sign of the frequency difference, the content of the reversible counter 5 either decreases or increases. If the reversible counter 5 is filled before the arrival of the impulse of the frequency divider 6, it is automatically reset to zero, and the output voltage of the integrator 4 increases with a million, depending on the frequency difference. If the frequency difference is small, then the reversible counter 5 does not have time to fill before setting the pulse from the output of frequency divider 6, which forcibly resets the reversing counter 5 to zero. At the same time, the output voltage of the integrator 4 does not change, since at the output of the counter 5 there is a moment of pulse reset.

Claims (2)

1. Картин В. М. Способы детектировани  радиосигналов с фазовой манипул цией. В сб. «Фазова  и относительна  фазова  телеграts фи . М., «Св зь, 1967, с. 126-132. рис. 8.1. Pictures V.M. Methods for detecting radio signals with phase shift keying. On Sat “Phase and relative phase telegraph phi. M., “Holy, 1967, p. 126-132. rice eight. 2. Авторское свидетельство СССР № 263691, кл. И 03 D 3/22, 1967.2. USSR author's certificate No. 263691, cl. And 03 D 3/22, 1967.
SU7201788020A 1972-05-22 1972-05-22 Digital frequency discriminator SU581565A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU7201788020A SU581565A1 (en) 1972-05-22 1972-05-22 Digital frequency discriminator

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU7201788020A SU581565A1 (en) 1972-05-22 1972-05-22 Digital frequency discriminator

Publications (1)

Publication Number Publication Date
SU581565A1 true SU581565A1 (en) 1977-11-25

Family

ID=20515214

Family Applications (1)

Application Number Title Priority Date Filing Date
SU7201788020A SU581565A1 (en) 1972-05-22 1972-05-22 Digital frequency discriminator

Country Status (1)

Country Link
SU (1) SU581565A1 (en)

Similar Documents

Publication Publication Date Title
US4071821A (en) Quadrature correlation phase determining apparatus
GB1236198A (en) A phase synchronising circuit
US3590381A (en) Digital differential angle demodulator
SU581565A1 (en) Digital frequency discriminator
GB1412828A (en) Signal transmission systems
KR840005645A (en) Sampling pulse generator
FR2430015A1 (en) Phase discriminator with cross-coupled reference and test signals - has strobe input to parallel discriminators and stores and coincidence circuits providing outputs
JPS5915429B2 (en) receiving device
SU656194A1 (en) Arrangement for synchronizing time scales
SU468386A1 (en) Device for receiving signals with phase shift keying
SU771890A1 (en) Device for receiving signals with suppressed carrier frequency
SU819983A1 (en) Phase-manipulated signal demodulator
SU610313A1 (en) Binary symbol regenerator
SU568186A1 (en) Clock synchronization circuit
SU428523A1 (en) PHASE DETECTOR
SU1197138A1 (en) Device for demodulating phase-shift-keyed signals
SU485539A1 (en) Frequency detector
SU371695A1 (en) SIGNAL DETECTOR RELATIVE PHASE TELEGRAPHY
SU566392A1 (en) Receiver of phase-manipulated signals
SU684765A1 (en) Synchronous phase demodulator for receiving angular-modulated signals
SU420085A1 (en) DEVICE DEMODULATION AIM-FM-SIGNALS
SU391495A1 (en) PHASE DIFFER
SU1424133A1 (en) Device for detecting frequency-manipulated signals
SU497708A1 (en) Phase disc changer
SU785822A1 (en) Device for transmitting and receiving corrections in superlong wave length radionavigational system