SU563737A1 - Устройство дл фазового пуска приемников многоканальных телеграфных систем св зи - Google Patents
Устройство дл фазового пуска приемников многоканальных телеграфных систем св зиInfo
- Publication number
- SU563737A1 SU563737A1 SU7502142676A SU2142676A SU563737A1 SU 563737 A1 SU563737 A1 SU 563737A1 SU 7502142676 A SU7502142676 A SU 7502142676A SU 2142676 A SU2142676 A SU 2142676A SU 563737 A1 SU563737 A1 SU 563737A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- phasing
- unit
- phase
- block
- elements
- Prior art date
Links
- 125000004122 cyclic group Chemical class 0.000 claims description 9
- 238000000605 extraction Methods 0.000 claims description 2
- 238000005266 casting Methods 0.000 claims 1
- 230000002452 interceptive effect Effects 0.000 claims 1
- 238000000926 separation method Methods 0.000 claims 1
- 230000006978 adaptation Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 238000009434 installation Methods 0.000 description 1
- 238000005191 phase separation Methods 0.000 description 1
Landscapes
- Mobile Radio Communication Systems (AREA)
Description
1
Изобретение относитс к технике св зи, а именно к синхронизации многокаиальных систем св зи, ведущих прием информации по параллельным каналам Св зи.
Известно устройство дл фазового пуска приемников многоканальных телеграфных систем св зи, содержащее в каждом подканале последовательно соединенные селектор пускового сигнала и счетчик, а также решающий блок 1J.
Однако в известном устройстве мала веро тность правильного выделени фазирующих сигналов в каналах св зи с измен ющейс интенсивностью помех.
Цель изобретени - новыщение веро тности правильного выделени фазирующих сигналов в каналах св зи с измен ющейс интенсивиостью помех.
Дл этого в устройство дл фазового пуска приемников многоканальных телеграфных систем св зи, содержащее в каждом подканале последовательно соединенные селектор пускового сигнала и счетчик, а также решающий блок, введены блок установки порога, а в каждый подкапал - блок выделени -фазирующей комбинации и блок фиксации фазы, при этом в каждом подканале выход счетчика через последовательно соединенные блок выделени фазирующей комбинации и блок фиксации фазы подключен к соответствующим
входам решающего блока и блока установки порога, выходы которого подключены к управл ющим входам блока выделени фазирующей комбинации и блока фиксации фазы каждого подканала, а также к управл ющему входу рещающего блока. Блок выделени фазирующей комбинации содержит объединепные по входу элемент сравнени и клапан, выход которого через накопитель подключен к второму входу элемента сравнени , выход которого соединен с управл ющим входом клапана. Блок фиксации фазы выполнен в виде циклического счетчика с дешифратором, один из выходов которого через элемент ИЛИ подключен к входу сброса циклического счетчика . Блок установки порога содержит элементы ИЛИ, чксло которых соответствует числу подканалов, выходы которых подключены к входам соответствующих элементов И через мажоритарный элемент и элементы НЕ.
Иа чертеже изображена структурна электрическа схема устройства дл фазового пуска приемников многоканальных телеграфных систем св зи.
Предложенное устройство содержш- селекторы пускового сигнала 1, состо щие из регистров 2 сдвига и дешифраторов 3; счетчики 4; блоки 5 выделени фазируюпл,ей комбинации , состо щие из клапанов 6, накопителей 7 и элементов сравнени 8; блоки 9 фиксации
фазы, состо щие из циклических счетчиков 10, дешифраторов 11 и элементов ИЛИ 12; блок 13 установки порога, состо щий из элементов ИЛИ 14, мажоритариого элемента 15, элементов НЕ 16 и элементов И 17; и решающий блок 18.
Выход клапана 6 блока 5 выделени фазирующей комбинации через накопитель 7 подключен к второму входу элемента сравнени 8, выход которого соединен с управл ющим входом клапана 6. Один из выходов дешифратора 11 блока 9 фиксации фазы через элемент ИЛИ 12 подключен к входу сброса циклического счетчика 10. Блок 13 установки порога содержит элементы ИЛИ 14, число которых соответствует числу подканалов, выходы которых подключены ко входам соответствующих элементов И 17 через мажоритарный элемент 15 и элементы НЕ 16.
Устройство дл фазового пуска приемников многоканальных телеграфных систем св зи работает следующим образом.
Носледовательность двоичных знаков соответствующих подканалов поступает на селекторы i, где накапливаетс в регистрах 2 сдвига и сравниваетс с эталонной пусковой комбинацией в дешифраторах 3.
Счетчики 4 подсчитывают число несовпадений дл каждого сдвига информации, а результаты фиксируютс в блоках 5 выделени фазирующей комбинации. Дл этого результаты несовпадений через клапаны 6 переписываютс в накопители 7, причем клапаны 6 будут открыты только Б том случае, если число несовпадений не будет превышать значени , хран щегос в соответствующих накопител х 7. Уто осуществл етс элементами сравнени S.
Блоки 9 фиксации фазы обеспечивают запоминание моментов времени выделени фазирующих комбинаций и построены на циклических счетчиках 10, дешифраторах 11 и элементах Или 12. Циклические счетчики 10 расчитаны на врем счета, равное удвоенному значению максимальной задержки в приеме фазирующих комбинаций в параллельных подканалах, после чего производитс их сброс через элемент И 12 в исходное состо ние.
олок 13 установки порога по сигналам с блоков фиксации фазы 9 определ ет факт выделени фазирующих сигналов по подканалам и устанавливает новое значение порога выделени дл каждого из подканалов. Выделенные фазирующие сигналы за интервал времени работы циклического счетчика lU через элемент ИЛИ 12 поступают на мажоритарный элемент 15, который формирует на выходе сигнал, если более чем в половине подканалов выделены фазирующие кОМбинации . Но этому сигналу через элементы НЕ 16 и И 17 дл тех подканалов, где не выделены фазирующие комбинации, в накопители 7 занос тс новые значени порога с большим числом допустимых несовпадений, чем хранилось раньще. Это позвол ет повысить веро тность выделени фазирующих сигналов по подканалам, где уровень помех повысилс .
Сигнал с выхода мажоритарного элемента 15 поступает на управл ющий вход решающего блока 18, который по выделенным сигналам фазового пуска определ ет временную задержку информации по каждому из параллельных подканалов с целью правильного логического суммировани информации. В результате осуществлени выделение фазирующих сигналов с максимальной достоверностью на интервале возможной задержки информации по параллельным подканалам обеспечиваетс адаптаци к измен ющейс интенсивности помех в отдельных подканалах.
Claims (4)
1.Устройство дл фазового пуска приемников многоканальных телеграфных систем св зи , содержащее в каждом подканале последовательно соединенные селектор пускового сигпала и счетчик, а также решающий блок, отличающеес тем, что, с целью повышени веро тности правильного выделени фазирующих сигналов в каналах св зи с измен ющейс интенсивностью помех, введены блок установки порога, а в каждый подканал - блок выделени фазирующей комбинации и блок фиксации фазы, при этом в каждом подканале выход счетчика через последовательно соединенные блок выделени фазирующей комбинации и блох фиксации фазы подключен к соответствующим входам решающего блока и блока установлени порога, выходы которого подключены к управл ющим входам блока выделени фазирующей комбинации и блока фиксации фазы каждого подканала , а к управл ющему входу решающего блока.
2.Устройство по п. 1, отличающеес тем, что блок выделени фазирующей комбинации содержит объединенные по входу элемент сравнени и клапан, выход которого через накопитель подключен к второму входу элемента сравнени , выход которого объединен с управл ющими входом клапана.
3.Устройство по п. 1, отличающеес тем, что блок фиксации фазы выполнен в виде циклического счетчика с дешифратором, один из выходов которого через элемент ИЛИ подключен к входу сброса циклического счетчика .
4.Устройство по п. 1, отличающеес тем, что блок установки порога содержит элементы ИЛИ, число которых соответствует числу подканалов, выходы которых подключены к входам соответствующих элементов И через мажоритарный элемент и элементы НЕ.
Источники информации, прин тые во внимание при экспертизе
1. Авторское свидетельство СССР N° 281530, кл. И 04L 7/08, 1970.
П
гill(
.|, .:
..;.„.: j /
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU7502142676A SU563737A1 (ru) | 1975-06-11 | 1975-06-11 | Устройство дл фазового пуска приемников многоканальных телеграфных систем св зи |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU7502142676A SU563737A1 (ru) | 1975-06-11 | 1975-06-11 | Устройство дл фазового пуска приемников многоканальных телеграфных систем св зи |
Publications (1)
Publication Number | Publication Date |
---|---|
SU563737A1 true SU563737A1 (ru) | 1977-06-30 |
Family
ID=20622176
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU7502142676A SU563737A1 (ru) | 1975-06-11 | 1975-06-11 | Устройство дл фазового пуска приемников многоканальных телеграфных систем св зи |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU563737A1 (ru) |
-
1975
- 1975-06-11 SU SU7502142676A patent/SU563737A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CA1298420C (en) | Demultiplexer system | |
US3288940A (en) | Multifrequency signal receiver | |
IL36446A (en) | Time divison multiplex data transmission system | |
IL44863A (en) | Detector of literary phrases | |
GB2189668A (en) | Digital transmission system | |
SE8302763D0 (sv) | Digitaltransmissionssystem | |
US3188569A (en) | Receiver input unit-synchronizing circuit | |
US4472811A (en) | Subscribers loop synchronization | |
US3651263A (en) | Method for synchronizing digital signals and an arrangement for carrying out the method | |
US4509180A (en) | Method and an apparatus for correcting distortion of binary received signals | |
SU563737A1 (ru) | Устройство дл фазового пуска приемников многоканальных телеграфных систем св зи | |
JP3242860B2 (ja) | スペクトル直接拡散通信システムにおける相関同期回路 | |
WO1998019418A1 (en) | A class of low cross correlation non-palindromic synchronization sequences for code tracking in synchronous multiple access communication systems | |
US3562433A (en) | Digital speech plus telegraph system | |
GB2024571A (en) | Data Transmission Systems | |
RU2010438C1 (ru) | Способ выделения циклового синхронизирующего сигнала в системах передачи цифровой информации с временным разделением каналов и устройство для его осуществления | |
US4006302A (en) | Switching arrangement for extending the receiver stop pulse length in time division multiplex transmission | |
SU1711342A1 (ru) | Способ цикловой синхронизации и система дл его осуществлени | |
US6597706B1 (en) | Parity bit extraction and insertion arrangement for a data system | |
SU628627A1 (ru) | Устройство дл фазового пуска приемников многоканальных телеграфных систем св зи | |
RU2446564C1 (ru) | Система передачи и приема информации | |
RU2831303C1 (ru) | Устройство синхронизации на основе матричной обработки канонической рекуррентной последовательности, сформированной модульным генератором | |
JPS587945A (ja) | デジタル信号伝送系 | |
RU2033640C1 (ru) | Устройство для передачи и приема сигналов точного времени | |
SU642862A1 (ru) | Устройство дл цикловой синхронизации |