SU562920A1 - Shaper-distributor - Google Patents

Shaper-distributor

Info

Publication number
SU562920A1
SU562920A1 SU2180488A SU2180488A SU562920A1 SU 562920 A1 SU562920 A1 SU 562920A1 SU 2180488 A SU2180488 A SU 2180488A SU 2180488 A SU2180488 A SU 2180488A SU 562920 A1 SU562920 A1 SU 562920A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
inputs
input
encoder
outputs
Prior art date
Application number
SU2180488A
Other languages
Russian (ru)
Inventor
Геннадий Сергеевич Бестань
Вадим Васильевич Малый
Original Assignee
Ордена Трудового Красного Знамени Предприятие П/Я А-7160
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ордена Трудового Красного Знамени Предприятие П/Я А-7160 filed Critical Ордена Трудового Красного Знамени Предприятие П/Я А-7160
Priority to SU2180488A priority Critical patent/SU562920A1/en
Application granted granted Critical
Publication of SU562920A1 publication Critical patent/SU562920A1/en

Links

Landscapes

  • Pulse Circuits (AREA)
  • Tests Of Electronic Circuits (AREA)
  • Investigating Materials By The Use Of Optical Means Adapted For Particular Applications (AREA)

Description

Изобретение относитс  к автоматике и вычислительной технике и может быть использовано в устройствах распределени  импульсов цифровых вычислительных машин.The invention relates to automation and computer technology and can be used in pulse distribution devices of digital computers.

Известны формирователи импульсных последовательностей , содержащие программное устройство, блок записи «1, соединенные с элементами И, счетчиком ци1клов и /выключателем 1.Known formers of pulse sequences containing a software device, a “1” recording unit, connected to AND elements, a cycle counter, and / a switch 1.

Кроме того, известны формирователи, содержап 1 ,ие делитель частоты, схемы равнозначности , соединенные с регистром и с устройством управлени , а такЖ|е формирователь , выход которого подключен ко входам регистра 2.In addition, drivers are known, the content of 1 is a frequency divider, equivalence circuits connected to the register and control device, and also a driver whose output is connected to the inputs of register 2.

Недостатком устройств  вл ютс  узкие функциональные возможности, т. к. они формируют только одну импульсную последовательность и не обеспечивают распределени  импульсов по различным выходам.The drawback of the devices is their narrow functionality, since they form only one pulse sequence and do not provide for the distribution of pulses to different outputs.

Цель изобретени  - расширение функциональных возможностей.The purpose of the invention is to expand the functionality.

Это достигаетс  тем, что в форм.ировательраспределитель , содержапдий генератор импульсов , выход которого через делитель частоты соединен с первым входом и непосредственно со вторым входом формировател , выход которого подключен к первым входам регистра , причем выходы регистра соединены с выходными шинами, введены счетчик, дешифратор , шифратор, элементы И и элемент задержки , вход которого соединен с выходом делител  частоты и через счетчик, дешифратор и шифратор - с другими входами делител  частоты , при этом выход элемента задержки подключен ко входу шифратора и к первым входам элементов И, вторые входы которых соединены с выходами дешифратора, а выходы элементов И подключены ко вторым входам регистра.This is achieved by the fact that in a form distributor, a pulse generator, the output of which is connected to the first input through the frequency divider and directly to the second input of the driver, the output of which is connected to the first inputs of the register, the outputs of the register are connected to the output buses, the counter, the decoder are entered , encoder, And elements and delay element, the input of which is connected to the output of the frequency divider and through the counter, decoder and encoder - with other inputs of the frequency divider, while the output of the delay element n Connected to the input of the encoder and to the first inputs of the AND elements, the second inputs of which are connected to the outputs of the decoder, and the outputs of the AND elements are connected to the second inputs of the register.

На чертеже представлена блок-схема формировател -распределител .The drawing shows a block diagram of the driver-distributor.

Формирователь-распределитель содержит генератор / импульсов, выход которого соединен с входом многоразр дного делител  2 частоты и вторым входом формировател  3 импульсного сигнала, первый вход которого соединен с выходом многоразр дного делител  1 частоты, входом элемента 4 задержки входом счетчика 5. Выход элемента задержки 4 соединен с входом шифратора 5 и с вторыми Входами элементов И 7. Выходы шифратора 6 подключены к установочным входам многоразр дного делител  частоты 2. Выходы счетчика 5 подключены к входам дешифратора 8, выходы которого подключены к входам шифратора 6 и первым входам элементов И 7. Выходы элементов И 7 подключены к входам 5-установ«и в состо нии «1 триггеров 9 регистра 10, а входы iR-установки в состо НИИ «о триггеров 9 подключены к выходу формировател  3 импульсного сигнала.Shaper-distributor contains a generator / pulse, the output of which is connected to the input of a multi-bit splitter 2 frequency and the second input of the former 3 of a pulse signal, the first input of which is connected to the output of a multi-bit splitter 1 frequency, the input of the delay element 4 by the counter input 5. The output of the delay element 4 connected to the input of the encoder 5 and to the second Inputs of the elements 7. The outputs of the encoder 6 are connected to the installation inputs of the multi-bit frequency divider 2. The outputs of the counter 5 are connected to the inputs of the decoder 8, the outputs to Secondly, they are connected to the inputs of the encoder 6 and the first inputs of the And 7 elements. The outputs of the And 7 elements are connected to the 5-set inputs and in the state of 1 flip-flops 9 of the register 10, and the inputs of the iR-installation in the state of the SRI of the flip-flops 9 are connected to the output shaper 3 pulse signal.

Выходы триггеров 9  вл ютс  выходами устройства.The outputs of the flip-flops 9 are the outputs of the device.

Устройство работает следующим образом. The device works as follows.

С выхода генератора / импульсов на вход делител  2 частоты и второй вход формировател  3 импульсного сигнала поступают входные импульсы. Импульс переполнени  делител  2 частоты поступает на элемент 4 задержки, вход счетчика 5 и на первый вход формировател  3. Элемент 4 задержки осундествл ет задержку выходного импульса делител  2 частоты на интервал времени, необходимой дл  формировани  кода донолнеПИЯ нри помощи счетчика 5, дешифратора 8 п шифратора 6, после окончани  которого в делитель 2 частоты можно записать код дополнени , определ ющий очередной интервал формировани  выходного имнульса. Выход , сигнал элемента 4 задержки, поступающий на вход шифратора 6,  вл етс  стробирующим сигналом, определ ющим момент .вноса кода дополнени  в делитель 2 частоты.From the output of the generator / pulses to the input of the splitter 2 frequency and the second input of the imaging unit 3 of the pulse signal receives input pulses. The overflow pulse of the divider 2 frequency arrives at the delay element 4, the input of the counter 5 and the first input of the driver 3. The delay element 4 delays the delay of the output pulse of the frequency divider 2 by the time interval required to generate the full-length code using the counter 5 decoder 8 n encoder 6, after which, in addition to the frequency divider 2, a padding code can be written, which determines the next interval of formation of the output impulse. The output, the signal of the delay element 4, which is fed to the input of the encoder 6, is a gate signal that determines the moment the addition code is inserted into frequency divider 2.

Код дополнени  формируетс  при помощи сч етчика 5, дешифратора 8 и шифратора 6. Емкость счетчика 5 определ ет количество настраиваемых интервалов выдачи выходных имлульсов. Каждому состо нию счетчика 5 соответствует определенный выходной сигнал дешифратора 8. Выходные сигналы дешифратора 8 поступают в шифратор ff и на вторые входы элементов И 7. В соответствии с выходным сигналом дешифратора 8 шифратор 6 формирует код дополнени , который записываетс  в делитель 2 при поступлении на вход шифратора 6 стробирующего сигнала с выхода элемента 4 задерж1ки. Дл  реализации функции распределени  40 выходных импульсов выходные сигналы дешифратора 8 подаютс  на входы элементов И 7. На выходе соответствующего элемента И при совпадении стро-бирующего сигнала дешифратора и импульса с выхода элемента 4 45 The addition code is generated using the counter 5, the decoder 8, and the encoder 6. The capacity of the counter 5 determines the number of adjustable output intervals for the output pulses. Each state of the counter 5 corresponds to a certain output signal of the decoder 8. The output signals of the decoder 8 are sent to the encoder ff and to the second inputs of elements 7. In accordance with the output signal of the decoder 8, the encoder 6 generates an addition code, which is written to divider 2 when it enters the input encoder 6 strobe signal from the output element 4 delay. In order to implement the distribution function of 40 output pulses, the output signals of the decoder 8 are fed to the inputs of elements AND 7. At the output of the corresponding element AND, when the decoder signal and the pulse from the output of element 4 45 coincide

задержки вырабатываетс  сигнал, поступающий на вход установки в состо нии «1 соответствующего триггера 9. Тр.иггер устанавливаетс  в состо ние «1 и на соответствующей выходной шине по  витс  сигнал. Длительность выходного сигнала устройства определ етс  временем задержки выходного импульса формировател  3 по отношению к выходному импульсу делител  частоты 2. Дл  реализации задержки в формирователе 3 используютс  выходные им1пульсы генератора / импульсов.delays are generated, the signal arriving at the installation input in the state "1 of the corresponding trigger 9. The trigger signal is set to state" 1 and a signal is output on the corresponding output bus. The duration of the output signal of the device is determined by the delay time of the output pulse of the imaging unit 3 with respect to the output pulse of the frequency divider 2. The output pulses of the generator / pulses are used to implement the delay in the imaging unit 3.

Импульс с выхода формировател  3 поступает на входы установки в состо нии «О триггеров 9 регистра 10 и определ ет длительность выходного сигнала устройства.The impulse from the output of the imaging unit 3 is fed to the installation inputs in the state "About the flip-flops 9 of the register 10 and determines the duration of the output signal of the device.

Claims (2)

Формула изобретени Invention Formula Формирователь-распределитель, содержащий генератор импульсов, выход которого через делитель частоты соединен с первым входом и непосредственно со вторым входом формировател , выход которого подключен к первым входам регистра, причем выходы регистра соединены с выходными шинами, отличающийс  тем, что, с целью расширени  функциональных возможностей, введены счетчик, дешифратор, шифратор, элементы И и элемент задержки, вход которого соединен с выходом делител  частоты и через счетчик , .дешифратор и шифратор - с другими входами делител  частоты, при этом выхоо, элемента задержк,и подключен ко входу шифратора и к первым входам элементов И, вторые входы которых соединены с выходами дешифратора, а выходы элементов И подключены ко вторым входам регистра. Источники информации, пр.ин тые во внимание при экспертизе: 1. Авто.рское свидетельство Хо 349997, 1КЛ. G 06 F 1/04, 5.08.70. A distribution generator containing a pulse generator, the output of which is connected via a frequency divider to the first input and directly to the second input of the imaging device, the output of which is connected to the first inputs of the register, and the outputs of the register are connected to output buses, characterized in that , entered the counter, decoder, encoder, elements And and the delay element, the input of which is connected to the output of the frequency divider and through the counter, the encoder and the encoder - with other inputs of the divider frequency, with the output of the delay element, and is connected to the input of the encoder and to the first inputs of the elements AND, the second inputs of which are connected to the outputs of the decoder, and the outputs of the elements AND, are connected to the second inputs of the register. Sources of information, taken into account in the examination: 1. Automotive certificate Ho 349997, 1KL. G 06 F 1/04, 5.08.70. 2. Авторское свидетельство 280535, кл. Н 03 К 5/00, 30.09.68.2. Copyright certificate 280535, cl. H 03 K 5/00, 09/30/68.
SU2180488A 1975-10-14 1975-10-14 Shaper-distributor SU562920A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU2180488A SU562920A1 (en) 1975-10-14 1975-10-14 Shaper-distributor

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU2180488A SU562920A1 (en) 1975-10-14 1975-10-14 Shaper-distributor

Publications (1)

Publication Number Publication Date
SU562920A1 true SU562920A1 (en) 1977-06-25

Family

ID=20634354

Family Applications (1)

Application Number Title Priority Date Filing Date
SU2180488A SU562920A1 (en) 1975-10-14 1975-10-14 Shaper-distributor

Country Status (1)

Country Link
SU (1) SU562920A1 (en)

Similar Documents

Publication Publication Date Title
US3072855A (en) Interference removal device with revertive and progressive gating means for setting desired signal pattern
SU562920A1 (en) Shaper-distributor
JPH06103832B2 (en) Timing signal generator
ES402247A1 (en) Frequency responsive multi-phase pulse generator
SU1129723A1 (en) Device for forming pulse sequences
SU853814A1 (en) Device for monitoring pulse distributor
SU1381419A1 (en) Digital time interval counter
SU752797A1 (en) Programmable code to time interval converter
SU554618A1 (en) Preset Pulse Counter
SU926727A1 (en) Large-scale integrated circuit testing device
SU1223352A2 (en) Device for eliminating contact chatter effect
SU1499312A1 (en) Digital device for measuring time intervals ratio
SU497736A1 (en) Reverse device in the intersymbol distortion corrector
SU427332A1 (en) DEVICE FOR THE GENERATION AND DISTRIBUTION OF PULSES
SU917172A1 (en) Digital meter of time intervals
SU1451689A1 (en) Device for dividing recurrent time intervals by preset number of intervals
SU909690A1 (en) Device for reproducing multi-channel signalogram
SU497718A1 (en) Device for generating pseudo-random signals of complex structure
SU429354A1 (en) DIGITAL MEASURING DEVICE
SU894694A1 (en) Timing pulse shaper
SU434452A1 (en) DEVICE MAGNETIC RECORDING
SU655073A1 (en) Multifunction counter
SU733105A1 (en) Pulse distribution circuit
SU632063A1 (en) Pulse train shaper
SU1323979A1 (en) Digital phase meter