SU560349A1 - Устройство синхронизации - Google Patents
Устройство синхронизацииInfo
- Publication number
- SU560349A1 SU560349A1 SU2131325A SU2131325A SU560349A1 SU 560349 A1 SU560349 A1 SU 560349A1 SU 2131325 A SU2131325 A SU 2131325A SU 2131325 A SU2131325 A SU 2131325A SU 560349 A1 SU560349 A1 SU 560349A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- unit
- phasing
- input
- communication channel
- output
- Prior art date
Links
Landscapes
- Noise Elimination (AREA)
Description
ровани и первый блок 2 фазировани подключен к второму входу второго блока 3 фазировани и к соответствующим входам блока 5 управлени адаптивным переключением блоков фазировани через блок 7 оценки текущего и прогнозируемого состо ни канала св зи, соединенного с вторым входом блока 1 выделени границ посылок.
Устройство синхронизации работает следующим образом.
Сигнал из канала св зи поступает на вход блока 1 выделени границ посылок. Выделенные границы посылок записываютс блоком 5, на первый вход которого поступают тактовые частоты с выхода блока 6 опорных частот . При этом в блоке 5 осуществл етс задержка сигнала иа длительность элементарного символа, в конце которого блоком 7 выдаетс оценка состо ни символа. Указанна оценка элементарного символа учитывает действие как импульсных помех и кратковременных понижений уровн , так и обрыва канала св зи. Одновременно блок 5 запрещает прохождение импульса, соответствующего границе посылки, на вход первого блока 2 фазировани , если указанна посылка была искажена помехой или обрывом канала св зи. При наличии и предсказываемой далее пачке ошибок (или их отсутствии) блок 7 оценки текущего и прогнозируемого состо ни канала св зи выдает соответствующий сигнал, поступающий на вход блока 5. Блоки 2 и 3 фазировани выполнены по принципу фазирующих устройств с дискретным управлением, коррекционный эффект которых пропорционален фазовому рассогласованию.
В установившемс режиме выходные импульсы блока 2 имеют фазовое рассогласование по отношению к середине приход щих кодовых посылок. За счет расхождени частот генераторов передачи и приема за врем длительности элементарного символа выходные импульсы 2 получают приращение, компенсирующеес первым блоком 2 фазировани . Выходные импульсы второго блока 3 фазировани имеют фазовое рассогласование по отношению к выходным импульсам первого блока 2 фазировани . При обрыве канала св зи, а также при наличии и предсказываемой далее
пачке ошибок, вызываелюй действием импульсных помех и кратковременных понижений уровн в канале св зи, начинает работать блок 4 переключений.
Таким образом, с выхода блока 3 на вход блока 2 поступают импульсы коррекции, которые смещают фазы его выходных импульсов и компенсируют фазу стробирующих импульсов устройства синхронизации при обрыве канала св зи, а также во врем действи пачек ошибок.
Такое устройство обеспечивает устранение вли ние искаженных элементарных импульсов (ошибок) и пачек ошибок, вызванных действием импульсных помех, кратковременных понижений уровн и обрывов св зи, на цикловую помехоустойчивость и динамическую погрешность синфазности устройства.
Claims (1)
- Формула изобретениУстройство синхронизации, содержащее блок выделени границ посылок, первый блок фазировани , к одному из входов которого подключен выход второго блока фазированичерез блок переключени , отличающеес тем, что, с целью повышени цикловой помехоустойчивости и уменьшени динамической погрешности сиифазности устройства, введены блок управлени адаптивным переключениемблоков фазировани , блок опорных частот и блок оценки текущего и прогнозируемого состо ни канала св зи, при этом выход блока опорных частот подключен к первым входам блока выделени границ посылок, блока управлени адаптивным переключением блоков фазировани , блока оценки текущего и прогнозируемого состо ни канала св зи, к другому входу первого и первому входу второго блоков фазировани , а выход блока выделени границ посылок через блок управлени адаптивным переключением блоков фазировани и первый блок фазировани подключен к второму входу второго блока фазировани и к соответствующим входам блока управлениадаптивным переключением блоков фазировани через блок оценки текущего и нрогнозируемого состо ни канала св зи, соединенного с вторым входом блока выделени границ посылок .Bb/x.i
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU2131325A SU560349A1 (ru) | 1975-05-04 | 1975-05-04 | Устройство синхронизации |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU2131325A SU560349A1 (ru) | 1975-05-04 | 1975-05-04 | Устройство синхронизации |
Publications (1)
Publication Number | Publication Date |
---|---|
SU560349A1 true SU560349A1 (ru) | 1977-05-30 |
Family
ID=20618493
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU2131325A SU560349A1 (ru) | 1975-05-04 | 1975-05-04 | Устройство синхронизации |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU560349A1 (ru) |
-
1975
- 1975-05-04 SU SU2131325A patent/SU560349A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SE446290B (sv) | Sett att vid ett kommunikationssystem senda och motta information, samt mottagarkorrelatorarrangemang herfor | |
KR880003494A (ko) | 비트 동기화 회로 및 그 방법 | |
US4092601A (en) | Code tracking signal processing system | |
FI892643A (fi) | Menetelmä ja piirijärjestely bittikellon elvyttämiseksi vastaanotetusta digitaalisesta tietoliikennesignaalista | |
SU560349A1 (ru) | Устройство синхронизации | |
US3626306A (en) | Automatic baud synchronizer | |
US2757237A (en) | Synchronizing circuit | |
US4011407A (en) | Narrow-band eight-phase modem | |
US3820051A (en) | Adaptive threshold circuit employing nand gates interconnecting flip-flop circuit | |
JPH0157539B2 (ru) | ||
SU1363524A1 (ru) | Приемник фазоманипулированных сигналов | |
SU1555892A1 (ru) | Устройство тактовой синхронизации | |
JPH08125630A (ja) | 直交周波数分割多重信号受信装置のシンボル期間検出回路 | |
SU869074A1 (ru) | Устройство тактовой синхронизации | |
SU1617654A1 (ru) | Устройство дл приема двоичных частотно-манипулированных сигналов | |
SU1092715A2 (ru) | Селектор импульсов заданной кодовой комбинации | |
SU570212A1 (ru) | Устройство фазового пуска приемника дискретной информации | |
SU430516A1 (ru) | Устройство контроля перерывов связи | |
SU1706050A1 (ru) | Устройство дл формировани частотно-телеграфных сигналов | |
SU1298943A1 (ru) | Приемник биимпульсного сигнала | |
SU1141582A1 (ru) | Устройство коррекции фазы | |
SU938419A1 (ru) | Устройство тактовой синхронизации | |
SU445166A1 (ru) | Устройство фазировани несущего колебани синхронного детектора | |
SU451166A1 (ru) | Система связи с фазоразностной модуляцистгпервого порядка | |
SU1354431A1 (ru) | Система передачи информации |