SU551802A1 - Digital linearizer - Google Patents

Digital linearizer

Info

Publication number
SU551802A1
SU551802A1 SU2194667A SU2194667A SU551802A1 SU 551802 A1 SU551802 A1 SU 551802A1 SU 2194667 A SU2194667 A SU 2194667A SU 2194667 A SU2194667 A SU 2194667A SU 551802 A1 SU551802 A1 SU 551802A1
Authority
SU
USSR - Soviet Union
Prior art keywords
counter
pulse
input
frequency divider
output
Prior art date
Application number
SU2194667A
Other languages
Russian (ru)
Inventor
Александр Иванович Бразговка
Original Assignee
Ордена Трудового Красного Знамени Институт Тепло- И Массообмена Имени А.В. Лыкова Ан Белорусской Сср
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ордена Трудового Красного Знамени Институт Тепло- И Массообмена Имени А.В. Лыкова Ан Белорусской Сср filed Critical Ордена Трудового Красного Знамени Институт Тепло- И Массообмена Имени А.В. Лыкова Ан Белорусской Сср
Priority to SU2194667A priority Critical patent/SU551802A1/en
Application granted granted Critical
Publication of SU551802A1 publication Critical patent/SU551802A1/en

Links

Landscapes

  • Arrangements For Transmission Of Measured Signals (AREA)

Description

(54) ЦИФРОВОЙ ЛИНЕАРИЗАТОР ровани  импульсов управлени , соединенна  с выходам схемы вы влени  совпадени кодов, выходы схемы формировани  импульсов управлени  соединены со счетчиком импульсов, управл емым делителем частоты , генератором импульсов и дополнительгным счетчиком импульсов, а выход генераттора импульсов подключен к счетчику импульсов и управл емому делителю частоты. В него также введен блок программного управлени , выходы которого соединены со схемой выделени  участков линеаризации и дополнительным счетчиком импульсов. В этом случае число состо ний первого счетчика по крайней мере в Kj раз больше числа состо ний этого счетчика в известном преобразователе (4 -коэффициент делени  управл емого делител  частоты). Следовательно, погрешность установки точек излома кусочно-линейной функции, а значит и точность преобразовани , в предлагаемом линеаризирующем преобразоват&ле кодов выше, чем в случае применени  дл  этой цепи известного преобразовател  кусочно-линейных функций. На фиг. 1 дана структурна  схема предложенного линеаризатора; на фиг 2 - ли- неаризатор, в который включены дополнител ный генератор импульсов и схема формировани  импульсов управлени ; на фиг. 3 - многоканальный линеаризатор. Цифровой линеаризатор содержит первый счетчик импульсов 1, схему 2 выделени  участков линеаризации, управл емый дели- тепь 3 частоты, схему 4 вы влени  совпадеНИИ кодов, второй дополнительный счетчик 5, схему б формировани  импульсов управлени , генератор 7 импульсов, блок 8 программного управлени ,клемму 9 входного кода результатов измерени , клемму 10 импульсов пуска, клемму 11 входных сигналов от нелинейных источников, выходные клеммы 12 преобразованного сигнала. Выходной преобразованный сигнал снимает с  с выхода счетчика 5. Цифровой линеаризатор, представленный на фиг. 1, работает следующим образом. На одни входы схемы вы влени  совпадени кодов 4 подаетс  код результата измерени 9 с выхода цифрового электроизмерительного прибора, а на другие входы - код сос то ни  первого счетчика 1, одновременно этот код подаетс  на схему 2 выделени  участков линеаризации, в которой в соответствии с заранее заданной программой выдел ютс  участки линеаризации и устанавливаютс  соответствующие этим участ кам коэффициенты делени  управл емого делител  частоты 3. Цикл преобразовани  начинаетс  с приходом сигнала Пуск. Этот сигнал прозводит сброс первого счетчика 1 и управл - мого делител  частоты 3, установку втоого счетчика 5 в исходное состо ние и азрешает прохождение импульсов с выхоа управл емого делител  частоты 3 на ход второго счетчика 5. В процессе преобразовани  состо ние счетчика 5 можно редставить следующей формулой C+KiH + KaHa-f...KjHj, де Н -состо ние дополнительного счетчиа 5; - число импульсов, пришедших на вход управл емого делител  частоты 3 на 1-ом участке линеаризации; К -Kj-коэффициент делени  управл емого делител  частоты 3 дл  i-того участка линеаризации; С - число, записанное в счетчике 5 при первоначальной установке. Состо ние счетчика 5 фиксируетс  в момент свопадени  кодов счетчика 1 и цифрового измерительного прибора. В этот момент с выхода схемы вы влени  совпадедени  кодов 4 поступает импульс на управл ющий вход счетчика 5, который запрещает прохождение импульсов с выхода управл емого делител  частоты 3. На этом цикл преобразовани  заканчиваетс . Если в схему линеаризатора ввести генератор импульсов 7 и схему 6 формировани  импульсов управлени  (см. фиг. 2), тогда не потребуетс  внешнего источника импульсов . В этом случае при поступлении сигнала Пуск устанавливаетс  в первоначальное состо ние счетчик 5 и запускаетс  генератор импульсов 7. Далее процесс преобразовани  идет аналогично описанному, а в конце цикла преобразовани  схема вы влени  совпадени  кодов 4 запускает схему 6 формировани  импульсов управлени , котора  выключает генератор импульсов 7, сбрасывает счетчик 1 и управл емый делитель частоты 3, а также в случае необходимости формирует импульс записи преобразованного кода на цифропечатающее устройст во . Если необходимо преобразовывать коды сигналов от многих нелинейных источников (фиг. 3), в этом случае в схему линеаризатора ввод т блок 8 программного управлени , св занный со схемой 2 вьщелени  участков линеаризации и счетчиком 5. Этим обеспечиваетс  различна  первоначальгна  установка счетчика 5 и введение прог раммы линеаризации в схему вьщелени (54) DIGITAL LINEARIZATION of control pulses connected to the outputs of the code coincidence detection circuit, the outputs of the control pulse shaping circuit are connected to a pulse counter controlled by a frequency divider, a pulse generator and an optional pulse counter, and the output of the pulse generator is connected to a pulse counter and controlled Emulated frequency divider. It also includes a software control unit, the outputs of which are connected to a circuit for isolating linearization sections and an additional pulse counter. In this case, the number of states of the first counter is at least Kj times the number of states of this counter in the known transducer (4 is the division factor of the controlled frequency divider). Consequently, the accuracy of setting break points of a piecewise linear function, and hence the conversion accuracy, in the proposed linearizing transform and the le codes is higher than in the case of the use of piecewise linear functions used in this circuit. FIG. 1 given the structural scheme of the proposed linearizer; Fig. 2 shows a linearizer in which an additional pulse generator and a control pulse shaping circuit are included; in fig. 3 - multichannel linearizer. The digital linearizer contains the first pulse counter 1, a circuit 2 for isolating linearization sections, controlled by divisor 3 frequencies, a matching detection code 4, a second additional counter 5, a control pulse shaping circuit 6, a pulse generator 7, a program control block 8, a terminal 9 input codes of measurement results, terminal 10 of start pulses, terminal 11 of input signals from non-linear sources, output terminals 12 of the converted signal. The output converted signal is removed from the output of the counter 5. The digital linearizer shown in FIG. 1, works as follows. The code 4 measurement code 9 is outputted from the digital electric meter output to one input of the code 4 detection circuit, and the first counter 1 is coded to the other inputs. At the same time, this code is fed to the linearization allocation circuit 2, in which, according to linearization sections are selected by a given program and the division factors of the controlled frequency divider 3 corresponding to these segments are set. The conversion cycle starts with the arrival of the Start signal. This signal resets the first counter 1 and the controlled frequency divider 3, sets the second counter 5 to the initial state, and permits the passage of pulses from the output controlled frequency divider 3 to the second counter 5. During the conversion, the state of the counter 5 can be represented as follows by the formula C + KiH + KaHa-f ... KjHj, de H - the state of the additional counter 5; - the number of pulses arriving at the input of the controlled frequency divider 3 on the 1st linearization section; K-Kj is the division factor of the controlled frequency divider 3 for the i-th linearization section; C - the number recorded in the counter 5 during the initial installation. The state of the counter 5 is fixed at the time of the swapping of the codes of the counter 1 and the digital measuring device. At this moment, from the output of the detection circuit of codes 4, a pulse arrives at the control input of counter 5, which prohibits the passage of pulses from the output of the controlled frequency divider 3. At this, the conversion cycle ends. If a pulse generator 7 and a control pulse shaping circuit 6 (see FIG. 2) are inserted into the linearizer circuit, then no external source of pulses will be required. In this case, when the signal is received, the Start is set to the initial state of the counter 5 and the pulse generator 7 is started. Then the conversion process proceeds as described, and at the end of the conversion cycle, the code 4 detection circuit starts the control pulse shaping circuit 6, which turns off the pulse generator 7 , resets counter 1 and controlled frequency divider 3, and also, if necessary, generates a pulse of writing the transformed code to a digital printer. If it is necessary to convert the codes of signals from many non-linear sources (Fig. 3), in this case, a block of software control is introduced into the linearizer circuit, associated with circuit 2 of the linearization sections 2 and counter 5. This provides a different initial setting of the counter 5 and the introduction of prog linearization frames in the schematic

участков линеаризации 2 дл  каждого из источников.linearization plots 2 for each of the sources.

Использование цифрового линеаризатора, совместимого по своим информационным, метрологическим и другим характеристикам со стандартными унифицированными электроизмерительными приборами, позвол ет ускорить разработку и изготовление информационно-измерительных систем разнообразного назначени  при одновременном снижении их стоимости и повышении точности.The use of a digital linearizer, compatible with its information, metrological and other characteristics with standard unified electrical measuring instruments, allows to accelerate the development and manufacture of information and measuring systems of various purposes while reducing their cost and improving accuracy.

Claims (3)

1. Цифровой линеаризатор, содержащий счетчик импупьсов, соединенный сг схемами вы влени  совпадени  кодов к вьвделени  участков линеаризации, котора  под- ключена к управл емому делителю частоты , отличающийс  тем, что, с целью повышени  точности линеаризующего преобразовани  кода сигнала нелинейного источника, в него введен дополнительный счетчик импульсов, соединенный первым входом с выходом схемы вы влени совпадени  кодов, а вторым входом - с выходом управл емого делител  частоты.1. A digital linearizer containing an impedance counter, connected by cg matching code detection schemes to the introduction of linearization sections, which is connected to a controlled frequency divider, characterized in that, in order to improve the accuracy of the linearizing conversion, the code of the nonlinear source signal is entered into an additional pulse counter, connected by the first input to the output of the code detection circuit, and the second input to the output of the controlled frequency divider. вход которого подключен ко входу счетчика импульсов и третьему входу дополнительного счетчика импульсов.the input of which is connected to the input of the pulse counter and the third input of the additional pulse counter. 2.Линеаризатор по п. 1, отличающийс  тем, что в него введены генератор импульсов и схема формировани  импульсов управлени , соединенна  с выходом схемы вы влени  совпадени  кодов, выходы схемы формировани  импульсов управлени  соединены со счетчиком импульсов , управл емым делителем частоты, генератором импульсов и дополнительным счетчиком импульсов, а выход генератора импульсов подключен к счетчику импульсов и управл емому делителю частоты.2. Linearizer according to claim 1, characterized in that a pulse generator and a control pulse shaping circuit are connected to the output of the code coincidence detection circuit, the outputs of the control pulse shaping circuit are connected to a pulse counter controlled by a frequency divider, a pulse generator, and an additional pulse counter, and the output of the pulse generator is connected to a pulse counter and a controlled frequency divider. 3.Линеаризатор по п. 1, отлича ющ и и с   тем, что, с целью обеспечени  преобразовани  кодов сигналов от многих источников , в него введен блок программного управлени , выходы которого соединены со схемой выделени  участков линеаризации и допонительным счетчиком импульсов.3. The linearizer according to claim 1, which is also distinguished by the fact that, in order to ensure the conversion of the codes of signals from many sources, a program control unit is inserted in it, the outputs of which are connected to a circuit for isolating linearization sections and an additional pulse counter. Источники информации, прин тые во внимание при экспертизе:Sources of information taken into account in the examination: 1.Авт. св. СССР № 403056, М. КЛ.2-Н 03 К 13/ОО, 1971.1.Avt. St. USSR № 403056, M. KL.2-N 03 K 13 / OO, 1971. 2.Авт. св. СССР № 275548, М.Кл. Н 03 К 13/02, 1969.2. Avt. St. USSR № 275548, M.Kl. H 03 K 13/02, 1969. Фиг.11 ЮYU . Z. Z 1212 ШSh 11eleven гпgp
SU2194667A 1975-11-20 1975-11-20 Digital linearizer SU551802A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU2194667A SU551802A1 (en) 1975-11-20 1975-11-20 Digital linearizer

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU2194667A SU551802A1 (en) 1975-11-20 1975-11-20 Digital linearizer

Publications (1)

Publication Number Publication Date
SU551802A1 true SU551802A1 (en) 1977-03-25

Family

ID=20638957

Family Applications (1)

Application Number Title Priority Date Filing Date
SU2194667A SU551802A1 (en) 1975-11-20 1975-11-20 Digital linearizer

Country Status (1)

Country Link
SU (1) SU551802A1 (en)

Similar Documents

Publication Publication Date Title
SU551802A1 (en) Digital linearizer
FR2280163A1 (en) CIRCUIT FOR AN ELECTRONIC MUSICAL INSTRUMENT
SU656205A2 (en) Digital linearization device
SU661269A1 (en) Temperature measuring device
SU488163A1 (en) Digital phase meter
SU611158A1 (en) Digital time period meter
SU866484A1 (en) Digital stroboscopic converter of electric signals
SU717714A1 (en) Time interval measuring device
SU527673A1 (en) Frequency conversion device
SU600559A1 (en) Device for testing keyboard electronic computers
SU1381419A1 (en) Digital time interval counter
SU974126A2 (en) Device for displaying registered process form
SU1220115A1 (en) Device for generating time signals
SU1688173A1 (en) Device for measuring average value of amplitude of steady-state voltage
SU886047A1 (en) Device for recording data into on-line memory
SU741457A1 (en) Digital voltmeter
SU779898A1 (en) Non-linear distortion calibrator
SU769358A1 (en) Temperature measuring device
SU894860A1 (en) Analogue-digital converter
SU935987A1 (en) Graphic information readout device
SU639132A1 (en) Delay device
SU520603A1 (en) Graphic reading device
SU628481A2 (en) Digital function generator
SU1081437A2 (en) Device for measuring temperature
SU467382A1 (en) Device for determining loads of electric drives