Это достигаетс введением в устройство дл передачи информации блока ортогонального уплотнени управл ющих импульсов , селектора ортогональных управл ющих импульсов, в каждый блок формировани информации введены элементы И, ИЛИ и НЕ и формировател управл ющих импульсов, один выход которого через элемент НЕ подключен к первому входу первого элемента И, второй вход которого соединен с выходо второго элемента И, выход первого элемента И подключен к первок у входу ИЛИ, вторые выходы элементов совпадени кодов и формировател управл ющих импульсов соединены соответственно с первыми входами второго и третьего элеьЛентов И и вторым входом третьего элемента И, выход которого подключен ко второму входу элемента ИЛИ, один выход генератора цифровой развертки подключен к одному входу формировател управл ющих импульсов каждого блока формировани информации, к дру гим входам которого подключены выходы селек тора ортогональных управл ющих импульсов выход коммутатора соединен со вторым входом второго элемента И каждого блока формировани информации, выходы третьего элемента И и элемента ИЛИ каждого блока формировани информации подключены ко входам блока ортогонального уплотнени информации, выход процессора через блок ортогонального уплотнени управл ющих импульсов соединен со входом селектора ортогональных управл ющих импульсов. На чертеже представлена структурна электрическа схема устройства дл передачи информации. Устройство содержит генератор 1 цифровой развертки, процессор 2, селектор 3 ортогонапьных управл ющих импульсов, блок 4 ортогонального уплотнени управл ющих импульсов , блок 5 ортогонального уплотнени информации, коммутатор 6, блоки 7 формировани информации, элемент 8 совпадени кодов, формирователь 9 управл ющих импульсов , элементы И 10, 11, 12, элемент ИЛИ 13 и элемент НЕ 14. Устройство работает следующим образом Управл ющие импульсы с процессора 2 уплотн ютс дл передачи по каналу св зи в блок 4 ортогонального уплотнени управл ющих импульсов и по каналу св зи управл ющие импульсы поступают на формирователь 9 управл ющих импульсов, длительность которого кратна либо периоду развертывани цифровой развертывающейс функции , генерируемой генератором 1 цифровой развертки, либо пропорциональна длительности одного из развертываемых состо ний этой функции,поступающей по каналам св зи генератора цифровой развертки с блоком 7 формировани информации и с процессором 2 Управл ющие импульсы разрещают (запрещают ) проход измерительных импульсов, поступающих с элементов 8 совпадени кодов через элементы И 12. С элемента И 12 измерительные засекающие импульсы поступают на входы блока ортогонального уплотнени информации 5 и передаютс в центр. Дл более точного формировани сигналов разрешени (запрета) формирователь 9 управл ющих импульсов выполн етс на базе триггера, а не мультивибратора, дл чего на формирователь 9 поступает цифрова развертывающа функци . При использовании разрещаюших и запрещающих импульсов дл адаптивного отклонени от посто нной программы опроса датчиков, коммутатор 6 с посто нной дисциплиной опроса, управл емый цифровой развертывающейс функцией, разрешает в соответствии с программой проход измерительных засекающих импульсов через элемент И 1О, но эти измерительные засекающие импульсы проход т через элементы И 11 только при отсутствии запрещайщих импульсов, поступающих с первых выходов формировател 9 управл ющих импульсоб после прохождени элемента НЕ 14. В случае прихода разрешающих импульсов , поступающих со вторых выходов с формировател 9 управл ющих импульсов на входы элемента И 12, на которые поступают , мину элемент И 10, измерительные засекающие импульсы, последние проход на элемент ИЛИ 13, поступают на блок 5 ортогонального уплотнени информации. Реализаци предлагаемого устройства позвол ет осуществить пространственную, пространственно-временную и взаимную адаптацию, измен ющиес во времени. Формула изобретени Устройство дл передачи информации, содержащее генератор цифровой развертки, один выход которого соединен с входом процессора, другой - со входом коммутарора и с первым входом элемента совпадени кодов блоков формировани информации, выходы которых подключены к блоку ортогонального уплотнени информации, выход блока ортогонального уплотнени информации соединен с выходом устройства, второй вход элемента сравнени кодов каждого блока формировани информации подключен ко входу устройства, отличающеес тем, что, с целью повыщени эффективности устройства, в него введены 6vTOK ортогонального уплотнени управл ющих импульсов, селектор ортогональных управл юшпх импульсов, в каждый блок формировани информации введены элементы И, ИЛИ - НЕ и формирователь управл ющих и.мпульсэв, один выход которого через элемент НЕ подключен к первому входу первого элемента И, второй вход которого соединен с выходом второго элемента И, выход первого элемента И подключен к первому входу элемента ИЛИ , вторые выходы элементов совпадени кодов