SU535747A1 - Устройство дл сжати псевдошумовых сигналов - Google Patents
Устройство дл сжати псевдошумовых сигналовInfo
- Publication number
- SU535747A1 SU535747A1 SU2034024A SU2034024A SU535747A1 SU 535747 A1 SU535747 A1 SU 535747A1 SU 2034024 A SU2034024 A SU 2034024A SU 2034024 A SU2034024 A SU 2034024A SU 535747 A1 SU535747 A1 SU 535747A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- noise signals
- input
- pseudo
- clock
- shift register
- Prior art date
Links
Landscapes
- Noise Elimination (AREA)
- Error Detection And Correction (AREA)
- Reduction Or Emphasis Of Bandwidth Of Signals (AREA)
Description
.Изобретение относитс к радиотехнике и может использоватьс в системах св зи с уплотнением каналов.
Известны устройства дл сжати псевдошумовых сигналов, содержащие регистр сдвига , генератор тактовых имлульсов и обратную логическую св зь .между выходами разр дов регистра сдвига и входом его .первого разр да 1.
Однако известные устройства не обеспечивают сжатие сигнала в -кратное .двум число раз при минимальном использовании элементов пам ти.
Известны устройства дл сжати псевдошумовых сигналов, содержащие генератор тактовых имиульсОВ, выход которого через последовательно соеди,ненные делители частоты подключен к тактовому входу регистра сдвига и ;к одному из входов блока подстройки тактовой частоты, выход которого подключен IX управл ющему входу генератора тактовых им.пульсов, а другой вход его соединен с сигнальным входом регистра сдвига и с входом первого из последовательио соединен .ных сумматоров по модулю два 2.
Наиболее существенным недостатком таких устройств вл етс отсутствие возможности сжати 1псе вдошумового сигнала в кратное двум число раз при минимальном использовании элементов пам ти.
С целью обеспечени сжати псевдошумового сигнала в кратное двум число раз при минимальном использовании элементов пам ти в предлагаемое устройство введены логические сум.маторы и элементы задержки, при этом выходы регистра сдвига подключены к входам соответствующих сумматоров по модулю два через последовательно соединенные логический сумматор и элемент задержки, к управл ющему входу которого подключен выход соответствующего делител частоты.
На чертеже .приведена структурна электрическа схема устройства.
Устройство дл сжати псевдошумовык сигналов содержит генератор / тактовых и.мпульсов , выход которого через последовательно соединенные делители 2 частоты подклю чек к тактовому входу регистра 3 сдвига и к одному из входов блока 4 подстройки тактовой частоты, выход которого подключен к управл ющему входу генератора 1 тактовых импульсов, а другой вход его соединен с сигнальным входом регистра 3 сдвига и с входом первого из последовательно соединенных сумматоров 5 по модулю два; логические сумматоры 6 и элементы 7 задержки, при этом выходы регистра 3 сдвига подключены к входам соответствующих сумматоров 5 по модулю два через .последовательно соединенны-; логический сумматор 6 и элемент 7 задержки,
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU2034024A SU535747A1 (ru) | 1974-06-04 | 1974-06-04 | Устройство дл сжати псевдошумовых сигналов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU2034024A SU535747A1 (ru) | 1974-06-04 | 1974-06-04 | Устройство дл сжати псевдошумовых сигналов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU535747A1 true SU535747A1 (ru) | 1976-11-15 |
Family
ID=48227872
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU2034024A SU535747A1 (ru) | 1974-06-04 | 1974-06-04 | Устройство дл сжати псевдошумовых сигналов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU535747A1 (ru) |
-
1974
- 1974-06-04 SU SU2034024A patent/SU535747A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3212010A (en) | Increasing frequency pulse generator for indicating predetermined time intervals by the number of output pulses | |
SU535747A1 (ru) | Устройство дл сжати псевдошумовых сигналов | |
US4025865A (en) | Frequency-signalling circuit for a telephone | |
KR200164990Y1 (ko) | 50% 듀티의 홀수분주기 | |
SU411653A1 (ru) | ||
SU364964A1 (ru) | Всесоюзная пат?111110-1шяп?! | |
SU497718A1 (ru) | Устройство формировани псевдослучайных сигналов сложной структуры | |
SU599370A1 (ru) | Устройство тактовой синхронизации | |
SU623257A1 (ru) | Интегрирующее устройство дискретного действи | |
SU394783A1 (ru) | Сумматор | |
SU525993A1 (ru) | Устройство дл передачи информации | |
SU511582A1 (ru) | Устройство дл ввода телеметрической информации | |
SU860308A2 (ru) | Устройство декодировани импульсной последовательности | |
SU873421A1 (ru) | Многоканальное устройство приема шумоподобных сигналов | |
SU604177A1 (ru) | Частотный манипул тор | |
SU480193A1 (ru) | Делитель частоты на потенциальных элементах | |
SU783960A1 (ru) | Генератор псевдослучайных последовательностей импульсов | |
SU470905A1 (ru) | Устройство дл генерировани шумов | |
SU661836A1 (ru) | Устройство цикловой синхронизации | |
SU374586A1 (ru) | Генератор рекуррентной последовательности с самоконтролем | |
SU400891A1 (ru) | Преобразователь двоичного кода б двоично- десятичный код градусов и минут | |
SU580634A1 (ru) | Умножитель частоты импульсов | |
SU405165A1 (ru) | Многоканальный релаксационный генератор | |
SU439925A1 (ru) | Делитель частоты | |
SU1083331A1 (ru) | Генератор узкополосных псевдогауссовых шумовых сигналов |