SU532955A1 - Device for receiving signals with double phase shift keying - Google Patents

Device for receiving signals with double phase shift keying

Info

Publication number
SU532955A1
SU532955A1 SU1860031A SU1860031A SU532955A1 SU 532955 A1 SU532955 A1 SU 532955A1 SU 1860031 A SU1860031 A SU 1860031A SU 1860031 A SU1860031 A SU 1860031A SU 532955 A1 SU532955 A1 SU 532955A1
Authority
SU
USSR - Soviet Union
Prior art keywords
phase
input
output
circuit
phase detector
Prior art date
Application number
SU1860031A
Other languages
Russian (ru)
Inventor
Виктор Леонидович Банкет
Владимир Николаевич Батраков
Original Assignee
Одесский Электротехнический Институт Связи Им.А.С.Попова
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Одесский Электротехнический Институт Связи Им.А.С.Попова filed Critical Одесский Электротехнический Институт Связи Им.А.С.Попова
Priority to SU1860031A priority Critical patent/SU532955A1/en
Application granted granted Critical
Publication of SU532955A1 publication Critical patent/SU532955A1/en

Links

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Description

Изобретение относитс  к электросв зи и может быть использовано в системах приема сигналов с двухкратной фазовой манипул цией .The invention relates to telecommunications and can be used in systems for receiving signals with double phase shift manipulation.

Известное устройство приема сигналов с двухкратной фазовой манипул цией, содержащее на входе первый и второй фазовые детекторы и линию задержки, выход которой подключен к входу опорного генератора через последовательно соединенные фазоврашатель и третий фазовый детектор, обладает недостаточной помехоустойчивость и надежностью.The known device for receiving signals with double phase manipulation, which contains the first and second phase detectors and a delay line, the output of which is connected to the input of the reference oscillator via a serially connected phase detector and the third phase detector, has insufficient noise immunity and reliability.

Цель изобретени  - повышение помехоустойчивости и надежности устройства.The purpose of the invention is to improve the noise immunity and reliability of the device.

Дл  этого введен формирователь, фазорасщепитель , схемы И и ИЛИ, при этом выход опорного генератора через формирователь , вход и первый выход фазоврашател  одновременно подключен ко второму входу второго фазового детектора и через первый вход и вьосод первой схемы И, первый вход и выход схемы ИЛИ-ко второму входу третьего фазового детектора; второй выход фазорасщепител  одновременно подключей через первый вход и выход второй схемы И ко BTOpONiy входу схемы ИЛИ и ко второму входу первого фазового детектора, третий выход фазорасщепител  через первый вход и выход третьей схемы И подключен к TpeTbeK-iy входу схемы ИЛИ, а четвертый выход фазорасщепнтел  через первый вход и выход четвертой схемы И подсоединен к четвертому входу схемы ИЛИ, причем выход первого фазового детектора одновременно подключен ко вторым входам первой, второй, третьей и четвертой схем И, а выход второго фазового детектора одновременно подсоединен к третьим входам первой,второй, третьей и четвертой схем И,For this, a shaper, a phase splitter, AND and OR circuits are introduced, while the output of the reference generator through the shaper, the input and the first output of the Phaser, is simultaneously connected to the second input of the second phase detector and through the first input and output of the OR- to the second input of the third phase detector; Connect the second output of the phase splitter simultaneously via the first input and output of the second circuit to the BTOpONiy input of the OR circuit and to the second input of the first phase detector, the third output of the phase splitter through the first input and output of the third circuit AND is connected to the TpeTbeK-iy input of the OR circuit, and the fourth output of the phase splitter through the first input and output of the fourth circuit AND is connected to the fourth input of the OR circuit, and the output of the first phase detector is simultaneously connected to the second inputs of the first, second, third and fourth circuits AND, and the output of the second phase g detector is simultaneously connected to the third inputs of the first, second, third and fourth circuits And,

На чертеже дана блок-схема устройства приема сигналов с двухкратной фазовой манипул цией.The drawing is a block diagram of a device for receiving signals with double phase shift keying.

Claims (1)

Блок-схема предлагаемого устройства имеет вход 1 принимаемых сигналов, присоединенный одновременно через первый вход 2 и выход 3 первого фазового детектора 4 к первому выходу 5 демодулированных сигналов устройства, а через первый вход 6 и выход 7 второго фазового детектора 8 - ко второму выходу 9 демодулированныл сигналов устройства. Кроме того , вход 1 принимаемых сигналов через пиншс задержки 10, фазоврашатель 11, первый вход 12 и выход 13 третьего фазо вого детектора 14 подключен к входу 15 опорного генератора 16, Выход 17 опорного генератора 16 через формирователь 18. вход 19 и первый выход 20 фазовращател  21 подключен ко второму входу 22 второго фазового детектора 8 и через первый вход 23 и,выход 24 первой схемы И 25, первый вход 26 и выход 27 схемы ИЛИ 28 - ко второму входу 29 третьего фазового детектора 14. Второй вьосод 30 фазорасщепител  21 подсоединен через Еход 31 и выход 32 второй схемы И 33 ко второму входу 34 схемы ИЛИ 28 и ко второму входу 35 первого фазового детектора 4. Третий выход 36 фазорасщел тел  21 через первый вход 37 и выход 38 третьей схемы И 39 соединен с треть им входом 4О схемы ИЛИ 28, а четвертый выход 41 фазорасщепител  21 через вый вход 42 и выход 43 четвертой схемы И 44 соединен с четвертым входом 45 схемы ИЛИ 28, причем выход 3 первого фазового детектора 4 соединен со вторыми входами 46, 47, 48 и 49 первой, второй, третьей и четвертой схем И25, 33, 39 и 44 соответственно. Вькод 7 второго фаз вого детектора 8 соединен с третьими вхо дами 50-53 первой, второй, третьей и четвертой схем И 25, 33, 39 и 44 соответственно . Предлагаемое устройство работает следующим образом. При отсутствии сигнала на входе 1 опо ный генератор 16 вырабатывает колебани  которые поступают на вход формировател  18, преобразующего синусоидальный сигнал и последовательность симметричных пр моугольных импульсов той же частоты, с выхода которого колебани  подаютс  на вход 19 фазорасщепител  21. На выходах 30, 36 и 41 фазорасщепител  21 получаю пр моугольные колебани  с частотой, приближенно равной частоте сигнала, сдвинутые на 90 , 180 и 27О° соответственно относительно колебани  на выходе 20, фаза которого прин та равной О . Управл емый по частоте опорный генер тор 16. формирователь 18 и фазорасщепитель 21 могут быть вьгаолнены различными известными методами (например, частоту опорного генератора 16 выбирают равной учетверенному номинальному значению частоты сигнала на входе 1). с одного из выходов 20, 30, 36 и 41 фазорасщепител  21 через соответствующую схему И 25, 33, 39 и 44 колебание опорного генератора 16 поступает на один из входов 26, 34, 40 и 45 схемы ИЛИ 28 и далее на второй вход 29 третьего фазового детектора 14, тракта формировани  опорного колебани . При поступлении сигнала на вход 1 устройства начинаетс  процесс автоподстройки частоты по цепи, состо щей из опорного генератора 16, формировател  18, фазорасщепител  21, схем И 25, 33, 39 и 44 и третьего фазового детектора 14. В установивщемс  режиме фазы колебаний на первом 12 и втором 29 входах третьего фазового детектора 14 отличаютс  на угол If , соответствующий состо нию устойчивого равновеси  цепи фаз чвой автоподстройки частоты. При манипул ции фазы входного сигнала колебани  на выходах 3 и 7 первого и второго фазовых детекторов, соответственно, 4 и 8 посредством схем И 25, 33, 39 и 44 коммутируютс  на второй вход 29 третьего фазового детектора 14 колебани  с вьпсодов фазорасщепител  21 с такой фазой, что разность фаз колебаний на входах 12 и 29 этого фазового детектора 14 остаетс  посто нной и равной t/y. Границы посылок сигналов на входах 12 и 29 третьего фазового детектора 14 совпадают, дл  чего включаетс  лини  задержки 10, врем  задержки которой выбираетс  равным времени прохождени  сигнала по депи: первый или второй фазовые детекторы 4 или 8 и схемы И 25, 33, 39 и 44. Фазовый сдвиг ф вносимый фазовращателем 11, устанавливаетс  в зависимос| ;и от величины фазового сдвига Ц1 вносимого линией задержки 10, фазового сдвига еру между колебани ми на первом 12 и втором 29 входах и третьего фазового детектора 14, значений фаз i к Фд колебаний на вторых входах 35 и 22, соответственно , первого и второго фазовых детекторов 4 и 5, необходимых дл  детектировани  принимаемого фазоманипулированного сигнала, характеристик первого и второго фазовьк детекторов 4 и 8 и правила работы схем И 25, 33, 39 и 44 и схемы ИЛИ 28. фазового детектора 4 устанавливают, например , так, чтобы выполн лось равенство .-4f°С-1) При этом разность фаз колебаний на входах 6 и 22 второго фазового детектора 8 устанавливают равной Вычита  равенство (1) из (2)полу 4j-4jj 90 Рассмотрим прием сигнала с фазой tjj.. Из услови  посто нного сдвига фаз колебаний на первом и втором входах 12 и 29 третьего фазового детектора 14 получаем (4) Подставл   в вьфажение (4) значение tfj из равенства (2), получим o 4y-4f-v ; При установке такого значени  разност фаз колебаний на первом и втором аходах 12 и 29 третьего фазового детектора 14 Ч, - Ф. -h «Р -4f - V.,- V-t4 Vy, равнаcryТ сч что соответствует условию устойчивого ра новеси  петли фазовой автоподстройки частоты . При подаче сигнала с фазой cj. + 90 колебание, подаваемое на второй вход 29 третьего фазового детектора 14, также по лучает приращение фазы 90 . Аналогично работает устройство и при других фазах входного сигнала. О Формула изобретени  Устройство дл  приема с ;гналов с двухкратной фазовой манищ-л цией, содержащее на ах оде первый и второй фазовые детекторы и линию задержки, выход которой подключен к аходу опорного генератора через последовательно соединенные фазовращатель и третий фазовый детектор, отличающеес  тем, что, с целью повышени  помехоустойчивости и надежности, введены формирователь, фазорасщепитель и схемы И и ИЛИ, при этом выход опорного генератора через формирователь, вход и первый выход фазорасщепител  одновременно подключен ко второму входу второго фазового детектора и через первый вход и выход первой схемы И, первый вход и выход схемы ИЛИ ко второму входу третьего фазового детектора, второй выкод фазорасщепител  одновременно подключен через первый вход и вьссод второй схемы И ко второму входу схемы ИЛИ и ко второму аходу первого фазового детектора, третий выход фазорасщепител  через первый вход и выход третьей схемы И подключен к третьему аходу схемы ИЛИ, а четвертый выход фазорасщепител  через первый вход и выход четвертой схемы И подсоединен к четвертому аходу схемы ИЛИ, причем выход первого фазового детектора одновременно подключен ко вторым входам первой, второй , третьей и четвертой схем И, а выход второго фазового детектора одновременно подсоединен к третьим входам первой, второй , третьей и четвертой схем И.The block diagram of the proposed device has input 1 of received signals connected simultaneously through the first input 2 and output 3 of the first phase detector 4 to the first output 5 of the demodulated device signals, and through the first input 6 and output 7 of the second phase detector 8 to the second output 9 demodulated device signals. In addition, input 1 of received signals through delay delay 10, phaser 11, first input 12 and output 13 of the third phase detector 14 is connected to input 15 of the reference oscillator 16, Output 17 of the reference oscillator 16 through the imaging unit 18. Input 19 and the first output 20 of the phase rotator 21 is connected to the second input 22 of the second phase detector 8 and through the first input 23 and, the output 24 of the first AND circuit 25, the first input 26 and the output 27 of the OR circuit 28 to the second input 29 of the third phase detector 14. The second output 30 of the phase splitter 21 is connected Exit 31 and exit 32 of the second circuit And 33 to the second input 34 of the circuit OR 28 and to the second input 35 of the first phase detector 4. The third output 36 of the phantom body 21 via the first input 37 and the output 38 of the third circuit AND 39 is connected to the third input 41O of the circuit OR 28, and the fourth output 41 of the phase splitter 21 through the input 42 and the output 43 of the fourth circuit AND 44 is connected to the fourth input 45 of the circuit OR 28, and the output 3 of the first phase detector 4 is connected to the second inputs 46, 47, 48 and 49 of the first, second, third and fourth circuits I25, 33, 39 and 44 respectively. The code 7 of the second phase detector 8 is connected to the third inputs 50-53 of the first, second, third, and fourth circuits AND 25, 33, 39, and 44, respectively. The proposed device works as follows. In the absence of a signal at input 1, the generator 16 generates oscillations which are fed to the input of a former 18, which converts a sinusoidal signal and a sequence of symmetric rectangular pulses of the same frequency from the output of which oscillations are fed to the input 19 of the phase splitter 21. At the outputs 30, 36 and 41 the phase splitter 21 obtains rectangular oscillations with a frequency approximately equal to the signal frequency, shifted by 90, 180 and 27 °, respectively, relative to the oscillation at the output 20, the phase of which is taken equal to O. The frequency-controlled reference generator 16. The driver 18 and the phase splitter 21 can be filled with various known methods (for example, the frequency of the reference generator 16 is equal to four times the nominal frequency of the signal at input 1). From one of the outputs 20, 30, 36 and 41 of the phase splitter 21, through the corresponding circuit AND 25, 33, 39 and 44, the oscillation of the reference generator 16 goes to one of the inputs 26, 34, 40 and 45 of the circuit OR 28 and further to the second input 29 of the third phase detector 14, reference oscillation path. When a signal arrives at the input 1 of the device, the process of frequency auto-tuning begins on the circuit consisting of the reference generator 16, the driver 18, the phase splitter 21, the And 25, 33, 39 and 44 circuits and the third phase detector 14. At the first phase of the oscillation phase and the second 29 inputs of the third phase detector 14 are different by the angle If, corresponding to the state of stable equilibrium of the phase circuit of the frequency-locked loop. When manipulating the phase of the input signal, the oscillations at the outputs 3 and 7 of the first and second phase detectors, respectively, 4 and 8, by means of circuits AND 25, 33, 39 and 44, are switched to the second input 29 of the third phase detector 14 oscillations from the phase splitters 21 with such a phase that the phase difference of the oscillations at the inputs 12 and 29 of this phase detector 14 remains constant and equal to t / y. The boundaries of the signals sent at the inputs 12 and 29 of the third phase detector 14 are the same, for which the delay line 10 is turned on, the delay time of which is chosen to be equal to the delay time of the signal: the first or second phase detectors 4 or 8 and the And 25, 33, 39 and 44 circuits The phase shift f introduced by the phase shifter 11 is set depending on | ; and from the magnitude of the phase shift Ts1 introduced by the delay line 10, the phase shift between the oscillations at the first 12 and second 29 inputs and the third phase detector 14, the values of the phases i to Fd of the oscillations at the second inputs 35 and 22, respectively, of the first and second phase detectors 4 and 5, necessary for detecting the received phase-shift keyed signal, characteristics of the first and second phase detectors 4 and 8, and the operating rules of the AND 25, 33, 39 and 44 circuits and the OR circuit 28. The phase detector 4 is set, for example, so that equality.-4f ° C-1) Pr This phase difference oscillations at the inputs 6 and 22 of the second phase detector 8 is set equal to Subtract equality (1) from (2) to the floor 4j-4jj 90 Consider receiving a signal with phase tjj .. From the condition of a constant phase shift of the oscillations on the first and second inputs 12 and 29 of the third phase detector 14, we obtain (4) Substituting the value of tfj into equation (4) from equality (2), we obtain o 4y-4f-v; When such a value is set, the phase difference of oscillations on the first and second stages 12 and 29 of the third phase detector 14 ×, –F. –H “P –4f –V., –– V – t4 Vy, is equal to cryt sc, which corresponds to the condition of stable phase loop auto-tuning frequency. When applying a signal with phase cj. The + 90 oscillation applied to the second input 29 of the third phase detector 14 also receives an increment of phase 90. Similarly, the device works with other phases of the input signal. ABOUT THE INVENTION A device for receiving c; two phase phase shift drivers, containing first and second phase detectors and a delay line, the output of which is connected to the reference oscillator through a serially connected phase shifter and a third phase detector, characterized in that In order to improve noise immunity and reliability, a shaper, a phase splitter and AND and OR circuits are introduced, while the output of the reference generator through the shaper, the input and the first output of the phase splitter are simultaneously connected to the second input of the second phase detector and through the first input and output of the first AND circuit, the first input and output of the OR circuit to the second input of the third phase detector, the second pin of the phase splitter is simultaneously connected via the first input and the second circuit of the OR circuit to the second input the first phase detector, the third output of the phase splitter through the first input and output of the third circuit AND is connected to the third end of the OR circuit, and the fourth output of the phase splitter through the first input and output of the fourth circuit AND is connected to the fourth ahodu OR circuit, the output of the first phase detector is simultaneously connected to the second inputs of the first, second, third and fourth AND circuits, and an output of the second phase detector is simultaneously connected to the third inputs of the first, second, third and fourth circuits I.
SU1860031A 1972-12-19 1972-12-19 Device for receiving signals with double phase shift keying SU532955A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1860031A SU532955A1 (en) 1972-12-19 1972-12-19 Device for receiving signals with double phase shift keying

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1860031A SU532955A1 (en) 1972-12-19 1972-12-19 Device for receiving signals with double phase shift keying

Publications (1)

Publication Number Publication Date
SU532955A1 true SU532955A1 (en) 1976-10-25

Family

ID=20535875

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1860031A SU532955A1 (en) 1972-12-19 1972-12-19 Device for receiving signals with double phase shift keying

Country Status (1)

Country Link
SU (1) SU532955A1 (en)

Similar Documents

Publication Publication Date Title
KR900019417A (en) Spread Spectrum Demodulation Circuit
SU532955A1 (en) Device for receiving signals with double phase shift keying
GB1412828A (en) Signal transmission systems
US2976363A (en) Modulation of selected phases of carriers for simultaneous transmission through single delay means
US3568066A (en) Frequency multiple differential phase modulation signal receiver
SU468386A1 (en) Device for receiving signals with phase shift keying
SU1515389A1 (en) Demodulator of phase-manipulated signals
SU381178A1 (en) DEVICE FOR DETETECTOR AUTO SELECTION
SU450308A1 (en) Phase discriminator
GB1178539A (en) Improvements in Timing Arrangements for Electrical Signalling Systems
US3378787A (en) System for synchronizing an oscillator with oscillations of unknown frequency
NO119542B (en)
SU1504810A1 (en) Device for receiving phase-manipulated pseudorandom signals
SU367562A1 (en) A DEVICE FOR RECEIVING SIGNALS WITH FREQUENCY-PHASE MANIPULATION- '* "^ <*" i' ^. '' *> & G • '^ •• tA:' - "i" * "V • '' i - *. V.'V /! 'WOr ..' EHTH04E; •• cm
SU641640A2 (en) Synchronization device
SU1124363A1 (en) Device for transmitting two signals via single communication channel
SU371679A1 (en) DEVICE OF TRANSFORMATION OF TWO RADIO IMPULSE SEQUENCE IN DURATION
SU444332A1 (en) The frequency converter signals with phase-difference manipulation
SU456370A1 (en) Frequency manipulation device
SU434570A1 (en) DEVICE FORMATION OF PHASOMANIPULATED VIBRATIONS
SU387492A1 (en) DEVICE OF CONTROL OF FREQUENCY
SU661842A1 (en) Phase-manipulated pseudo-random signal receiver
SU482022A1 (en) Device for receiving signals with group synchronization by the method of rotating phase
SU375751A1 (en) DEMODULATOR
SU502506A1 (en) Device for receiving bi-pulse signals