SU531295A1 - Channel device of the combined switch of channels and messages - Google Patents

Channel device of the combined switch of channels and messages

Info

Publication number
SU531295A1
SU531295A1 SU2095568A SU2095568A SU531295A1 SU 531295 A1 SU531295 A1 SU 531295A1 SU 2095568 A SU2095568 A SU 2095568A SU 2095568 A SU2095568 A SU 2095568A SU 531295 A1 SU531295 A1 SU 531295A1
Authority
SU
USSR - Soviet Union
Prior art keywords
channel
information
input
channels
output
Prior art date
Application number
SU2095568A
Other languages
Russian (ru)
Inventor
Валентин Васильевич Гришанов
Анатолий Федорович Леонов
Original Assignee
Войсковая Часть 25871
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Войсковая Часть 25871 filed Critical Войсковая Часть 25871
Priority to SU2095568A priority Critical patent/SU531295A1/en
Application granted granted Critical
Publication of SU531295A1 publication Critical patent/SU531295A1/en

Links

Landscapes

  • Data Exchanges In Wide-Area Networks (AREA)

Description

1one

Изобретение относитс  к электросв зи, может использоватьс  в системах обмена информацией с коммутацией каналов и сообшений .The invention relates to telecommunications and can be used in circuit-switched and message exchange systems.

Известны канальные устройства объеди- ненного коммутатора каналов и сообщений 1 и 2.Channel devices of the combined switch of channels and messages 1 and 2 are known.

Одним из известных устройств  вл етс  система EDS, позвол юща  транслировать информационные потоки в двух напра&лени х:One of the known devices is an EDS system that allows you to broadcast information flows in two directions:

- из каналов св зи в накопитель дл  коммутации сообщений;- from communication channels to the drive for switching messages;

- из каналов св зи в каналы св зи (коммутаци  каналов).- from communication channels to communication channels (circuit switching).

В известной системе реализован асинхронный адресно-кодовый метод коммутации импульсных сигналов. Коммутаци  одного элемента дискретной информации в блоке коммутации происходит в два цикла.In the known system an asynchronous address-code method of switching pulse signals is implemented. Switching one element of discrete information in a switching unit occurs in two cycles.

Первое из известных устройств корректирует краевые искажени  при коммутации импульсных каналов с недостаточно высокой точностью.The first of the known devices corrects the edge distortion when switching pulse channels with insufficiently high accuracy.

Наиболее близко к предлагаемому - канальClosest to the offer - the channel

ное устройство объединенного коммутатора каналов и сообщений, содержащее запоминающей блок, включающий зоны адресов вход щих и исход щих канальных комплектов, выходы которых через соответствующие де- щифраторы подключены к управл ющим входам вход щих и исход щих канальных комплектов , подключенных ко входной и выходной информационным щинам соответственно, а также последовательно соединенные фазовую щину, анализатор фаз и блок смены временных каналов, выход которого соединен с информационными входами запоминающего блока.A combined device for channel and message switching, containing a storage unit, including address zones of incoming and outgoing channel sets, the outputs of which are connected to the control inputs of the incoming and outgoing channel sets connected to the input and output information shells through the corresponding channels. respectively, as well as series-connected phase bar, phase analyzer and time channel changer, the output of which is connected to the information inputs of the memory block.

Claims (2)

Это устройство корректирует краевые искажени  при коммутации импульсных каналов с повыщенной точностью, что достигаетс  подстройкой момента коммутащш (стробировани ) под середину входного импульса по каждому коммутируемому каналу. Оно не обеспечивает оперативного распределени  каналов между сет ми коммутации каналов и сообщений и допуркает краевые искажени  коммутируемых сигналов. Цепь изобретени  - обеспечение возможности оперативного распределени  каналов между сет ми коммутации каналов и сообщений и уменьшение краевых искажений ком мутируемых сигналов - достигаетс  тем, что в канальное устройство объединенного коммутатора каналов и сообщений, содержащее запоминающий блок, включающий зоны адресов вход щих и исход щих канальных комплектов , выходы которых через соответствующие дешифраторы подключены к управл ющим входам вход щих и исход щих канапьных комплектов, подключенных ко входной и выходной информационным щинам соответственно , а также последовательно соединенные фазовую шину, анализатор фаз и блок смены временных каналов, выход которого соединен с информационными входами запоминающего блока, в запоминающий блок введены две дополнительные информационные зоны и зона признака канала , а между выходами дополнительных информационных зон и блоком смены временных каналов включены входной и выходной накопительные регистры, соединенные соот ветственно со входной и выходной информа ционными щинами, разделенными дополнительно введенным клапаном, с блоком обра ботки сообщений и выходом зоны признака канала запоминающего блока. На чертеже приведена структурна  элек трическа  схема канального устройства объединенного коммутатора каналов и со- обагений. Вход5Щ1ие в запоминающий блок 1 зоны 2,3 адресов вход щих и исход щих канальных комплектов через дешифраторы 4,5 соединены с управл ющими входами вход щих и исход щих канальных комплектов 6, 7, которые соответственно соединены со входной и выходной информационными щи- нами 8,9, Зона признака канала 10 и две дополнительные информационные зоны 11, 12 через входной и выходной накопительны регистры 13,14 соединены с блоком смены временных каналов 15. Накопительные регистры соединены со входной и выходной информационными щинами 8,9, разделенным клапаном 16, и с блоком обработки сообщений 17; вход щий канальный комплект 6 через последовательно соединенные фазовую шину 18 и анализатор фаз 18 соединен с блоком смены временных каналов 15, выходы которого соединены с информационными входами запоминающего бл ка 1, причем выход зоны признака канала 1О соединен с накопительными регистрами 13,14 и клапаном 16, а запоминающий бл 1 соединен с распределителем временных каналов 20. Канальное устройство работает следующим образом. Сигналы дл  коммутации соответствук ших вход щих канальных комплектов 6 на исход щие 7 формируютс  в момент считывани  из запоминающего блока 1 управл ющего слова, содержащего адреса вход щего и исход щего комплектов. Эти адреса содержатс  Б зонах 2 и 3 соответственно, через дешифраторы 4 и 5 они открывают электронные контакты нужных канальных комплектов, и информационный импульс из вход щего канального комплекта 6 в исход щий 7 передаетс  по входной и выходной информационным шинам 8,9. Одновременно на фазовой шине 18 по вл етс  код времени , прошедшего между моментами поступлени  фронта информационного вход5пцего импульса и импульса коммутации. Этот код воздействует на блок смены временных каналов 15 через анализатор фаз 19, который, определив номера каналов, выдает команду в блок 15. Обратна  запись управл кщих слов (адресов) из блока смены временных каналов 15 в запоминающий блок 1 происходит по-разному. Если команды на переключение нет, управл ющее слово записываетс  в ту же  чейку запоминающего блока 1, из которой оно было списано. При наличии комансй переключени  оно записываетс  в соседние с прежней  чейки, что обеспечивает при следующем считывании адресов опережение или отставание момента коммутации. Тактова  частота считывани  устанавливаетс  распределителем временных каналов 20. Дл  пересылок дискретной информации в режиме с коммутацией сообщений (КС) в зону признака канала 10 записываетс  признак данных. Дополнительные 1гаформациош1ые зоны 11 и 12 используютс  дл  накоплени  массивов данных. Эти зоны такж.е разбиты на  гчейки, принадлежащие каналам. Таким образом, при каждом обращении к запоминающему блоку 1 считываютс  адреса каналов данных, признак КС, содержимое  чейки дополнительных информационных зон. Признак КС закрьтает разделительный клапан 16, поэтому информационный и шульс со входной информационной шины 8 на выходную информационную щину 9 не поступает . Одновременно признак КС открывает входы накопительных регистров 13 и 14 по управл ющему входу. Очередной элемент информации записываетс  во входной накопительный регистр 13 со входной информационной щины В и считываетс  с выходногю накопительного регистра 14 в соответствующий канальный комплект через выходную ш формационную шину 9. 5 Содержимое накопительных регистров за тем заноситс  в блок смены временных каналов 15 и переписываетс  в запоминающи блок 1. В следующий такт в дополнительну информационную зону 11 заноситс  следую щий элемент информации и накапливаетс  массив информации. Если после очередного считывани  инфо1 мации из запоминающего блока 1 регистр 13оказываетс  заполненным, а регистр 14- свободным, сигнал освобождени  одного и заполнени  другого регистра поступает на блок обработки сообщений 17 к  в л етс  запросом св зи, по которому в соответствии с адресами вход щего и исход  щего каналов блок обработок сообщений 17 принимает информацию с регистра 13 и заполн ет регистр 14. Если в момент коммутации из зоны запоминающего блока 1 считываетс  признак коммутации каналов (КК), разделительный клапан 16 остаетс  открытым и очередной элемент передаетс  по ранее рассмотренному алгоритму из вхошпцего канального комплекта 6 в исход щий канальный комплект 7, Формула изобретени  Канальное устройство объединенного коммутатора каналов и сообщений, содер жащее запоминающий блок, включающий 5 зоны адресов вход щих и исход щих канальных комплектов, выходы которых через соответствующие дещифраторы подключены к управл ющим входам вход щих и исход щих канальных комплектов, подключенных ко входной и выходной информационным щинам соответственно, а также последовательно соединенные фазовую щину, анализатор фаз и блок смены временных каналов , выход котррого соединен с информационными входами запоминающего блока, о тличающеес  тем, что, с целью обеспечени  возможности оперативного распределени  каналов между сет ми коммутации каналов и сообщений и уменьщени  краевых искажений коммутируемых сигналов , в запоминающий блок введены две дополнительные информационные зоны и зона признака канала, а между выходами дополнительных информационных зон и блоком смены временных каналов включены входной и выходной накопительные регистры, соединенные соответственно со входной и выходной информационными щинами, разделенными дополнительно введенным клапаном , с блоком обработки сообщений и выходом зоны признака канала запоминающего блока. Источники информации, прин тые во внимание при экспертизе; l.Der FephmeBde Tnqenten .№ 5, 6, This device corrects the edge distortion when switching pulse channels with increased accuracy, which is achieved by adjusting the switching time (gating) to the middle of the input pulse for each switched channel. It does not provide for the operative distribution of channels between the networks of channel switching and messages and suppresses the edge distortions of switched signals. The circuit of the invention — enabling the operative distribution of channels between channel switching networks and messages and reducing the edge distortions of the commutated signals — is achieved by the fact that the channel unit of the combined channel switch and messages containing a storage unit including the address zones of the incoming and outgoing channel sets The outputs of which through the corresponding decoders are connected to the control inputs of the incoming and outgoing gummed sets connected to the input and output info respectively, as well as series-connected phase bus, phase analyzer and time channel changer, the output of which is connected to the information inputs of the memory block, two additional information zones and the channel feature zone are entered into the memory block, and between the outputs of the additional information zones and the shift block time channels included input and output cumulative registers, connected respectively to the input and output information ction valve unit with Obra Botko messages and access the channel area attribute storage unit. The drawing shows a structural electrical circuit diagram of the channel device of the combined channel switch and co-operation. Input5 into the storage unit 1 of zone 2.3 of the addresses of incoming and outgoing channel sets through the decoders 4.5 are connected to the control inputs of the incoming and outgoing channel sets 6, 7, which are respectively connected to the input and output information gaps 8 9, Channel 10 feature zone and two additional information zones 11, 12 are connected via input and output cumulative registers 13, 14 to the time channel changing unit 15. Cumulative registers are connected to input and output information zones 8.9, separated by a valve 16, and with the message processing unit 17; the input channel set 6 is connected via a series-connected phase bus 18 and a phase analyzer 18 is connected to a time channel changing unit 15 whose outputs are connected to information inputs of a storage unit 1, the output of the channel 1O feature zone being connected to accumulative registers 13,14 and valve 16 and the storage block 1 is connected to the distributor of time channels 20. The channel device operates as follows. The signals for switching the corresponding incoming channel sets 6 to outgoing 7 are generated at the time of reading from the control block 1 of the control word containing the addresses of the incoming and outgoing sets. These addresses are contained in zones 2 and 3, B, respectively, through the decoders 4 and 5, they open the electronic contacts of the desired channel sets, and the information pulse from the incoming channel set 6 to the outgoing 7 is transmitted via the input and output information buses 8.9. At the same time, on the phase bus 18, the code of the time elapsed between the moments of arrival of the front of the information input and the switching pulse appears. This code acts on a block of changing time channels 15 through a phase analyzer 19, which, having determined the channel numbers, issues a command to block 15. The return of control words (addresses) from the block of changing time channels 15 to storage unit 1 occurs differently. If there is no switch command, the control word is written into the same cell of the storage unit 1 from which it was written off. If there is a switching command, it is written to the neighboring cells, which ensures that the next reading of the addresses takes the lead or the lag of the switching time. The read clock frequency is set by the time channel distributor 20. For sending discrete information in a message-switched mode (CS) to the attribute zone of channel 10, a data attribute is recorded. The additional 1-information zones 11 and 12 are used to accumulate data arrays. These zones are also divided into channels belonging to the channels. Thus, each time the storage unit 1 is accessed, the addresses of the data channels, the CC flag, the contents of the cell of the additional information zones are read. The sign of the COP closes the separation valve 16, so the information and the pulse from the input information bus 8 to the output information bar 9 is not received. At the same time, the COP feature opens the inputs of the cumulative registers 13 and 14 at the control input. The next information element is written to the input cumulative register 13 from the input information section B and read from the output cumulative register 14 to the appropriate channel set via the output bus 9. 1. In the next cycle, the next information element is entered into the additional information zone 11 and the array of information is accumulated. If, after the next reading of the information from the storage unit 1, the register 13 appears filled and the register 14 is empty, the signal to release one and fill the other register goes to the message processing unit 17 to enter a communication request, according to which, according to the incoming and outgoing the outgoing channels, the message processing block 17 receives information from the register 13 and fills the register 14. If at the time of switching the channel switching indication (CC) is read from the zone of the memory block 1, the isolation valve 16 remains from The indoor and next element is transmitted according to the previously considered algorithm from the channel set 6 to the outgoing channel set 7, Formula of the invention The channel device of the combined channel switch and messages containing a storage unit comprising 5 zones of the addresses of the incoming and outgoing channel sets whose outputs through the corresponding decipherors connected to the control inputs of the incoming and outgoing channel sets connected to the input and output information shells, respectively, and serially connected phase pitch, phase analyzer and time channel changer, the output is connected to the information inputs of the storage unit, in order to enable the operational distribution of channels between the network switching channels and messages and reduce the edge distortion of the switched signals, the storage unit introduced two additional information zones and the channel feature zone, and between the outputs of the additional information zones and the time channel changer is included Input and output accumulation registers are connected, respectively, with input and output information fields, separated by an additional input valve, with a message processing unit and an output of the channel feature of the storage unit. Sources of information taken into account in the examination; l.Der FephmeBde Tnqenten .№ 5, 6, 2. Авт.св. СССР № -i34610 , кл. Н 04L11/20, 1974.2. Avt.Sv. USSR №-i34610, cl. H 04 L11 / 20, 1974.
SU2095568A 1975-01-10 1975-01-10 Channel device of the combined switch of channels and messages SU531295A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU2095568A SU531295A1 (en) 1975-01-10 1975-01-10 Channel device of the combined switch of channels and messages

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU2095568A SU531295A1 (en) 1975-01-10 1975-01-10 Channel device of the combined switch of channels and messages

Publications (1)

Publication Number Publication Date
SU531295A1 true SU531295A1 (en) 1976-10-05

Family

ID=20607135

Family Applications (1)

Application Number Title Priority Date Filing Date
SU2095568A SU531295A1 (en) 1975-01-10 1975-01-10 Channel device of the combined switch of channels and messages

Country Status (1)

Country Link
SU (1) SU531295A1 (en)

Similar Documents

Publication Publication Date Title
US4450557A (en) Switching network for use in a time division multiplex system
US3937935A (en) Fault detection process and system for a time-division switching network
GB960511A (en) Improvements to pulse transmission system
US4392224A (en) Speech path switching system in time-divisional electronic telephone switching system
US5351238A (en) Method of controlling a frame phase of a time-division switch and frame phase variable time-division switch
SU531295A1 (en) Channel device of the combined switch of channels and messages
US4894821A (en) Time division switching system with time slot alignment circuitry
GB1470701A (en) Digital switching system
US3920920A (en) Data insertion in the speech memory of a time division switching system
US4740953A (en) Time division speech path switch
GB1423038A (en) Pcm exchanges
SU650246A1 (en) Asynchronous pulse channel switching apparatus
SU1653181A1 (en) Asynchronous digital signals multiplexer
US4218588A (en) Digital signal switching system
US3906209A (en) Wrong addressing detector
SU1062704A1 (en) Message control device
GB1261599A (en) Time-multiplex switching centre
GB1369685A (en) Time-division multiplex switching circuitry
GB1311203A (en) Memory device
KR950003393B1 (en) Tdm bus type time division switch for tu switching
US4158108A (en) Digital data resynchronization device
SU1048482A1 (en) Adaptive information processing device
SU581592A2 (en) Apparatus for time-oriented asynchronous switching of pulse signals
SU1506584A1 (en) Device for asynchronous switching of digital signals
SU1332370A1 (en) Device for reproducing the digital information signals from a magnetic recording medium